The official Mbed 2 C/C++ SDK provides the software platform and libraries to build your applications.

Dependents:   hello SerialTestv11 SerialTestv12 Sierpinski ... more

mbed 2

This is the mbed 2 library. If you'd like to learn about Mbed OS please see the mbed-os docs.

Committer:
Kojto
Date:
Wed Apr 29 10:16:23 2015 +0100
Revision:
98:8ab26030e058
Child:
110:165afa46840b
Release 98 of the mbed library

Changes:
- Silabs new targets (Giant, Zero, Happy, Leopard, Wonder Geckos)
- Asynchronous SPI, I2C, Serial
- LowPower classes
- Nordic - nordic SDK v8.0 update
- Teensy - gcc arm fix for startup
- Nucleo F411 - usb freq fix

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 98:8ab26030e058 1 /**************************************************************************//**
Kojto 98:8ab26030e058 2 * @file core_cm0plus.h
Kojto 98:8ab26030e058 3 * @brief CMSIS Cortex-M0+ Core Peripheral Access Layer Header File
Kojto 98:8ab26030e058 4 * @version V3.20
Kojto 98:8ab26030e058 5 * @date 25. February 2013
Kojto 98:8ab26030e058 6 *
Kojto 98:8ab26030e058 7 * @note
Kojto 98:8ab26030e058 8 *
Kojto 98:8ab26030e058 9 ******************************************************************************/
Kojto 98:8ab26030e058 10 /* Copyright (c) 2009 - 2013 ARM LIMITED
Kojto 98:8ab26030e058 11
Kojto 98:8ab26030e058 12 All rights reserved.
Kojto 98:8ab26030e058 13 Redistribution and use in source and binary forms, with or without
Kojto 98:8ab26030e058 14 modification, are permitted provided that the following conditions are met:
Kojto 98:8ab26030e058 15 - Redistributions of source code must retain the above copyright
Kojto 98:8ab26030e058 16 notice, this list of conditions and the following disclaimer.
Kojto 98:8ab26030e058 17 - Redistributions in binary form must reproduce the above copyright
Kojto 98:8ab26030e058 18 notice, this list of conditions and the following disclaimer in the
Kojto 98:8ab26030e058 19 documentation and/or other materials provided with the distribution.
Kojto 98:8ab26030e058 20 - Neither the name of ARM nor the names of its contributors may be used
Kojto 98:8ab26030e058 21 to endorse or promote products derived from this software without
Kojto 98:8ab26030e058 22 specific prior written permission.
Kojto 98:8ab26030e058 23 *
Kojto 98:8ab26030e058 24 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 98:8ab26030e058 25 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 98:8ab26030e058 26 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
Kojto 98:8ab26030e058 27 ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE
Kojto 98:8ab26030e058 28 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
Kojto 98:8ab26030e058 29 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
Kojto 98:8ab26030e058 30 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
Kojto 98:8ab26030e058 31 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
Kojto 98:8ab26030e058 32 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
Kojto 98:8ab26030e058 33 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
Kojto 98:8ab26030e058 34 POSSIBILITY OF SUCH DAMAGE.
Kojto 98:8ab26030e058 35 ---------------------------------------------------------------------------*/
Kojto 98:8ab26030e058 36
Kojto 98:8ab26030e058 37
Kojto 98:8ab26030e058 38 #if defined ( __ICCARM__ )
Kojto 98:8ab26030e058 39 #pragma system_include /* treat file as system include file for MISRA check */
Kojto 98:8ab26030e058 40 #endif
Kojto 98:8ab26030e058 41
Kojto 98:8ab26030e058 42 #ifdef __cplusplus
Kojto 98:8ab26030e058 43 extern "C" {
Kojto 98:8ab26030e058 44 #endif
Kojto 98:8ab26030e058 45
Kojto 98:8ab26030e058 46 #ifndef __CORE_CM0PLUS_H_GENERIC
Kojto 98:8ab26030e058 47 #define __CORE_CM0PLUS_H_GENERIC
Kojto 98:8ab26030e058 48
Kojto 98:8ab26030e058 49 /** \page CMSIS_MISRA_Exceptions MISRA-C:2004 Compliance Exceptions
Kojto 98:8ab26030e058 50 CMSIS violates the following MISRA-C:2004 rules:
Kojto 98:8ab26030e058 51
Kojto 98:8ab26030e058 52 \li Required Rule 8.5, object/function definition in header file.<br>
Kojto 98:8ab26030e058 53 Function definitions in header files are used to allow 'inlining'.
Kojto 98:8ab26030e058 54
Kojto 98:8ab26030e058 55 \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
Kojto 98:8ab26030e058 56 Unions are used for effective representation of core registers.
Kojto 98:8ab26030e058 57
Kojto 98:8ab26030e058 58 \li Advisory Rule 19.7, Function-like macro defined.<br>
Kojto 98:8ab26030e058 59 Function-like macros are used to allow more efficient code.
Kojto 98:8ab26030e058 60 */
Kojto 98:8ab26030e058 61
Kojto 98:8ab26030e058 62
Kojto 98:8ab26030e058 63 /*******************************************************************************
Kojto 98:8ab26030e058 64 * CMSIS definitions
Kojto 98:8ab26030e058 65 ******************************************************************************/
Kojto 98:8ab26030e058 66 /** \ingroup Cortex-M0+
Kojto 98:8ab26030e058 67 @{
Kojto 98:8ab26030e058 68 */
Kojto 98:8ab26030e058 69
Kojto 98:8ab26030e058 70 /* CMSIS CM0P definitions */
Kojto 98:8ab26030e058 71 #define __CM0PLUS_CMSIS_VERSION_MAIN (0x03) /*!< [31:16] CMSIS HAL main version */
Kojto 98:8ab26030e058 72 #define __CM0PLUS_CMSIS_VERSION_SUB (0x20) /*!< [15:0] CMSIS HAL sub version */
Kojto 98:8ab26030e058 73 #define __CM0PLUS_CMSIS_VERSION ((__CM0PLUS_CMSIS_VERSION_MAIN << 16) | \
Kojto 98:8ab26030e058 74 __CM0PLUS_CMSIS_VERSION_SUB) /*!< CMSIS HAL version number */
Kojto 98:8ab26030e058 75
Kojto 98:8ab26030e058 76 #define __CORTEX_M (0x00) /*!< Cortex-M Core */
Kojto 98:8ab26030e058 77
Kojto 98:8ab26030e058 78
Kojto 98:8ab26030e058 79 #if defined ( __CC_ARM )
Kojto 98:8ab26030e058 80 #define __ASM __asm /*!< asm keyword for ARM Compiler */
Kojto 98:8ab26030e058 81 #define __INLINE __inline /*!< inline keyword for ARM Compiler */
Kojto 98:8ab26030e058 82 #define __STATIC_INLINE static __inline
Kojto 98:8ab26030e058 83
Kojto 98:8ab26030e058 84 #elif defined ( __ICCARM__ )
Kojto 98:8ab26030e058 85 #define __ASM __asm /*!< asm keyword for IAR Compiler */
Kojto 98:8ab26030e058 86 #define __INLINE inline /*!< inline keyword for IAR Compiler. Only available in High optimization mode! */
Kojto 98:8ab26030e058 87 #define __STATIC_INLINE static inline
Kojto 98:8ab26030e058 88
Kojto 98:8ab26030e058 89 #elif defined ( __GNUC__ )
Kojto 98:8ab26030e058 90 #define __ASM __asm /*!< asm keyword for GNU Compiler */
Kojto 98:8ab26030e058 91 #define __INLINE inline /*!< inline keyword for GNU Compiler */
Kojto 98:8ab26030e058 92 #define __STATIC_INLINE static inline
Kojto 98:8ab26030e058 93
Kojto 98:8ab26030e058 94 #elif defined ( __TASKING__ )
Kojto 98:8ab26030e058 95 #define __ASM __asm /*!< asm keyword for TASKING Compiler */
Kojto 98:8ab26030e058 96 #define __INLINE inline /*!< inline keyword for TASKING Compiler */
Kojto 98:8ab26030e058 97 #define __STATIC_INLINE static inline
Kojto 98:8ab26030e058 98
Kojto 98:8ab26030e058 99 #endif
Kojto 98:8ab26030e058 100
Kojto 98:8ab26030e058 101 /** __FPU_USED indicates whether an FPU is used or not. This core does not support an FPU at all
Kojto 98:8ab26030e058 102 */
Kojto 98:8ab26030e058 103 #define __FPU_USED 0
Kojto 98:8ab26030e058 104
Kojto 98:8ab26030e058 105 #if defined ( __CC_ARM )
Kojto 98:8ab26030e058 106 #if defined __TARGET_FPU_VFP
Kojto 98:8ab26030e058 107 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 98:8ab26030e058 108 #endif
Kojto 98:8ab26030e058 109
Kojto 98:8ab26030e058 110 #elif defined ( __ICCARM__ )
Kojto 98:8ab26030e058 111 #if defined __ARMVFP__
Kojto 98:8ab26030e058 112 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 98:8ab26030e058 113 #endif
Kojto 98:8ab26030e058 114
Kojto 98:8ab26030e058 115 #elif defined ( __GNUC__ )
Kojto 98:8ab26030e058 116 #if defined (__VFP_FP__) && !defined(__SOFTFP__)
Kojto 98:8ab26030e058 117 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 98:8ab26030e058 118 #endif
Kojto 98:8ab26030e058 119
Kojto 98:8ab26030e058 120 #elif defined ( __TASKING__ )
Kojto 98:8ab26030e058 121 #if defined __FPU_VFP__
Kojto 98:8ab26030e058 122 #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 98:8ab26030e058 123 #endif
Kojto 98:8ab26030e058 124 #endif
Kojto 98:8ab26030e058 125
Kojto 98:8ab26030e058 126 #include <stdint.h> /* standard types definitions */
Kojto 98:8ab26030e058 127 #include <core_cmInstr.h> /* Core Instruction Access */
Kojto 98:8ab26030e058 128 #include <core_cmFunc.h> /* Core Function Access */
Kojto 98:8ab26030e058 129
Kojto 98:8ab26030e058 130 #endif /* __CORE_CM0PLUS_H_GENERIC */
Kojto 98:8ab26030e058 131
Kojto 98:8ab26030e058 132 #ifndef __CMSIS_GENERIC
Kojto 98:8ab26030e058 133
Kojto 98:8ab26030e058 134 #ifndef __CORE_CM0PLUS_H_DEPENDANT
Kojto 98:8ab26030e058 135 #define __CORE_CM0PLUS_H_DEPENDANT
Kojto 98:8ab26030e058 136
Kojto 98:8ab26030e058 137 /* check device defines and use defaults */
Kojto 98:8ab26030e058 138 #if defined __CHECK_DEVICE_DEFINES
Kojto 98:8ab26030e058 139 #ifndef __CM0PLUS_REV
Kojto 98:8ab26030e058 140 #define __CM0PLUS_REV 0x0000
Kojto 98:8ab26030e058 141 #warning "__CM0PLUS_REV not defined in device header file; using default!"
Kojto 98:8ab26030e058 142 #endif
Kojto 98:8ab26030e058 143
Kojto 98:8ab26030e058 144 #ifndef __MPU_PRESENT
Kojto 98:8ab26030e058 145 #define __MPU_PRESENT 0
Kojto 98:8ab26030e058 146 #warning "__MPU_PRESENT not defined in device header file; using default!"
Kojto 98:8ab26030e058 147 #endif
Kojto 98:8ab26030e058 148
Kojto 98:8ab26030e058 149 #ifndef __VTOR_PRESENT
Kojto 98:8ab26030e058 150 #define __VTOR_PRESENT 0
Kojto 98:8ab26030e058 151 #warning "__VTOR_PRESENT not defined in device header file; using default!"
Kojto 98:8ab26030e058 152 #endif
Kojto 98:8ab26030e058 153
Kojto 98:8ab26030e058 154 #ifndef __NVIC_PRIO_BITS
Kojto 98:8ab26030e058 155 #define __NVIC_PRIO_BITS 2
Kojto 98:8ab26030e058 156 #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
Kojto 98:8ab26030e058 157 #endif
Kojto 98:8ab26030e058 158
Kojto 98:8ab26030e058 159 #ifndef __Vendor_SysTickConfig
Kojto 98:8ab26030e058 160 #define __Vendor_SysTickConfig 0
Kojto 98:8ab26030e058 161 #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
Kojto 98:8ab26030e058 162 #endif
Kojto 98:8ab26030e058 163 #endif
Kojto 98:8ab26030e058 164
Kojto 98:8ab26030e058 165 /* IO definitions (access restrictions to peripheral registers) */
Kojto 98:8ab26030e058 166 /**
Kojto 98:8ab26030e058 167 \defgroup CMSIS_glob_defs CMSIS Global Defines
Kojto 98:8ab26030e058 168
Kojto 98:8ab26030e058 169 <strong>IO Type Qualifiers</strong> are used
Kojto 98:8ab26030e058 170 \li to specify the access to peripheral variables.
Kojto 98:8ab26030e058 171 \li for automatic generation of peripheral register debug information.
Kojto 98:8ab26030e058 172 */
Kojto 98:8ab26030e058 173 #ifdef __cplusplus
Kojto 98:8ab26030e058 174 #define __I volatile /*!< Defines 'read only' permissions */
Kojto 98:8ab26030e058 175 #else
Kojto 98:8ab26030e058 176 #define __I volatile const /*!< Defines 'read only' permissions */
Kojto 98:8ab26030e058 177 #endif
Kojto 98:8ab26030e058 178 #define __O volatile /*!< Defines 'write only' permissions */
Kojto 98:8ab26030e058 179 #define __IO volatile /*!< Defines 'read / write' permissions */
Kojto 98:8ab26030e058 180
Kojto 98:8ab26030e058 181 /*@} end of group Cortex-M0+ */
Kojto 98:8ab26030e058 182
Kojto 98:8ab26030e058 183
Kojto 98:8ab26030e058 184
Kojto 98:8ab26030e058 185 /*******************************************************************************
Kojto 98:8ab26030e058 186 * Register Abstraction
Kojto 98:8ab26030e058 187 Core Register contain:
Kojto 98:8ab26030e058 188 - Core Register
Kojto 98:8ab26030e058 189 - Core NVIC Register
Kojto 98:8ab26030e058 190 - Core SCB Register
Kojto 98:8ab26030e058 191 - Core SysTick Register
Kojto 98:8ab26030e058 192 - Core MPU Register
Kojto 98:8ab26030e058 193 ******************************************************************************/
Kojto 98:8ab26030e058 194 /** \defgroup CMSIS_core_register Defines and Type Definitions
Kojto 98:8ab26030e058 195 \brief Type definitions and defines for Cortex-M processor based devices.
Kojto 98:8ab26030e058 196 */
Kojto 98:8ab26030e058 197
Kojto 98:8ab26030e058 198 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 199 \defgroup CMSIS_CORE Status and Control Registers
Kojto 98:8ab26030e058 200 \brief Core Register type definitions.
Kojto 98:8ab26030e058 201 @{
Kojto 98:8ab26030e058 202 */
Kojto 98:8ab26030e058 203
Kojto 98:8ab26030e058 204 /** \brief Union type to access the Application Program Status Register (APSR).
Kojto 98:8ab26030e058 205 */
Kojto 98:8ab26030e058 206 typedef union
Kojto 98:8ab26030e058 207 {
Kojto 98:8ab26030e058 208 struct
Kojto 98:8ab26030e058 209 {
Kojto 98:8ab26030e058 210 #if (__CORTEX_M != 0x04)
Kojto 98:8ab26030e058 211 uint32_t _reserved0:27; /*!< bit: 0..26 Reserved */
Kojto 98:8ab26030e058 212 #else
Kojto 98:8ab26030e058 213 uint32_t _reserved0:16; /*!< bit: 0..15 Reserved */
Kojto 98:8ab26030e058 214 uint32_t GE:4; /*!< bit: 16..19 Greater than or Equal flags */
Kojto 98:8ab26030e058 215 uint32_t _reserved1:7; /*!< bit: 20..26 Reserved */
Kojto 98:8ab26030e058 216 #endif
Kojto 98:8ab26030e058 217 uint32_t Q:1; /*!< bit: 27 Saturation condition flag */
Kojto 98:8ab26030e058 218 uint32_t V:1; /*!< bit: 28 Overflow condition code flag */
Kojto 98:8ab26030e058 219 uint32_t C:1; /*!< bit: 29 Carry condition code flag */
Kojto 98:8ab26030e058 220 uint32_t Z:1; /*!< bit: 30 Zero condition code flag */
Kojto 98:8ab26030e058 221 uint32_t N:1; /*!< bit: 31 Negative condition code flag */
Kojto 98:8ab26030e058 222 } b; /*!< Structure used for bit access */
Kojto 98:8ab26030e058 223 uint32_t w; /*!< Type used for word access */
Kojto 98:8ab26030e058 224 } APSR_Type;
Kojto 98:8ab26030e058 225
Kojto 98:8ab26030e058 226
Kojto 98:8ab26030e058 227 /** \brief Union type to access the Interrupt Program Status Register (IPSR).
Kojto 98:8ab26030e058 228 */
Kojto 98:8ab26030e058 229 typedef union
Kojto 98:8ab26030e058 230 {
Kojto 98:8ab26030e058 231 struct
Kojto 98:8ab26030e058 232 {
Kojto 98:8ab26030e058 233 uint32_t ISR:9; /*!< bit: 0.. 8 Exception number */
Kojto 98:8ab26030e058 234 uint32_t _reserved0:23; /*!< bit: 9..31 Reserved */
Kojto 98:8ab26030e058 235 } b; /*!< Structure used for bit access */
Kojto 98:8ab26030e058 236 uint32_t w; /*!< Type used for word access */
Kojto 98:8ab26030e058 237 } IPSR_Type;
Kojto 98:8ab26030e058 238
Kojto 98:8ab26030e058 239
Kojto 98:8ab26030e058 240 /** \brief Union type to access the Special-Purpose Program Status Registers (xPSR).
Kojto 98:8ab26030e058 241 */
Kojto 98:8ab26030e058 242 typedef union
Kojto 98:8ab26030e058 243 {
Kojto 98:8ab26030e058 244 struct
Kojto 98:8ab26030e058 245 {
Kojto 98:8ab26030e058 246 uint32_t ISR:9; /*!< bit: 0.. 8 Exception number */
Kojto 98:8ab26030e058 247 #if (__CORTEX_M != 0x04)
Kojto 98:8ab26030e058 248 uint32_t _reserved0:15; /*!< bit: 9..23 Reserved */
Kojto 98:8ab26030e058 249 #else
Kojto 98:8ab26030e058 250 uint32_t _reserved0:7; /*!< bit: 9..15 Reserved */
Kojto 98:8ab26030e058 251 uint32_t GE:4; /*!< bit: 16..19 Greater than or Equal flags */
Kojto 98:8ab26030e058 252 uint32_t _reserved1:4; /*!< bit: 20..23 Reserved */
Kojto 98:8ab26030e058 253 #endif
Kojto 98:8ab26030e058 254 uint32_t T:1; /*!< bit: 24 Thumb bit (read 0) */
Kojto 98:8ab26030e058 255 uint32_t IT:2; /*!< bit: 25..26 saved IT state (read 0) */
Kojto 98:8ab26030e058 256 uint32_t Q:1; /*!< bit: 27 Saturation condition flag */
Kojto 98:8ab26030e058 257 uint32_t V:1; /*!< bit: 28 Overflow condition code flag */
Kojto 98:8ab26030e058 258 uint32_t C:1; /*!< bit: 29 Carry condition code flag */
Kojto 98:8ab26030e058 259 uint32_t Z:1; /*!< bit: 30 Zero condition code flag */
Kojto 98:8ab26030e058 260 uint32_t N:1; /*!< bit: 31 Negative condition code flag */
Kojto 98:8ab26030e058 261 } b; /*!< Structure used for bit access */
Kojto 98:8ab26030e058 262 uint32_t w; /*!< Type used for word access */
Kojto 98:8ab26030e058 263 } xPSR_Type;
Kojto 98:8ab26030e058 264
Kojto 98:8ab26030e058 265
Kojto 98:8ab26030e058 266 /** \brief Union type to access the Control Registers (CONTROL).
Kojto 98:8ab26030e058 267 */
Kojto 98:8ab26030e058 268 typedef union
Kojto 98:8ab26030e058 269 {
Kojto 98:8ab26030e058 270 struct
Kojto 98:8ab26030e058 271 {
Kojto 98:8ab26030e058 272 uint32_t nPRIV:1; /*!< bit: 0 Execution privilege in Thread mode */
Kojto 98:8ab26030e058 273 uint32_t SPSEL:1; /*!< bit: 1 Stack to be used */
Kojto 98:8ab26030e058 274 uint32_t FPCA:1; /*!< bit: 2 FP extension active flag */
Kojto 98:8ab26030e058 275 uint32_t _reserved0:29; /*!< bit: 3..31 Reserved */
Kojto 98:8ab26030e058 276 } b; /*!< Structure used for bit access */
Kojto 98:8ab26030e058 277 uint32_t w; /*!< Type used for word access */
Kojto 98:8ab26030e058 278 } CONTROL_Type;
Kojto 98:8ab26030e058 279
Kojto 98:8ab26030e058 280 /*@} end of group CMSIS_CORE */
Kojto 98:8ab26030e058 281
Kojto 98:8ab26030e058 282
Kojto 98:8ab26030e058 283 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 284 \defgroup CMSIS_NVIC Nested Vectored Interrupt Controller (NVIC)
Kojto 98:8ab26030e058 285 \brief Type definitions for the NVIC Registers
Kojto 98:8ab26030e058 286 @{
Kojto 98:8ab26030e058 287 */
Kojto 98:8ab26030e058 288
Kojto 98:8ab26030e058 289 /** \brief Structure type to access the Nested Vectored Interrupt Controller (NVIC).
Kojto 98:8ab26030e058 290 */
Kojto 98:8ab26030e058 291 typedef struct
Kojto 98:8ab26030e058 292 {
Kojto 98:8ab26030e058 293 __IO uint32_t ISER[1]; /*!< Offset: 0x000 (R/W) Interrupt Set Enable Register */
Kojto 98:8ab26030e058 294 uint32_t RESERVED0[31];
Kojto 98:8ab26030e058 295 __IO uint32_t ICER[1]; /*!< Offset: 0x080 (R/W) Interrupt Clear Enable Register */
Kojto 98:8ab26030e058 296 uint32_t RSERVED1[31];
Kojto 98:8ab26030e058 297 __IO uint32_t ISPR[1]; /*!< Offset: 0x100 (R/W) Interrupt Set Pending Register */
Kojto 98:8ab26030e058 298 uint32_t RESERVED2[31];
Kojto 98:8ab26030e058 299 __IO uint32_t ICPR[1]; /*!< Offset: 0x180 (R/W) Interrupt Clear Pending Register */
Kojto 98:8ab26030e058 300 uint32_t RESERVED3[31];
Kojto 98:8ab26030e058 301 uint32_t RESERVED4[64];
Kojto 98:8ab26030e058 302 __IO uint32_t IP[8]; /*!< Offset: 0x300 (R/W) Interrupt Priority Register */
Kojto 98:8ab26030e058 303 } NVIC_Type;
Kojto 98:8ab26030e058 304
Kojto 98:8ab26030e058 305 /*@} end of group CMSIS_NVIC */
Kojto 98:8ab26030e058 306
Kojto 98:8ab26030e058 307
Kojto 98:8ab26030e058 308 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 309 \defgroup CMSIS_SCB System Control Block (SCB)
Kojto 98:8ab26030e058 310 \brief Type definitions for the System Control Block Registers
Kojto 98:8ab26030e058 311 @{
Kojto 98:8ab26030e058 312 */
Kojto 98:8ab26030e058 313
Kojto 98:8ab26030e058 314 /** \brief Structure type to access the System Control Block (SCB).
Kojto 98:8ab26030e058 315 */
Kojto 98:8ab26030e058 316 typedef struct
Kojto 98:8ab26030e058 317 {
Kojto 98:8ab26030e058 318 __I uint32_t CPUID; /*!< Offset: 0x000 (R/ ) CPUID Base Register */
Kojto 98:8ab26030e058 319 __IO uint32_t ICSR; /*!< Offset: 0x004 (R/W) Interrupt Control and State Register */
Kojto 98:8ab26030e058 320 #if (__VTOR_PRESENT == 1)
Kojto 98:8ab26030e058 321 __IO uint32_t VTOR; /*!< Offset: 0x008 (R/W) Vector Table Offset Register */
Kojto 98:8ab26030e058 322 #else
Kojto 98:8ab26030e058 323 uint32_t RESERVED0;
Kojto 98:8ab26030e058 324 #endif
Kojto 98:8ab26030e058 325 __IO uint32_t AIRCR; /*!< Offset: 0x00C (R/W) Application Interrupt and Reset Control Register */
Kojto 98:8ab26030e058 326 __IO uint32_t SCR; /*!< Offset: 0x010 (R/W) System Control Register */
Kojto 98:8ab26030e058 327 __IO uint32_t CCR; /*!< Offset: 0x014 (R/W) Configuration Control Register */
Kojto 98:8ab26030e058 328 uint32_t RESERVED1;
Kojto 98:8ab26030e058 329 __IO uint32_t SHP[2]; /*!< Offset: 0x01C (R/W) System Handlers Priority Registers. [0] is RESERVED */
Kojto 98:8ab26030e058 330 __IO uint32_t SHCSR; /*!< Offset: 0x024 (R/W) System Handler Control and State Register */
Kojto 98:8ab26030e058 331 } SCB_Type;
Kojto 98:8ab26030e058 332
Kojto 98:8ab26030e058 333 /* SCB CPUID Register Definitions */
Kojto 98:8ab26030e058 334 #define SCB_CPUID_IMPLEMENTER_Pos 24 /*!< SCB CPUID: IMPLEMENTER Position */
Kojto 98:8ab26030e058 335 #define SCB_CPUID_IMPLEMENTER_Msk (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos) /*!< SCB CPUID: IMPLEMENTER Mask */
Kojto 98:8ab26030e058 336
Kojto 98:8ab26030e058 337 #define SCB_CPUID_VARIANT_Pos 20 /*!< SCB CPUID: VARIANT Position */
Kojto 98:8ab26030e058 338 #define SCB_CPUID_VARIANT_Msk (0xFUL << SCB_CPUID_VARIANT_Pos) /*!< SCB CPUID: VARIANT Mask */
Kojto 98:8ab26030e058 339
Kojto 98:8ab26030e058 340 #define SCB_CPUID_ARCHITECTURE_Pos 16 /*!< SCB CPUID: ARCHITECTURE Position */
Kojto 98:8ab26030e058 341 #define SCB_CPUID_ARCHITECTURE_Msk (0xFUL << SCB_CPUID_ARCHITECTURE_Pos) /*!< SCB CPUID: ARCHITECTURE Mask */
Kojto 98:8ab26030e058 342
Kojto 98:8ab26030e058 343 #define SCB_CPUID_PARTNO_Pos 4 /*!< SCB CPUID: PARTNO Position */
Kojto 98:8ab26030e058 344 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB CPUID: PARTNO Mask */
Kojto 98:8ab26030e058 345
Kojto 98:8ab26030e058 346 #define SCB_CPUID_REVISION_Pos 0 /*!< SCB CPUID: REVISION Position */
Kojto 98:8ab26030e058 347 #define SCB_CPUID_REVISION_Msk (0xFUL << SCB_CPUID_REVISION_Pos) /*!< SCB CPUID: REVISION Mask */
Kojto 98:8ab26030e058 348
Kojto 98:8ab26030e058 349 /* SCB Interrupt Control State Register Definitions */
Kojto 98:8ab26030e058 350 #define SCB_ICSR_NMIPENDSET_Pos 31 /*!< SCB ICSR: NMIPENDSET Position */
Kojto 98:8ab26030e058 351 #define SCB_ICSR_NMIPENDSET_Msk (1UL << SCB_ICSR_NMIPENDSET_Pos) /*!< SCB ICSR: NMIPENDSET Mask */
Kojto 98:8ab26030e058 352
Kojto 98:8ab26030e058 353 #define SCB_ICSR_PENDSVSET_Pos 28 /*!< SCB ICSR: PENDSVSET Position */
Kojto 98:8ab26030e058 354 #define SCB_ICSR_PENDSVSET_Msk (1UL << SCB_ICSR_PENDSVSET_Pos) /*!< SCB ICSR: PENDSVSET Mask */
Kojto 98:8ab26030e058 355
Kojto 98:8ab26030e058 356 #define SCB_ICSR_PENDSVCLR_Pos 27 /*!< SCB ICSR: PENDSVCLR Position */
Kojto 98:8ab26030e058 357 #define SCB_ICSR_PENDSVCLR_Msk (1UL << SCB_ICSR_PENDSVCLR_Pos) /*!< SCB ICSR: PENDSVCLR Mask */
Kojto 98:8ab26030e058 358
Kojto 98:8ab26030e058 359 #define SCB_ICSR_PENDSTSET_Pos 26 /*!< SCB ICSR: PENDSTSET Position */
Kojto 98:8ab26030e058 360 #define SCB_ICSR_PENDSTSET_Msk (1UL << SCB_ICSR_PENDSTSET_Pos) /*!< SCB ICSR: PENDSTSET Mask */
Kojto 98:8ab26030e058 361
Kojto 98:8ab26030e058 362 #define SCB_ICSR_PENDSTCLR_Pos 25 /*!< SCB ICSR: PENDSTCLR Position */
Kojto 98:8ab26030e058 363 #define SCB_ICSR_PENDSTCLR_Msk (1UL << SCB_ICSR_PENDSTCLR_Pos) /*!< SCB ICSR: PENDSTCLR Mask */
Kojto 98:8ab26030e058 364
Kojto 98:8ab26030e058 365 #define SCB_ICSR_ISRPREEMPT_Pos 23 /*!< SCB ICSR: ISRPREEMPT Position */
Kojto 98:8ab26030e058 366 #define SCB_ICSR_ISRPREEMPT_Msk (1UL << SCB_ICSR_ISRPREEMPT_Pos) /*!< SCB ICSR: ISRPREEMPT Mask */
Kojto 98:8ab26030e058 367
Kojto 98:8ab26030e058 368 #define SCB_ICSR_ISRPENDING_Pos 22 /*!< SCB ICSR: ISRPENDING Position */
Kojto 98:8ab26030e058 369 #define SCB_ICSR_ISRPENDING_Msk (1UL << SCB_ICSR_ISRPENDING_Pos) /*!< SCB ICSR: ISRPENDING Mask */
Kojto 98:8ab26030e058 370
Kojto 98:8ab26030e058 371 #define SCB_ICSR_VECTPENDING_Pos 12 /*!< SCB ICSR: VECTPENDING Position */
Kojto 98:8ab26030e058 372 #define SCB_ICSR_VECTPENDING_Msk (0x1FFUL << SCB_ICSR_VECTPENDING_Pos) /*!< SCB ICSR: VECTPENDING Mask */
Kojto 98:8ab26030e058 373
Kojto 98:8ab26030e058 374 #define SCB_ICSR_VECTACTIVE_Pos 0 /*!< SCB ICSR: VECTACTIVE Position */
Kojto 98:8ab26030e058 375 #define SCB_ICSR_VECTACTIVE_Msk (0x1FFUL << SCB_ICSR_VECTACTIVE_Pos) /*!< SCB ICSR: VECTACTIVE Mask */
Kojto 98:8ab26030e058 376
Kojto 98:8ab26030e058 377 #if (__VTOR_PRESENT == 1)
Kojto 98:8ab26030e058 378 /* SCB Interrupt Control State Register Definitions */
Kojto 98:8ab26030e058 379 #define SCB_VTOR_TBLOFF_Pos 8 /*!< SCB VTOR: TBLOFF Position */
Kojto 98:8ab26030e058 380 #define SCB_VTOR_TBLOFF_Msk (0xFFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB VTOR: TBLOFF Mask */
Kojto 98:8ab26030e058 381 #endif
Kojto 98:8ab26030e058 382
Kojto 98:8ab26030e058 383 /* SCB Application Interrupt and Reset Control Register Definitions */
Kojto 98:8ab26030e058 384 #define SCB_AIRCR_VECTKEY_Pos 16 /*!< SCB AIRCR: VECTKEY Position */
Kojto 98:8ab26030e058 385 #define SCB_AIRCR_VECTKEY_Msk (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos) /*!< SCB AIRCR: VECTKEY Mask */
Kojto 98:8ab26030e058 386
Kojto 98:8ab26030e058 387 #define SCB_AIRCR_VECTKEYSTAT_Pos 16 /*!< SCB AIRCR: VECTKEYSTAT Position */
Kojto 98:8ab26030e058 388 #define SCB_AIRCR_VECTKEYSTAT_Msk (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos) /*!< SCB AIRCR: VECTKEYSTAT Mask */
Kojto 98:8ab26030e058 389
Kojto 98:8ab26030e058 390 #define SCB_AIRCR_ENDIANESS_Pos 15 /*!< SCB AIRCR: ENDIANESS Position */
Kojto 98:8ab26030e058 391 #define SCB_AIRCR_ENDIANESS_Msk (1UL << SCB_AIRCR_ENDIANESS_Pos) /*!< SCB AIRCR: ENDIANESS Mask */
Kojto 98:8ab26030e058 392
Kojto 98:8ab26030e058 393 #define SCB_AIRCR_SYSRESETREQ_Pos 2 /*!< SCB AIRCR: SYSRESETREQ Position */
Kojto 98:8ab26030e058 394 #define SCB_AIRCR_SYSRESETREQ_Msk (1UL << SCB_AIRCR_SYSRESETREQ_Pos) /*!< SCB AIRCR: SYSRESETREQ Mask */
Kojto 98:8ab26030e058 395
Kojto 98:8ab26030e058 396 #define SCB_AIRCR_VECTCLRACTIVE_Pos 1 /*!< SCB AIRCR: VECTCLRACTIVE Position */
Kojto 98:8ab26030e058 397 #define SCB_AIRCR_VECTCLRACTIVE_Msk (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos) /*!< SCB AIRCR: VECTCLRACTIVE Mask */
Kojto 98:8ab26030e058 398
Kojto 98:8ab26030e058 399 /* SCB System Control Register Definitions */
Kojto 98:8ab26030e058 400 #define SCB_SCR_SEVONPEND_Pos 4 /*!< SCB SCR: SEVONPEND Position */
Kojto 98:8ab26030e058 401 #define SCB_SCR_SEVONPEND_Msk (1UL << SCB_SCR_SEVONPEND_Pos) /*!< SCB SCR: SEVONPEND Mask */
Kojto 98:8ab26030e058 402
Kojto 98:8ab26030e058 403 #define SCB_SCR_SLEEPDEEP_Pos 2 /*!< SCB SCR: SLEEPDEEP Position */
Kojto 98:8ab26030e058 404 #define SCB_SCR_SLEEPDEEP_Msk (1UL << SCB_SCR_SLEEPDEEP_Pos) /*!< SCB SCR: SLEEPDEEP Mask */
Kojto 98:8ab26030e058 405
Kojto 98:8ab26030e058 406 #define SCB_SCR_SLEEPONEXIT_Pos 1 /*!< SCB SCR: SLEEPONEXIT Position */
Kojto 98:8ab26030e058 407 #define SCB_SCR_SLEEPONEXIT_Msk (1UL << SCB_SCR_SLEEPONEXIT_Pos) /*!< SCB SCR: SLEEPONEXIT Mask */
Kojto 98:8ab26030e058 408
Kojto 98:8ab26030e058 409 /* SCB Configuration Control Register Definitions */
Kojto 98:8ab26030e058 410 #define SCB_CCR_STKALIGN_Pos 9 /*!< SCB CCR: STKALIGN Position */
Kojto 98:8ab26030e058 411 #define SCB_CCR_STKALIGN_Msk (1UL << SCB_CCR_STKALIGN_Pos) /*!< SCB CCR: STKALIGN Mask */
Kojto 98:8ab26030e058 412
Kojto 98:8ab26030e058 413 #define SCB_CCR_UNALIGN_TRP_Pos 3 /*!< SCB CCR: UNALIGN_TRP Position */
Kojto 98:8ab26030e058 414 #define SCB_CCR_UNALIGN_TRP_Msk (1UL << SCB_CCR_UNALIGN_TRP_Pos) /*!< SCB CCR: UNALIGN_TRP Mask */
Kojto 98:8ab26030e058 415
Kojto 98:8ab26030e058 416 /* SCB System Handler Control and State Register Definitions */
Kojto 98:8ab26030e058 417 #define SCB_SHCSR_SVCALLPENDED_Pos 15 /*!< SCB SHCSR: SVCALLPENDED Position */
Kojto 98:8ab26030e058 418 #define SCB_SHCSR_SVCALLPENDED_Msk (1UL << SCB_SHCSR_SVCALLPENDED_Pos) /*!< SCB SHCSR: SVCALLPENDED Mask */
Kojto 98:8ab26030e058 419
Kojto 98:8ab26030e058 420 /*@} end of group CMSIS_SCB */
Kojto 98:8ab26030e058 421
Kojto 98:8ab26030e058 422
Kojto 98:8ab26030e058 423 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 424 \defgroup CMSIS_SysTick System Tick Timer (SysTick)
Kojto 98:8ab26030e058 425 \brief Type definitions for the System Timer Registers.
Kojto 98:8ab26030e058 426 @{
Kojto 98:8ab26030e058 427 */
Kojto 98:8ab26030e058 428
Kojto 98:8ab26030e058 429 /** \brief Structure type to access the System Timer (SysTick).
Kojto 98:8ab26030e058 430 */
Kojto 98:8ab26030e058 431 typedef struct
Kojto 98:8ab26030e058 432 {
Kojto 98:8ab26030e058 433 __IO uint32_t CTRL; /*!< Offset: 0x000 (R/W) SysTick Control and Status Register */
Kojto 98:8ab26030e058 434 __IO uint32_t LOAD; /*!< Offset: 0x004 (R/W) SysTick Reload Value Register */
Kojto 98:8ab26030e058 435 __IO uint32_t VAL; /*!< Offset: 0x008 (R/W) SysTick Current Value Register */
Kojto 98:8ab26030e058 436 __I uint32_t CALIB; /*!< Offset: 0x00C (R/ ) SysTick Calibration Register */
Kojto 98:8ab26030e058 437 } SysTick_Type;
Kojto 98:8ab26030e058 438
Kojto 98:8ab26030e058 439 /* SysTick Control / Status Register Definitions */
Kojto 98:8ab26030e058 440 #define SysTick_CTRL_COUNTFLAG_Pos 16 /*!< SysTick CTRL: COUNTFLAG Position */
Kojto 98:8ab26030e058 441 #define SysTick_CTRL_COUNTFLAG_Msk (1UL << SysTick_CTRL_COUNTFLAG_Pos) /*!< SysTick CTRL: COUNTFLAG Mask */
Kojto 98:8ab26030e058 442
Kojto 98:8ab26030e058 443 #define SysTick_CTRL_CLKSOURCE_Pos 2 /*!< SysTick CTRL: CLKSOURCE Position */
Kojto 98:8ab26030e058 444 #define SysTick_CTRL_CLKSOURCE_Msk (1UL << SysTick_CTRL_CLKSOURCE_Pos) /*!< SysTick CTRL: CLKSOURCE Mask */
Kojto 98:8ab26030e058 445
Kojto 98:8ab26030e058 446 #define SysTick_CTRL_TICKINT_Pos 1 /*!< SysTick CTRL: TICKINT Position */
Kojto 98:8ab26030e058 447 #define SysTick_CTRL_TICKINT_Msk (1UL << SysTick_CTRL_TICKINT_Pos) /*!< SysTick CTRL: TICKINT Mask */
Kojto 98:8ab26030e058 448
Kojto 98:8ab26030e058 449 #define SysTick_CTRL_ENABLE_Pos 0 /*!< SysTick CTRL: ENABLE Position */
Kojto 98:8ab26030e058 450 #define SysTick_CTRL_ENABLE_Msk (1UL << SysTick_CTRL_ENABLE_Pos) /*!< SysTick CTRL: ENABLE Mask */
Kojto 98:8ab26030e058 451
Kojto 98:8ab26030e058 452 /* SysTick Reload Register Definitions */
Kojto 98:8ab26030e058 453 #define SysTick_LOAD_RELOAD_Pos 0 /*!< SysTick LOAD: RELOAD Position */
Kojto 98:8ab26030e058 454 #define SysTick_LOAD_RELOAD_Msk (0xFFFFFFUL << SysTick_LOAD_RELOAD_Pos) /*!< SysTick LOAD: RELOAD Mask */
Kojto 98:8ab26030e058 455
Kojto 98:8ab26030e058 456 /* SysTick Current Register Definitions */
Kojto 98:8ab26030e058 457 #define SysTick_VAL_CURRENT_Pos 0 /*!< SysTick VAL: CURRENT Position */
Kojto 98:8ab26030e058 458 #define SysTick_VAL_CURRENT_Msk (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos) /*!< SysTick VAL: CURRENT Mask */
Kojto 98:8ab26030e058 459
Kojto 98:8ab26030e058 460 /* SysTick Calibration Register Definitions */
Kojto 98:8ab26030e058 461 #define SysTick_CALIB_NOREF_Pos 31 /*!< SysTick CALIB: NOREF Position */
Kojto 98:8ab26030e058 462 #define SysTick_CALIB_NOREF_Msk (1UL << SysTick_CALIB_NOREF_Pos) /*!< SysTick CALIB: NOREF Mask */
Kojto 98:8ab26030e058 463
Kojto 98:8ab26030e058 464 #define SysTick_CALIB_SKEW_Pos 30 /*!< SysTick CALIB: SKEW Position */
Kojto 98:8ab26030e058 465 #define SysTick_CALIB_SKEW_Msk (1UL << SysTick_CALIB_SKEW_Pos) /*!< SysTick CALIB: SKEW Mask */
Kojto 98:8ab26030e058 466
Kojto 98:8ab26030e058 467 #define SysTick_CALIB_TENMS_Pos 0 /*!< SysTick CALIB: TENMS Position */
Kojto 98:8ab26030e058 468 #define SysTick_CALIB_TENMS_Msk (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos) /*!< SysTick CALIB: TENMS Mask */
Kojto 98:8ab26030e058 469
Kojto 98:8ab26030e058 470 /*@} end of group CMSIS_SysTick */
Kojto 98:8ab26030e058 471
Kojto 98:8ab26030e058 472 #if (__MPU_PRESENT == 1)
Kojto 98:8ab26030e058 473 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 474 \defgroup CMSIS_MPU Memory Protection Unit (MPU)
Kojto 98:8ab26030e058 475 \brief Type definitions for the Memory Protection Unit (MPU)
Kojto 98:8ab26030e058 476 @{
Kojto 98:8ab26030e058 477 */
Kojto 98:8ab26030e058 478
Kojto 98:8ab26030e058 479 /** \brief Structure type to access the Memory Protection Unit (MPU).
Kojto 98:8ab26030e058 480 */
Kojto 98:8ab26030e058 481 typedef struct
Kojto 98:8ab26030e058 482 {
Kojto 98:8ab26030e058 483 __I uint32_t TYPE; /*!< Offset: 0x000 (R/ ) MPU Type Register */
Kojto 98:8ab26030e058 484 __IO uint32_t CTRL; /*!< Offset: 0x004 (R/W) MPU Control Register */
Kojto 98:8ab26030e058 485 __IO uint32_t RNR; /*!< Offset: 0x008 (R/W) MPU Region RNRber Register */
Kojto 98:8ab26030e058 486 __IO uint32_t RBAR; /*!< Offset: 0x00C (R/W) MPU Region Base Address Register */
Kojto 98:8ab26030e058 487 __IO uint32_t RASR; /*!< Offset: 0x010 (R/W) MPU Region Attribute and Size Register */
Kojto 98:8ab26030e058 488 } MPU_Type;
Kojto 98:8ab26030e058 489
Kojto 98:8ab26030e058 490 /* MPU Type Register */
Kojto 98:8ab26030e058 491 #define MPU_TYPE_IREGION_Pos 16 /*!< MPU TYPE: IREGION Position */
Kojto 98:8ab26030e058 492 #define MPU_TYPE_IREGION_Msk (0xFFUL << MPU_TYPE_IREGION_Pos) /*!< MPU TYPE: IREGION Mask */
Kojto 98:8ab26030e058 493
Kojto 98:8ab26030e058 494 #define MPU_TYPE_DREGION_Pos 8 /*!< MPU TYPE: DREGION Position */
Kojto 98:8ab26030e058 495 #define MPU_TYPE_DREGION_Msk (0xFFUL << MPU_TYPE_DREGION_Pos) /*!< MPU TYPE: DREGION Mask */
Kojto 98:8ab26030e058 496
Kojto 98:8ab26030e058 497 #define MPU_TYPE_SEPARATE_Pos 0 /*!< MPU TYPE: SEPARATE Position */
Kojto 98:8ab26030e058 498 #define MPU_TYPE_SEPARATE_Msk (1UL << MPU_TYPE_SEPARATE_Pos) /*!< MPU TYPE: SEPARATE Mask */
Kojto 98:8ab26030e058 499
Kojto 98:8ab26030e058 500 /* MPU Control Register */
Kojto 98:8ab26030e058 501 #define MPU_CTRL_PRIVDEFENA_Pos 2 /*!< MPU CTRL: PRIVDEFENA Position */
Kojto 98:8ab26030e058 502 #define MPU_CTRL_PRIVDEFENA_Msk (1UL << MPU_CTRL_PRIVDEFENA_Pos) /*!< MPU CTRL: PRIVDEFENA Mask */
Kojto 98:8ab26030e058 503
Kojto 98:8ab26030e058 504 #define MPU_CTRL_HFNMIENA_Pos 1 /*!< MPU CTRL: HFNMIENA Position */
Kojto 98:8ab26030e058 505 #define MPU_CTRL_HFNMIENA_Msk (1UL << MPU_CTRL_HFNMIENA_Pos) /*!< MPU CTRL: HFNMIENA Mask */
Kojto 98:8ab26030e058 506
Kojto 98:8ab26030e058 507 #define MPU_CTRL_ENABLE_Pos 0 /*!< MPU CTRL: ENABLE Position */
Kojto 98:8ab26030e058 508 #define MPU_CTRL_ENABLE_Msk (1UL << MPU_CTRL_ENABLE_Pos) /*!< MPU CTRL: ENABLE Mask */
Kojto 98:8ab26030e058 509
Kojto 98:8ab26030e058 510 /* MPU Region Number Register */
Kojto 98:8ab26030e058 511 #define MPU_RNR_REGION_Pos 0 /*!< MPU RNR: REGION Position */
Kojto 98:8ab26030e058 512 #define MPU_RNR_REGION_Msk (0xFFUL << MPU_RNR_REGION_Pos) /*!< MPU RNR: REGION Mask */
Kojto 98:8ab26030e058 513
Kojto 98:8ab26030e058 514 /* MPU Region Base Address Register */
Kojto 98:8ab26030e058 515 #define MPU_RBAR_ADDR_Pos 8 /*!< MPU RBAR: ADDR Position */
Kojto 98:8ab26030e058 516 #define MPU_RBAR_ADDR_Msk (0xFFFFFFUL << MPU_RBAR_ADDR_Pos) /*!< MPU RBAR: ADDR Mask */
Kojto 98:8ab26030e058 517
Kojto 98:8ab26030e058 518 #define MPU_RBAR_VALID_Pos 4 /*!< MPU RBAR: VALID Position */
Kojto 98:8ab26030e058 519 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
Kojto 98:8ab26030e058 520
Kojto 98:8ab26030e058 521 #define MPU_RBAR_REGION_Pos 0 /*!< MPU RBAR: REGION Position */
Kojto 98:8ab26030e058 522 #define MPU_RBAR_REGION_Msk (0xFUL << MPU_RBAR_REGION_Pos) /*!< MPU RBAR: REGION Mask */
Kojto 98:8ab26030e058 523
Kojto 98:8ab26030e058 524 /* MPU Region Attribute and Size Register */
Kojto 98:8ab26030e058 525 #define MPU_RASR_ATTRS_Pos 16 /*!< MPU RASR: MPU Region Attribute field Position */
Kojto 98:8ab26030e058 526 #define MPU_RASR_ATTRS_Msk (0xFFFFUL << MPU_RASR_ATTRS_Pos) /*!< MPU RASR: MPU Region Attribute field Mask */
Kojto 98:8ab26030e058 527
Kojto 98:8ab26030e058 528 #define MPU_RASR_XN_Pos 28 /*!< MPU RASR: ATTRS.XN Position */
Kojto 98:8ab26030e058 529 #define MPU_RASR_XN_Msk (1UL << MPU_RASR_XN_Pos) /*!< MPU RASR: ATTRS.XN Mask */
Kojto 98:8ab26030e058 530
Kojto 98:8ab26030e058 531 #define MPU_RASR_AP_Pos 24 /*!< MPU RASR: ATTRS.AP Position */
Kojto 98:8ab26030e058 532 #define MPU_RASR_AP_Msk (0x7UL << MPU_RASR_AP_Pos) /*!< MPU RASR: ATTRS.AP Mask */
Kojto 98:8ab26030e058 533
Kojto 98:8ab26030e058 534 #define MPU_RASR_TEX_Pos 19 /*!< MPU RASR: ATTRS.TEX Position */
Kojto 98:8ab26030e058 535 #define MPU_RASR_TEX_Msk (0x7UL << MPU_RASR_TEX_Pos) /*!< MPU RASR: ATTRS.TEX Mask */
Kojto 98:8ab26030e058 536
Kojto 98:8ab26030e058 537 #define MPU_RASR_S_Pos 18 /*!< MPU RASR: ATTRS.S Position */
Kojto 98:8ab26030e058 538 #define MPU_RASR_S_Msk (1UL << MPU_RASR_S_Pos) /*!< MPU RASR: ATTRS.S Mask */
Kojto 98:8ab26030e058 539
Kojto 98:8ab26030e058 540 #define MPU_RASR_C_Pos 17 /*!< MPU RASR: ATTRS.C Position */
Kojto 98:8ab26030e058 541 #define MPU_RASR_C_Msk (1UL << MPU_RASR_C_Pos) /*!< MPU RASR: ATTRS.C Mask */
Kojto 98:8ab26030e058 542
Kojto 98:8ab26030e058 543 #define MPU_RASR_B_Pos 16 /*!< MPU RASR: ATTRS.B Position */
Kojto 98:8ab26030e058 544 #define MPU_RASR_B_Msk (1UL << MPU_RASR_B_Pos) /*!< MPU RASR: ATTRS.B Mask */
Kojto 98:8ab26030e058 545
Kojto 98:8ab26030e058 546 #define MPU_RASR_SRD_Pos 8 /*!< MPU RASR: Sub-Region Disable Position */
Kojto 98:8ab26030e058 547 #define MPU_RASR_SRD_Msk (0xFFUL << MPU_RASR_SRD_Pos) /*!< MPU RASR: Sub-Region Disable Mask */
Kojto 98:8ab26030e058 548
Kojto 98:8ab26030e058 549 #define MPU_RASR_SIZE_Pos 1 /*!< MPU RASR: Region Size Field Position */
Kojto 98:8ab26030e058 550 #define MPU_RASR_SIZE_Msk (0x1FUL << MPU_RASR_SIZE_Pos) /*!< MPU RASR: Region Size Field Mask */
Kojto 98:8ab26030e058 551
Kojto 98:8ab26030e058 552 #define MPU_RASR_ENABLE_Pos 0 /*!< MPU RASR: Region enable bit Position */
Kojto 98:8ab26030e058 553 #define MPU_RASR_ENABLE_Msk (1UL << MPU_RASR_ENABLE_Pos) /*!< MPU RASR: Region enable bit Disable Mask */
Kojto 98:8ab26030e058 554
Kojto 98:8ab26030e058 555 /*@} end of group CMSIS_MPU */
Kojto 98:8ab26030e058 556 #endif
Kojto 98:8ab26030e058 557
Kojto 98:8ab26030e058 558
Kojto 98:8ab26030e058 559 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 560 \defgroup CMSIS_CoreDebug Core Debug Registers (CoreDebug)
Kojto 98:8ab26030e058 561 \brief Cortex-M0+ Core Debug Registers (DCB registers, SHCSR, and DFSR)
Kojto 98:8ab26030e058 562 are only accessible over DAP and not via processor. Therefore
Kojto 98:8ab26030e058 563 they are not covered by the Cortex-M0 header file.
Kojto 98:8ab26030e058 564 @{
Kojto 98:8ab26030e058 565 */
Kojto 98:8ab26030e058 566 /*@} end of group CMSIS_CoreDebug */
Kojto 98:8ab26030e058 567
Kojto 98:8ab26030e058 568
Kojto 98:8ab26030e058 569 /** \ingroup CMSIS_core_register
Kojto 98:8ab26030e058 570 \defgroup CMSIS_core_base Core Definitions
Kojto 98:8ab26030e058 571 \brief Definitions for base addresses, unions, and structures.
Kojto 98:8ab26030e058 572 @{
Kojto 98:8ab26030e058 573 */
Kojto 98:8ab26030e058 574
Kojto 98:8ab26030e058 575 /* Memory mapping of Cortex-M0+ Hardware */
Kojto 98:8ab26030e058 576 #define SCS_BASE (0xE000E000UL) /*!< System Control Space Base Address */
Kojto 98:8ab26030e058 577 #define SysTick_BASE (SCS_BASE + 0x0010UL) /*!< SysTick Base Address */
Kojto 98:8ab26030e058 578 #define NVIC_BASE (SCS_BASE + 0x0100UL) /*!< NVIC Base Address */
Kojto 98:8ab26030e058 579 #define SCB_BASE (SCS_BASE + 0x0D00UL) /*!< System Control Block Base Address */
Kojto 98:8ab26030e058 580
Kojto 98:8ab26030e058 581 #define SCB ((SCB_Type *) SCB_BASE ) /*!< SCB configuration struct */
Kojto 98:8ab26030e058 582 #define SysTick ((SysTick_Type *) SysTick_BASE ) /*!< SysTick configuration struct */
Kojto 98:8ab26030e058 583 #define NVIC ((NVIC_Type *) NVIC_BASE ) /*!< NVIC configuration struct */
Kojto 98:8ab26030e058 584
Kojto 98:8ab26030e058 585 #if (__MPU_PRESENT == 1)
Kojto 98:8ab26030e058 586 #define MPU_BASE (SCS_BASE + 0x0D90UL) /*!< Memory Protection Unit */
Kojto 98:8ab26030e058 587 #define MPU ((MPU_Type *) MPU_BASE ) /*!< Memory Protection Unit */
Kojto 98:8ab26030e058 588 #endif
Kojto 98:8ab26030e058 589
Kojto 98:8ab26030e058 590 /*@} */
Kojto 98:8ab26030e058 591
Kojto 98:8ab26030e058 592
Kojto 98:8ab26030e058 593
Kojto 98:8ab26030e058 594 /*******************************************************************************
Kojto 98:8ab26030e058 595 * Hardware Abstraction Layer
Kojto 98:8ab26030e058 596 Core Function Interface contains:
Kojto 98:8ab26030e058 597 - Core NVIC Functions
Kojto 98:8ab26030e058 598 - Core SysTick Functions
Kojto 98:8ab26030e058 599 - Core Register Access Functions
Kojto 98:8ab26030e058 600 ******************************************************************************/
Kojto 98:8ab26030e058 601 /** \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
Kojto 98:8ab26030e058 602 */
Kojto 98:8ab26030e058 603
Kojto 98:8ab26030e058 604
Kojto 98:8ab26030e058 605
Kojto 98:8ab26030e058 606 /* ########################## NVIC functions #################################### */
Kojto 98:8ab26030e058 607 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 98:8ab26030e058 608 \defgroup CMSIS_Core_NVICFunctions NVIC Functions
Kojto 98:8ab26030e058 609 \brief Functions that manage interrupts and exceptions via the NVIC.
Kojto 98:8ab26030e058 610 @{
Kojto 98:8ab26030e058 611 */
Kojto 98:8ab26030e058 612
Kojto 98:8ab26030e058 613 /* Interrupt Priorities are WORD accessible only under ARMv6M */
Kojto 98:8ab26030e058 614 /* The following MACROS handle generation of the register offset and byte masks */
Kojto 98:8ab26030e058 615 #define _BIT_SHIFT(IRQn) ( (((uint32_t)(IRQn) ) & 0x03) * 8 )
Kojto 98:8ab26030e058 616 #define _SHP_IDX(IRQn) ( ((((uint32_t)(IRQn) & 0x0F)-8) >> 2) )
Kojto 98:8ab26030e058 617 #define _IP_IDX(IRQn) ( ((uint32_t)(IRQn) >> 2) )
Kojto 98:8ab26030e058 618
Kojto 98:8ab26030e058 619
Kojto 98:8ab26030e058 620 /** \brief Enable External Interrupt
Kojto 98:8ab26030e058 621
Kojto 98:8ab26030e058 622 The function enables a device-specific interrupt in the NVIC interrupt controller.
Kojto 98:8ab26030e058 623
Kojto 98:8ab26030e058 624 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 98:8ab26030e058 625 */
Kojto 98:8ab26030e058 626 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)
Kojto 98:8ab26030e058 627 {
Kojto 98:8ab26030e058 628 NVIC->ISER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));
Kojto 98:8ab26030e058 629 }
Kojto 98:8ab26030e058 630
Kojto 98:8ab26030e058 631
Kojto 98:8ab26030e058 632 /** \brief Disable External Interrupt
Kojto 98:8ab26030e058 633
Kojto 98:8ab26030e058 634 The function disables a device-specific interrupt in the NVIC interrupt controller.
Kojto 98:8ab26030e058 635
Kojto 98:8ab26030e058 636 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 98:8ab26030e058 637 */
Kojto 98:8ab26030e058 638 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)
Kojto 98:8ab26030e058 639 {
Kojto 98:8ab26030e058 640 NVIC->ICER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));
Kojto 98:8ab26030e058 641 }
Kojto 98:8ab26030e058 642
Kojto 98:8ab26030e058 643
Kojto 98:8ab26030e058 644 /** \brief Get Pending Interrupt
Kojto 98:8ab26030e058 645
Kojto 98:8ab26030e058 646 The function reads the pending register in the NVIC and returns the pending bit
Kojto 98:8ab26030e058 647 for the specified interrupt.
Kojto 98:8ab26030e058 648
Kojto 98:8ab26030e058 649 \param [in] IRQn Interrupt number.
Kojto 98:8ab26030e058 650
Kojto 98:8ab26030e058 651 \return 0 Interrupt status is not pending.
Kojto 98:8ab26030e058 652 \return 1 Interrupt status is pending.
Kojto 98:8ab26030e058 653 */
Kojto 98:8ab26030e058 654 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)
Kojto 98:8ab26030e058 655 {
Kojto 98:8ab26030e058 656 return((uint32_t) ((NVIC->ISPR[0] & (1 << ((uint32_t)(IRQn) & 0x1F)))?1:0));
Kojto 98:8ab26030e058 657 }
Kojto 98:8ab26030e058 658
Kojto 98:8ab26030e058 659
Kojto 98:8ab26030e058 660 /** \brief Set Pending Interrupt
Kojto 98:8ab26030e058 661
Kojto 98:8ab26030e058 662 The function sets the pending bit of an external interrupt.
Kojto 98:8ab26030e058 663
Kojto 98:8ab26030e058 664 \param [in] IRQn Interrupt number. Value cannot be negative.
Kojto 98:8ab26030e058 665 */
Kojto 98:8ab26030e058 666 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)
Kojto 98:8ab26030e058 667 {
Kojto 98:8ab26030e058 668 NVIC->ISPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F));
Kojto 98:8ab26030e058 669 }
Kojto 98:8ab26030e058 670
Kojto 98:8ab26030e058 671
Kojto 98:8ab26030e058 672 /** \brief Clear Pending Interrupt
Kojto 98:8ab26030e058 673
Kojto 98:8ab26030e058 674 The function clears the pending bit of an external interrupt.
Kojto 98:8ab26030e058 675
Kojto 98:8ab26030e058 676 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 98:8ab26030e058 677 */
Kojto 98:8ab26030e058 678 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)
Kojto 98:8ab26030e058 679 {
Kojto 98:8ab26030e058 680 NVIC->ICPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* Clear pending interrupt */
Kojto 98:8ab26030e058 681 }
Kojto 98:8ab26030e058 682
Kojto 98:8ab26030e058 683
Kojto 98:8ab26030e058 684 /** \brief Set Interrupt Priority
Kojto 98:8ab26030e058 685
Kojto 98:8ab26030e058 686 The function sets the priority of an interrupt.
Kojto 98:8ab26030e058 687
Kojto 98:8ab26030e058 688 \note The priority cannot be set for every core interrupt.
Kojto 98:8ab26030e058 689
Kojto 98:8ab26030e058 690 \param [in] IRQn Interrupt number.
Kojto 98:8ab26030e058 691 \param [in] priority Priority to set.
Kojto 98:8ab26030e058 692 */
Kojto 98:8ab26030e058 693 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
Kojto 98:8ab26030e058 694 {
Kojto 98:8ab26030e058 695 if(IRQn < 0) {
Kojto 98:8ab26030e058 696 SCB->SHP[_SHP_IDX(IRQn)] = (SCB->SHP[_SHP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |
Kojto 98:8ab26030e058 697 (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }
Kojto 98:8ab26030e058 698 else {
Kojto 98:8ab26030e058 699 NVIC->IP[_IP_IDX(IRQn)] = (NVIC->IP[_IP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |
Kojto 98:8ab26030e058 700 (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }
Kojto 98:8ab26030e058 701 }
Kojto 98:8ab26030e058 702
Kojto 98:8ab26030e058 703
Kojto 98:8ab26030e058 704 /** \brief Get Interrupt Priority
Kojto 98:8ab26030e058 705
Kojto 98:8ab26030e058 706 The function reads the priority of an interrupt. The interrupt
Kojto 98:8ab26030e058 707 number can be positive to specify an external (device specific)
Kojto 98:8ab26030e058 708 interrupt, or negative to specify an internal (core) interrupt.
Kojto 98:8ab26030e058 709
Kojto 98:8ab26030e058 710
Kojto 98:8ab26030e058 711 \param [in] IRQn Interrupt number.
Kojto 98:8ab26030e058 712 \return Interrupt Priority. Value is aligned automatically to the implemented
Kojto 98:8ab26030e058 713 priority bits of the microcontroller.
Kojto 98:8ab26030e058 714 */
Kojto 98:8ab26030e058 715 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)
Kojto 98:8ab26030e058 716 {
Kojto 98:8ab26030e058 717
Kojto 98:8ab26030e058 718 if(IRQn < 0) {
Kojto 98:8ab26030e058 719 return((uint32_t)(((SCB->SHP[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS))); } /* get priority for Cortex-M0 system interrupts */
Kojto 98:8ab26030e058 720 else {
Kojto 98:8ab26030e058 721 return((uint32_t)(((NVIC->IP[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS))); } /* get priority for device specific interrupts */
Kojto 98:8ab26030e058 722 }
Kojto 98:8ab26030e058 723
Kojto 98:8ab26030e058 724
Kojto 98:8ab26030e058 725 /** \brief System Reset
Kojto 98:8ab26030e058 726
Kojto 98:8ab26030e058 727 The function initiates a system reset request to reset the MCU.
Kojto 98:8ab26030e058 728 */
Kojto 98:8ab26030e058 729 __STATIC_INLINE void NVIC_SystemReset(void)
Kojto 98:8ab26030e058 730 {
Kojto 98:8ab26030e058 731 __DSB(); /* Ensure all outstanding memory accesses included
Kojto 98:8ab26030e058 732 buffered write are completed before reset */
Kojto 98:8ab26030e058 733 SCB->AIRCR = ((0x5FA << SCB_AIRCR_VECTKEY_Pos) |
Kojto 98:8ab26030e058 734 SCB_AIRCR_SYSRESETREQ_Msk);
Kojto 98:8ab26030e058 735 __DSB(); /* Ensure completion of memory access */
Kojto 98:8ab26030e058 736 while(1); /* wait until reset */
Kojto 98:8ab26030e058 737 }
Kojto 98:8ab26030e058 738
Kojto 98:8ab26030e058 739 /*@} end of CMSIS_Core_NVICFunctions */
Kojto 98:8ab26030e058 740
Kojto 98:8ab26030e058 741
Kojto 98:8ab26030e058 742
Kojto 98:8ab26030e058 743 /* ################################## SysTick function ############################################ */
Kojto 98:8ab26030e058 744 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 98:8ab26030e058 745 \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
Kojto 98:8ab26030e058 746 \brief Functions that configure the System.
Kojto 98:8ab26030e058 747 @{
Kojto 98:8ab26030e058 748 */
Kojto 98:8ab26030e058 749
Kojto 98:8ab26030e058 750 #if (__Vendor_SysTickConfig == 0)
Kojto 98:8ab26030e058 751
Kojto 98:8ab26030e058 752 /** \brief System Tick Configuration
Kojto 98:8ab26030e058 753
Kojto 98:8ab26030e058 754 The function initializes the System Timer and its interrupt, and starts the System Tick Timer.
Kojto 98:8ab26030e058 755 Counter is in free running mode to generate periodic interrupts.
Kojto 98:8ab26030e058 756
Kojto 98:8ab26030e058 757 \param [in] ticks Number of ticks between two interrupts.
Kojto 98:8ab26030e058 758
Kojto 98:8ab26030e058 759 \return 0 Function succeeded.
Kojto 98:8ab26030e058 760 \return 1 Function failed.
Kojto 98:8ab26030e058 761
Kojto 98:8ab26030e058 762 \note When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
Kojto 98:8ab26030e058 763 function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
Kojto 98:8ab26030e058 764 must contain a vendor-specific implementation of this function.
Kojto 98:8ab26030e058 765
Kojto 98:8ab26030e058 766 */
Kojto 98:8ab26030e058 767 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
Kojto 98:8ab26030e058 768 {
Kojto 98:8ab26030e058 769 if ((ticks - 1) > SysTick_LOAD_RELOAD_Msk) return (1); /* Reload value impossible */
Kojto 98:8ab26030e058 770
Kojto 98:8ab26030e058 771 SysTick->LOAD = ticks - 1; /* set reload register */
Kojto 98:8ab26030e058 772 NVIC_SetPriority (SysTick_IRQn, (1<<__NVIC_PRIO_BITS) - 1); /* set Priority for Systick Interrupt */
Kojto 98:8ab26030e058 773 SysTick->VAL = 0; /* Load the SysTick Counter Value */
Kojto 98:8ab26030e058 774 SysTick->CTRL = SysTick_CTRL_CLKSOURCE_Msk |
Kojto 98:8ab26030e058 775 SysTick_CTRL_TICKINT_Msk |
Kojto 98:8ab26030e058 776 SysTick_CTRL_ENABLE_Msk; /* Enable SysTick IRQ and SysTick Timer */
Kojto 98:8ab26030e058 777 return (0); /* Function successful */
Kojto 98:8ab26030e058 778 }
Kojto 98:8ab26030e058 779
Kojto 98:8ab26030e058 780 #endif
Kojto 98:8ab26030e058 781
Kojto 98:8ab26030e058 782 /*@} end of CMSIS_Core_SysTickFunctions */
Kojto 98:8ab26030e058 783
Kojto 98:8ab26030e058 784
Kojto 98:8ab26030e058 785
Kojto 98:8ab26030e058 786
Kojto 98:8ab26030e058 787 #endif /* __CORE_CM0PLUS_H_DEPENDANT */
Kojto 98:8ab26030e058 788
Kojto 98:8ab26030e058 789 #endif /* __CMSIS_GENERIC */
Kojto 98:8ab26030e058 790
Kojto 98:8ab26030e058 791 #ifdef __cplusplus
Kojto 98:8ab26030e058 792 }
Kojto 98:8ab26030e058 793 #endif