The official Mbed 2 C/C++ SDK provides the software platform and libraries to build your applications.

Dependents:   hello SerialTestv11 SerialTestv12 Sierpinski ... more

mbed 2

This is the mbed 2 library. If you'd like to learn about Mbed OS please see the mbed-os docs.

Committer:
Kojto
Date:
Wed May 25 16:44:06 2016 +0100
Revision:
121:6c34061e7c34
Parent:
115:87f2f5183dfb
Child:
130:d75b3fe1f5cb
Release 121 of the mbed library

Changes:
- new targets - EFM32PG_STK3401, NUCLEO_L031K6
- ST - F7 - analogin conversion fix
- F1, F4 - serial flushed prior init fix
- CAN added for F042K6,F072RB,F091RC
- NUCLE_L053R8/F030R8/F070RB,F103RB - ticker 16bit counter fix
- NXP - LPC812 PWMOut conflict issue fix
- KSDK - PWMout fix

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 98:8ab26030e058 1 /**************************************************************************//**
Kojto 98:8ab26030e058 2 * @file core_caFunc.h
Kojto 98:8ab26030e058 3 * @brief CMSIS Cortex-A Core Function Access Header File
Kojto 98:8ab26030e058 4 * @version V3.10
Kojto 108:34e6b704fe68 5 * @date 30 Oct 2013
Kojto 98:8ab26030e058 6 *
Kojto 98:8ab26030e058 7 * @note
Kojto 98:8ab26030e058 8 *
Kojto 98:8ab26030e058 9 ******************************************************************************/
Kojto 108:34e6b704fe68 10 /* Copyright (c) 2009 - 2013 ARM LIMITED
Kojto 98:8ab26030e058 11
Kojto 98:8ab26030e058 12 All rights reserved.
Kojto 98:8ab26030e058 13 Redistribution and use in source and binary forms, with or without
Kojto 98:8ab26030e058 14 modification, are permitted provided that the following conditions are met:
Kojto 98:8ab26030e058 15 - Redistributions of source code must retain the above copyright
Kojto 98:8ab26030e058 16 notice, this list of conditions and the following disclaimer.
Kojto 98:8ab26030e058 17 - Redistributions in binary form must reproduce the above copyright
Kojto 98:8ab26030e058 18 notice, this list of conditions and the following disclaimer in the
Kojto 98:8ab26030e058 19 documentation and/or other materials provided with the distribution.
Kojto 98:8ab26030e058 20 - Neither the name of ARM nor the names of its contributors may be used
Kojto 98:8ab26030e058 21 to endorse or promote products derived from this software without
Kojto 98:8ab26030e058 22 specific prior written permission.
Kojto 98:8ab26030e058 23 *
Kojto 98:8ab26030e058 24 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 98:8ab26030e058 25 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 98:8ab26030e058 26 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
Kojto 98:8ab26030e058 27 ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE
Kojto 98:8ab26030e058 28 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
Kojto 98:8ab26030e058 29 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
Kojto 98:8ab26030e058 30 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
Kojto 98:8ab26030e058 31 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
Kojto 98:8ab26030e058 32 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
Kojto 98:8ab26030e058 33 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
Kojto 98:8ab26030e058 34 POSSIBILITY OF SUCH DAMAGE.
Kojto 98:8ab26030e058 35 ---------------------------------------------------------------------------*/
Kojto 98:8ab26030e058 36
Kojto 98:8ab26030e058 37
Kojto 98:8ab26030e058 38 #ifndef __CORE_CAFUNC_H__
Kojto 98:8ab26030e058 39 #define __CORE_CAFUNC_H__
Kojto 98:8ab26030e058 40
Kojto 98:8ab26030e058 41
Kojto 98:8ab26030e058 42 /* ########################### Core Function Access ########################### */
Kojto 98:8ab26030e058 43 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 98:8ab26030e058 44 \defgroup CMSIS_Core_RegAccFunctions CMSIS Core Register Access Functions
Kojto 98:8ab26030e058 45 @{
Kojto 98:8ab26030e058 46 */
Kojto 98:8ab26030e058 47
Kojto 98:8ab26030e058 48 #if defined ( __CC_ARM ) /*------------------RealView Compiler -----------------*/
Kojto 98:8ab26030e058 49 /* ARM armcc specific functions */
Kojto 98:8ab26030e058 50
Kojto 98:8ab26030e058 51 #if (__ARMCC_VERSION < 400677)
Kojto 98:8ab26030e058 52 #error "Please use ARM Compiler Toolchain V4.0.677 or later!"
Kojto 98:8ab26030e058 53 #endif
Kojto 98:8ab26030e058 54
Kojto 98:8ab26030e058 55 #define MODE_USR 0x10
Kojto 98:8ab26030e058 56 #define MODE_FIQ 0x11
Kojto 98:8ab26030e058 57 #define MODE_IRQ 0x12
Kojto 98:8ab26030e058 58 #define MODE_SVC 0x13
Kojto 98:8ab26030e058 59 #define MODE_MON 0x16
Kojto 98:8ab26030e058 60 #define MODE_ABT 0x17
Kojto 98:8ab26030e058 61 #define MODE_HYP 0x1A
Kojto 98:8ab26030e058 62 #define MODE_UND 0x1B
Kojto 98:8ab26030e058 63 #define MODE_SYS 0x1F
Kojto 98:8ab26030e058 64
Kojto 98:8ab26030e058 65 /** \brief Get APSR Register
Kojto 98:8ab26030e058 66
Kojto 98:8ab26030e058 67 This function returns the content of the APSR Register.
Kojto 98:8ab26030e058 68
Kojto 98:8ab26030e058 69 \return APSR Register value
Kojto 98:8ab26030e058 70 */
Kojto 98:8ab26030e058 71 __STATIC_INLINE uint32_t __get_APSR(void)
Kojto 98:8ab26030e058 72 {
Kojto 98:8ab26030e058 73 register uint32_t __regAPSR __ASM("apsr");
Kojto 98:8ab26030e058 74 return(__regAPSR);
Kojto 98:8ab26030e058 75 }
Kojto 98:8ab26030e058 76
Kojto 98:8ab26030e058 77
Kojto 98:8ab26030e058 78 /** \brief Get CPSR Register
Kojto 98:8ab26030e058 79
Kojto 98:8ab26030e058 80 This function returns the content of the CPSR Register.
Kojto 98:8ab26030e058 81
Kojto 98:8ab26030e058 82 \return CPSR Register value
Kojto 98:8ab26030e058 83 */
Kojto 98:8ab26030e058 84 __STATIC_INLINE uint32_t __get_CPSR(void)
Kojto 98:8ab26030e058 85 {
Kojto 98:8ab26030e058 86 register uint32_t __regCPSR __ASM("cpsr");
Kojto 98:8ab26030e058 87 return(__regCPSR);
Kojto 98:8ab26030e058 88 }
Kojto 98:8ab26030e058 89
Kojto 98:8ab26030e058 90 /** \brief Set Stack Pointer
Kojto 98:8ab26030e058 91
Kojto 98:8ab26030e058 92 This function assigns the given value to the current stack pointer.
Kojto 98:8ab26030e058 93
Kojto 98:8ab26030e058 94 \param [in] topOfStack Stack Pointer value to set
Kojto 98:8ab26030e058 95 */
Kojto 98:8ab26030e058 96 register uint32_t __regSP __ASM("sp");
Kojto 98:8ab26030e058 97 __STATIC_INLINE void __set_SP(uint32_t topOfStack)
Kojto 98:8ab26030e058 98 {
Kojto 98:8ab26030e058 99 __regSP = topOfStack;
Kojto 98:8ab26030e058 100 }
Kojto 98:8ab26030e058 101
Kojto 98:8ab26030e058 102
Kojto 98:8ab26030e058 103 /** \brief Get link register
Kojto 98:8ab26030e058 104
Kojto 98:8ab26030e058 105 This function returns the value of the link register
Kojto 98:8ab26030e058 106
Kojto 98:8ab26030e058 107 \return Value of link register
Kojto 98:8ab26030e058 108 */
Kojto 98:8ab26030e058 109 register uint32_t __reglr __ASM("lr");
Kojto 98:8ab26030e058 110 __STATIC_INLINE uint32_t __get_LR(void)
Kojto 98:8ab26030e058 111 {
Kojto 98:8ab26030e058 112 return(__reglr);
Kojto 98:8ab26030e058 113 }
Kojto 98:8ab26030e058 114
Kojto 98:8ab26030e058 115 /** \brief Set link register
Kojto 98:8ab26030e058 116
Kojto 98:8ab26030e058 117 This function sets the value of the link register
Kojto 98:8ab26030e058 118
Kojto 98:8ab26030e058 119 \param [in] lr LR value to set
Kojto 98:8ab26030e058 120 */
Kojto 98:8ab26030e058 121 __STATIC_INLINE void __set_LR(uint32_t lr)
Kojto 98:8ab26030e058 122 {
Kojto 98:8ab26030e058 123 __reglr = lr;
Kojto 98:8ab26030e058 124 }
Kojto 98:8ab26030e058 125
Kojto 98:8ab26030e058 126 /** \brief Set Process Stack Pointer
Kojto 98:8ab26030e058 127
Kojto 98:8ab26030e058 128 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 98:8ab26030e058 129
Kojto 98:8ab26030e058 130 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 98:8ab26030e058 131 */
Kojto 98:8ab26030e058 132 __STATIC_ASM void __set_PSP(uint32_t topOfProcStack)
Kojto 98:8ab26030e058 133 {
Kojto 98:8ab26030e058 134 ARM
Kojto 98:8ab26030e058 135 PRESERVE8
Kojto 98:8ab26030e058 136
Kojto 98:8ab26030e058 137 BIC R0, R0, #7 ;ensure stack is 8-byte aligned
Kojto 98:8ab26030e058 138 MRS R1, CPSR
Kojto 98:8ab26030e058 139 CPS #MODE_SYS ;no effect in USR mode
Kojto 98:8ab26030e058 140 MOV SP, R0
Kojto 98:8ab26030e058 141 MSR CPSR_c, R1 ;no effect in USR mode
Kojto 98:8ab26030e058 142 ISB
Kojto 98:8ab26030e058 143 BX LR
Kojto 98:8ab26030e058 144
Kojto 98:8ab26030e058 145 }
Kojto 98:8ab26030e058 146
Kojto 98:8ab26030e058 147 /** \brief Set User Mode
Kojto 98:8ab26030e058 148
Kojto 98:8ab26030e058 149 This function changes the processor state to User Mode
Kojto 98:8ab26030e058 150 */
Kojto 98:8ab26030e058 151 __STATIC_ASM void __set_CPS_USR(void)
Kojto 98:8ab26030e058 152 {
Kojto 98:8ab26030e058 153 ARM
Kojto 98:8ab26030e058 154
Kojto 98:8ab26030e058 155 CPS #MODE_USR
Kojto 98:8ab26030e058 156 BX LR
Kojto 98:8ab26030e058 157 }
Kojto 98:8ab26030e058 158
Kojto 98:8ab26030e058 159
Kojto 98:8ab26030e058 160 /** \brief Enable FIQ
Kojto 98:8ab26030e058 161
Kojto 98:8ab26030e058 162 This function enables FIQ interrupts by clearing the F-bit in the CPSR.
Kojto 98:8ab26030e058 163 Can only be executed in Privileged modes.
Kojto 98:8ab26030e058 164 */
Kojto 98:8ab26030e058 165 #define __enable_fault_irq __enable_fiq
Kojto 98:8ab26030e058 166
Kojto 98:8ab26030e058 167
Kojto 98:8ab26030e058 168 /** \brief Disable FIQ
Kojto 98:8ab26030e058 169
Kojto 98:8ab26030e058 170 This function disables FIQ interrupts by setting the F-bit in the CPSR.
Kojto 98:8ab26030e058 171 Can only be executed in Privileged modes.
Kojto 98:8ab26030e058 172 */
Kojto 98:8ab26030e058 173 #define __disable_fault_irq __disable_fiq
Kojto 98:8ab26030e058 174
Kojto 98:8ab26030e058 175
Kojto 98:8ab26030e058 176 /** \brief Get FPSCR
Kojto 98:8ab26030e058 177
Kojto 98:8ab26030e058 178 This function returns the current value of the Floating Point Status/Control register.
Kojto 98:8ab26030e058 179
Kojto 98:8ab26030e058 180 \return Floating Point Status/Control register value
Kojto 98:8ab26030e058 181 */
Kojto 98:8ab26030e058 182 __STATIC_INLINE uint32_t __get_FPSCR(void)
Kojto 98:8ab26030e058 183 {
Kojto 98:8ab26030e058 184 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 98:8ab26030e058 185 register uint32_t __regfpscr __ASM("fpscr");
Kojto 98:8ab26030e058 186 return(__regfpscr);
Kojto 98:8ab26030e058 187 #else
Kojto 98:8ab26030e058 188 return(0);
Kojto 98:8ab26030e058 189 #endif
Kojto 98:8ab26030e058 190 }
Kojto 98:8ab26030e058 191
Kojto 98:8ab26030e058 192
Kojto 98:8ab26030e058 193 /** \brief Set FPSCR
Kojto 98:8ab26030e058 194
Kojto 98:8ab26030e058 195 This function assigns the given value to the Floating Point Status/Control register.
Kojto 98:8ab26030e058 196
Kojto 98:8ab26030e058 197 \param [in] fpscr Floating Point Status/Control value to set
Kojto 98:8ab26030e058 198 */
Kojto 98:8ab26030e058 199 __STATIC_INLINE void __set_FPSCR(uint32_t fpscr)
Kojto 98:8ab26030e058 200 {
Kojto 98:8ab26030e058 201 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 98:8ab26030e058 202 register uint32_t __regfpscr __ASM("fpscr");
Kojto 98:8ab26030e058 203 __regfpscr = (fpscr);
Kojto 98:8ab26030e058 204 #endif
Kojto 98:8ab26030e058 205 }
Kojto 98:8ab26030e058 206
Kojto 98:8ab26030e058 207 /** \brief Get FPEXC
Kojto 98:8ab26030e058 208
Kojto 98:8ab26030e058 209 This function returns the current value of the Floating Point Exception Control register.
Kojto 98:8ab26030e058 210
Kojto 98:8ab26030e058 211 \return Floating Point Exception Control register value
Kojto 98:8ab26030e058 212 */
Kojto 98:8ab26030e058 213 __STATIC_INLINE uint32_t __get_FPEXC(void)
Kojto 98:8ab26030e058 214 {
Kojto 98:8ab26030e058 215 #if (__FPU_PRESENT == 1)
Kojto 98:8ab26030e058 216 register uint32_t __regfpexc __ASM("fpexc");
Kojto 98:8ab26030e058 217 return(__regfpexc);
Kojto 98:8ab26030e058 218 #else
Kojto 98:8ab26030e058 219 return(0);
Kojto 98:8ab26030e058 220 #endif
Kojto 98:8ab26030e058 221 }
Kojto 98:8ab26030e058 222
Kojto 98:8ab26030e058 223
Kojto 98:8ab26030e058 224 /** \brief Set FPEXC
Kojto 98:8ab26030e058 225
Kojto 98:8ab26030e058 226 This function assigns the given value to the Floating Point Exception Control register.
Kojto 98:8ab26030e058 227
Kojto 98:8ab26030e058 228 \param [in] fpscr Floating Point Exception Control value to set
Kojto 98:8ab26030e058 229 */
Kojto 98:8ab26030e058 230 __STATIC_INLINE void __set_FPEXC(uint32_t fpexc)
Kojto 98:8ab26030e058 231 {
Kojto 98:8ab26030e058 232 #if (__FPU_PRESENT == 1)
Kojto 98:8ab26030e058 233 register uint32_t __regfpexc __ASM("fpexc");
Kojto 98:8ab26030e058 234 __regfpexc = (fpexc);
Kojto 98:8ab26030e058 235 #endif
Kojto 98:8ab26030e058 236 }
Kojto 98:8ab26030e058 237
Kojto 98:8ab26030e058 238 /** \brief Get CPACR
Kojto 98:8ab26030e058 239
Kojto 98:8ab26030e058 240 This function returns the current value of the Coprocessor Access Control register.
Kojto 98:8ab26030e058 241
Kojto 98:8ab26030e058 242 \return Coprocessor Access Control register value
Kojto 98:8ab26030e058 243 */
Kojto 98:8ab26030e058 244 __STATIC_INLINE uint32_t __get_CPACR(void)
Kojto 98:8ab26030e058 245 {
Kojto 98:8ab26030e058 246 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 98:8ab26030e058 247 return __regCPACR;
Kojto 98:8ab26030e058 248 }
Kojto 98:8ab26030e058 249
Kojto 98:8ab26030e058 250 /** \brief Set CPACR
Kojto 98:8ab26030e058 251
Kojto 98:8ab26030e058 252 This function assigns the given value to the Coprocessor Access Control register.
Kojto 98:8ab26030e058 253
Kojto 108:34e6b704fe68 254 \param [in] cpacr Coprocessor Acccess Control value to set
Kojto 98:8ab26030e058 255 */
Kojto 98:8ab26030e058 256 __STATIC_INLINE void __set_CPACR(uint32_t cpacr)
Kojto 98:8ab26030e058 257 {
Kojto 98:8ab26030e058 258 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 98:8ab26030e058 259 __regCPACR = cpacr;
Kojto 98:8ab26030e058 260 __ISB();
Kojto 98:8ab26030e058 261 }
Kojto 98:8ab26030e058 262
Kojto 98:8ab26030e058 263 /** \brief Get CBAR
Kojto 98:8ab26030e058 264
Kojto 98:8ab26030e058 265 This function returns the value of the Configuration Base Address register.
Kojto 98:8ab26030e058 266
Kojto 98:8ab26030e058 267 \return Configuration Base Address register value
Kojto 98:8ab26030e058 268 */
Kojto 98:8ab26030e058 269 __STATIC_INLINE uint32_t __get_CBAR() {
Kojto 98:8ab26030e058 270 register uint32_t __regCBAR __ASM("cp15:4:c15:c0:0");
Kojto 98:8ab26030e058 271 return(__regCBAR);
Kojto 98:8ab26030e058 272 }
Kojto 98:8ab26030e058 273
Kojto 98:8ab26030e058 274 /** \brief Get TTBR0
Kojto 98:8ab26030e058 275
Kojto 108:34e6b704fe68 276 This function returns the value of the Translation Table Base Register 0.
Kojto 98:8ab26030e058 277
Kojto 98:8ab26030e058 278 \return Translation Table Base Register 0 value
Kojto 98:8ab26030e058 279 */
Kojto 98:8ab26030e058 280 __STATIC_INLINE uint32_t __get_TTBR0() {
Kojto 98:8ab26030e058 281 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 98:8ab26030e058 282 return(__regTTBR0);
Kojto 98:8ab26030e058 283 }
Kojto 98:8ab26030e058 284
Kojto 98:8ab26030e058 285 /** \brief Set TTBR0
Kojto 98:8ab26030e058 286
Kojto 108:34e6b704fe68 287 This function assigns the given value to the Translation Table Base Register 0.
Kojto 98:8ab26030e058 288
Kojto 98:8ab26030e058 289 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 98:8ab26030e058 290 */
Kojto 98:8ab26030e058 291 __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 98:8ab26030e058 292 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 98:8ab26030e058 293 __regTTBR0 = ttbr0;
Kojto 98:8ab26030e058 294 __ISB();
Kojto 98:8ab26030e058 295 }
Kojto 98:8ab26030e058 296
Kojto 98:8ab26030e058 297 /** \brief Get DACR
Kojto 98:8ab26030e058 298
Kojto 98:8ab26030e058 299 This function returns the value of the Domain Access Control Register.
Kojto 98:8ab26030e058 300
Kojto 98:8ab26030e058 301 \return Domain Access Control Register value
Kojto 98:8ab26030e058 302 */
Kojto 98:8ab26030e058 303 __STATIC_INLINE uint32_t __get_DACR() {
Kojto 98:8ab26030e058 304 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 98:8ab26030e058 305 return(__regDACR);
Kojto 98:8ab26030e058 306 }
Kojto 98:8ab26030e058 307
Kojto 98:8ab26030e058 308 /** \brief Set DACR
Kojto 98:8ab26030e058 309
Kojto 108:34e6b704fe68 310 This function assigns the given value to the Domain Access Control Register.
Kojto 98:8ab26030e058 311
Kojto 98:8ab26030e058 312 \param [in] dacr Domain Access Control Register value to set
Kojto 98:8ab26030e058 313 */
Kojto 98:8ab26030e058 314 __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 98:8ab26030e058 315 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 98:8ab26030e058 316 __regDACR = dacr;
Kojto 98:8ab26030e058 317 __ISB();
Kojto 98:8ab26030e058 318 }
Kojto 98:8ab26030e058 319
Kojto 98:8ab26030e058 320 /******************************** Cache and BTAC enable ****************************************************/
Kojto 98:8ab26030e058 321
Kojto 98:8ab26030e058 322 /** \brief Set SCTLR
Kojto 98:8ab26030e058 323
Kojto 98:8ab26030e058 324 This function assigns the given value to the System Control Register.
Kojto 98:8ab26030e058 325
Kojto 108:34e6b704fe68 326 \param [in] sctlr System Control Register value to set
Kojto 98:8ab26030e058 327 */
Kojto 98:8ab26030e058 328 __STATIC_INLINE void __set_SCTLR(uint32_t sctlr)
Kojto 98:8ab26030e058 329 {
Kojto 98:8ab26030e058 330 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 98:8ab26030e058 331 __regSCTLR = sctlr;
Kojto 98:8ab26030e058 332 }
Kojto 98:8ab26030e058 333
Kojto 98:8ab26030e058 334 /** \brief Get SCTLR
Kojto 98:8ab26030e058 335
Kojto 98:8ab26030e058 336 This function returns the value of the System Control Register.
Kojto 98:8ab26030e058 337
Kojto 98:8ab26030e058 338 \return System Control Register value
Kojto 98:8ab26030e058 339 */
Kojto 98:8ab26030e058 340 __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 98:8ab26030e058 341 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 98:8ab26030e058 342 return(__regSCTLR);
Kojto 98:8ab26030e058 343 }
Kojto 98:8ab26030e058 344
Kojto 98:8ab26030e058 345 /** \brief Enable Caches
Kojto 98:8ab26030e058 346
Kojto 98:8ab26030e058 347 Enable Caches
Kojto 98:8ab26030e058 348 */
Kojto 98:8ab26030e058 349 __STATIC_INLINE void __enable_caches(void) {
Kojto 98:8ab26030e058 350 // Set I bit 12 to enable I Cache
Kojto 98:8ab26030e058 351 // Set C bit 2 to enable D Cache
Kojto 98:8ab26030e058 352 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 98:8ab26030e058 353 }
Kojto 98:8ab26030e058 354
Kojto 98:8ab26030e058 355 /** \brief Disable Caches
Kojto 98:8ab26030e058 356
Kojto 98:8ab26030e058 357 Disable Caches
Kojto 98:8ab26030e058 358 */
Kojto 98:8ab26030e058 359 __STATIC_INLINE void __disable_caches(void) {
Kojto 98:8ab26030e058 360 // Clear I bit 12 to disable I Cache
Kojto 98:8ab26030e058 361 // Clear C bit 2 to disable D Cache
Kojto 98:8ab26030e058 362 __set_SCTLR( __get_SCTLR() & ~(1 << 12) & ~(1 << 2));
Kojto 98:8ab26030e058 363 __ISB();
Kojto 98:8ab26030e058 364 }
Kojto 98:8ab26030e058 365
Kojto 98:8ab26030e058 366 /** \brief Enable BTAC
Kojto 98:8ab26030e058 367
Kojto 98:8ab26030e058 368 Enable BTAC
Kojto 98:8ab26030e058 369 */
Kojto 98:8ab26030e058 370 __STATIC_INLINE void __enable_btac(void) {
Kojto 98:8ab26030e058 371 // Set Z bit 11 to enable branch prediction
Kojto 98:8ab26030e058 372 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 98:8ab26030e058 373 __ISB();
Kojto 98:8ab26030e058 374 }
Kojto 98:8ab26030e058 375
Kojto 98:8ab26030e058 376 /** \brief Disable BTAC
Kojto 98:8ab26030e058 377
Kojto 98:8ab26030e058 378 Disable BTAC
Kojto 98:8ab26030e058 379 */
Kojto 98:8ab26030e058 380 __STATIC_INLINE void __disable_btac(void) {
Kojto 98:8ab26030e058 381 // Clear Z bit 11 to disable branch prediction
Kojto 98:8ab26030e058 382 __set_SCTLR( __get_SCTLR() & ~(1 << 11));
Kojto 98:8ab26030e058 383 }
Kojto 98:8ab26030e058 384
Kojto 98:8ab26030e058 385
Kojto 98:8ab26030e058 386 /** \brief Enable MMU
Kojto 98:8ab26030e058 387
Kojto 98:8ab26030e058 388 Enable MMU
Kojto 98:8ab26030e058 389 */
Kojto 98:8ab26030e058 390 __STATIC_INLINE void __enable_mmu(void) {
Kojto 98:8ab26030e058 391 // Set M bit 0 to enable the MMU
Kojto 98:8ab26030e058 392 // Set AFE bit to enable simplified access permissions model
Kojto 98:8ab26030e058 393 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 98:8ab26030e058 394 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 98:8ab26030e058 395 __ISB();
Kojto 98:8ab26030e058 396 }
Kojto 98:8ab26030e058 397
Kojto 108:34e6b704fe68 398 /** \brief Disable MMU
Kojto 98:8ab26030e058 399
Kojto 108:34e6b704fe68 400 Disable MMU
Kojto 98:8ab26030e058 401 */
Kojto 98:8ab26030e058 402 __STATIC_INLINE void __disable_mmu(void) {
Kojto 98:8ab26030e058 403 // Clear M bit 0 to disable the MMU
Kojto 98:8ab26030e058 404 __set_SCTLR( __get_SCTLR() & ~1);
Kojto 98:8ab26030e058 405 __ISB();
Kojto 98:8ab26030e058 406 }
Kojto 98:8ab26030e058 407
Kojto 98:8ab26030e058 408 /******************************** TLB maintenance operations ************************************************/
Kojto 98:8ab26030e058 409 /** \brief Invalidate the whole tlb
Kojto 98:8ab26030e058 410
Kojto 98:8ab26030e058 411 TLBIALL. Invalidate the whole tlb
Kojto 98:8ab26030e058 412 */
Kojto 98:8ab26030e058 413
Kojto 98:8ab26030e058 414 __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 98:8ab26030e058 415 register uint32_t __TLBIALL __ASM("cp15:0:c8:c7:0");
Kojto 98:8ab26030e058 416 __TLBIALL = 0;
Kojto 98:8ab26030e058 417 __DSB();
Kojto 98:8ab26030e058 418 __ISB();
Kojto 98:8ab26030e058 419 }
Kojto 98:8ab26030e058 420
Kojto 98:8ab26030e058 421 /******************************** BTB maintenance operations ************************************************/
Kojto 98:8ab26030e058 422 /** \brief Invalidate entire branch predictor array
Kojto 98:8ab26030e058 423
Kojto 98:8ab26030e058 424 BPIALL. Branch Predictor Invalidate All.
Kojto 98:8ab26030e058 425 */
Kojto 98:8ab26030e058 426
Kojto 98:8ab26030e058 427 __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 98:8ab26030e058 428 register uint32_t __BPIALL __ASM("cp15:0:c7:c5:6");
Kojto 98:8ab26030e058 429 __BPIALL = 0;
Kojto 98:8ab26030e058 430 __DSB(); //ensure completion of the invalidation
Kojto 98:8ab26030e058 431 __ISB(); //ensure instruction fetch path sees new state
Kojto 98:8ab26030e058 432 }
Kojto 98:8ab26030e058 433
Kojto 98:8ab26030e058 434
Kojto 98:8ab26030e058 435 /******************************** L1 cache operations ******************************************************/
Kojto 98:8ab26030e058 436
Kojto 98:8ab26030e058 437 /** \brief Invalidate the whole I$
Kojto 98:8ab26030e058 438
Kojto 98:8ab26030e058 439 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 98:8ab26030e058 440 */
Kojto 98:8ab26030e058 441 __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 98:8ab26030e058 442 register uint32_t __ICIALLU __ASM("cp15:0:c7:c5:0");
Kojto 98:8ab26030e058 443 __ICIALLU = 0;
Kojto 98:8ab26030e058 444 __DSB(); //ensure completion of the invalidation
Kojto 98:8ab26030e058 445 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 98:8ab26030e058 446 }
Kojto 98:8ab26030e058 447
Kojto 98:8ab26030e058 448 /** \brief Clean D$ by MVA
Kojto 98:8ab26030e058 449
Kojto 98:8ab26030e058 450 DCCMVAC. Data cache clean by MVA to PoC
Kojto 98:8ab26030e058 451 */
Kojto 98:8ab26030e058 452 __STATIC_INLINE void __v7_clean_dcache_mva(void *va) {
Kojto 98:8ab26030e058 453 register uint32_t __DCCMVAC __ASM("cp15:0:c7:c10:1");
Kojto 98:8ab26030e058 454 __DCCMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 455 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 456 }
Kojto 98:8ab26030e058 457
Kojto 98:8ab26030e058 458 /** \brief Invalidate D$ by MVA
Kojto 98:8ab26030e058 459
Kojto 98:8ab26030e058 460 DCIMVAC. Data cache invalidate by MVA to PoC
Kojto 98:8ab26030e058 461 */
Kojto 98:8ab26030e058 462 __STATIC_INLINE void __v7_inv_dcache_mva(void *va) {
Kojto 98:8ab26030e058 463 register uint32_t __DCIMVAC __ASM("cp15:0:c7:c6:1");
Kojto 98:8ab26030e058 464 __DCIMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 465 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 466 }
Kojto 98:8ab26030e058 467
Kojto 98:8ab26030e058 468 /** \brief Clean and Invalidate D$ by MVA
Kojto 98:8ab26030e058 469
Kojto 98:8ab26030e058 470 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 98:8ab26030e058 471 */
Kojto 98:8ab26030e058 472 __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 98:8ab26030e058 473 register uint32_t __DCCIMVAC __ASM("cp15:0:c7:c14:1");
Kojto 98:8ab26030e058 474 __DCCIMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 475 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 476 }
Kojto 98:8ab26030e058 477
Kojto 108:34e6b704fe68 478 /** \brief Clean and Invalidate the entire data or unified cache
Kojto 108:34e6b704fe68 479
Kojto 108:34e6b704fe68 480 Generic mechanism for cleaning/invalidating the entire data or unified cache to the point of coherency.
Kojto 98:8ab26030e058 481 */
Kojto 98:8ab26030e058 482 #pragma push
Kojto 98:8ab26030e058 483 #pragma arm
Kojto 98:8ab26030e058 484 __STATIC_ASM void __v7_all_cache(uint32_t op) {
Kojto 98:8ab26030e058 485 ARM
Kojto 98:8ab26030e058 486
Kojto 98:8ab26030e058 487 PUSH {R4-R11}
Kojto 98:8ab26030e058 488
Kojto 98:8ab26030e058 489 MRC p15, 1, R6, c0, c0, 1 // Read CLIDR
Kojto 98:8ab26030e058 490 ANDS R3, R6, #0x07000000 // Extract coherency level
Kojto 98:8ab26030e058 491 MOV R3, R3, LSR #23 // Total cache levels << 1
Kojto 98:8ab26030e058 492 BEQ Finished // If 0, no need to clean
Kojto 98:8ab26030e058 493
Kojto 98:8ab26030e058 494 MOV R10, #0 // R10 holds current cache level << 1
Kojto 98:8ab26030e058 495 Loop1 ADD R2, R10, R10, LSR #1 // R2 holds cache "Set" position
Kojto 98:8ab26030e058 496 MOV R1, R6, LSR R2 // Bottom 3 bits are the Cache-type for this level
Kojto 98:8ab26030e058 497 AND R1, R1, #7 // Isolate those lower 3 bits
Kojto 98:8ab26030e058 498 CMP R1, #2
Kojto 98:8ab26030e058 499 BLT Skip // No cache or only instruction cache at this level
Kojto 98:8ab26030e058 500
Kojto 98:8ab26030e058 501 MCR p15, 2, R10, c0, c0, 0 // Write the Cache Size selection register
Kojto 98:8ab26030e058 502 ISB // ISB to sync the change to the CacheSizeID reg
Kojto 98:8ab26030e058 503 MRC p15, 1, R1, c0, c0, 0 // Reads current Cache Size ID register
Kojto 98:8ab26030e058 504 AND R2, R1, #7 // Extract the line length field
Kojto 98:8ab26030e058 505 ADD R2, R2, #4 // Add 4 for the line length offset (log2 16 bytes)
Kojto 98:8ab26030e058 506 LDR R4, =0x3FF
Kojto 98:8ab26030e058 507 ANDS R4, R4, R1, LSR #3 // R4 is the max number on the way size (right aligned)
Kojto 98:8ab26030e058 508 CLZ R5, R4 // R5 is the bit position of the way size increment
Kojto 98:8ab26030e058 509 LDR R7, =0x7FFF
Kojto 98:8ab26030e058 510 ANDS R7, R7, R1, LSR #13 // R7 is the max number of the index size (right aligned)
Kojto 98:8ab26030e058 511
Kojto 98:8ab26030e058 512 Loop2 MOV R9, R4 // R9 working copy of the max way size (right aligned)
Kojto 98:8ab26030e058 513
Kojto 98:8ab26030e058 514 Loop3 ORR R11, R10, R9, LSL R5 // Factor in the Way number and cache number into R11
Kojto 98:8ab26030e058 515 ORR R11, R11, R7, LSL R2 // Factor in the Set number
Kojto 98:8ab26030e058 516 CMP R0, #0
Kojto 98:8ab26030e058 517 BNE Dccsw
Kojto 98:8ab26030e058 518 MCR p15, 0, R11, c7, c6, 2 // DCISW. Invalidate by Set/Way
Kojto 98:8ab26030e058 519 B cont
Kojto 98:8ab26030e058 520 Dccsw CMP R0, #1
Kojto 98:8ab26030e058 521 BNE Dccisw
Kojto 98:8ab26030e058 522 MCR p15, 0, R11, c7, c10, 2 // DCCSW. Clean by Set/Way
Kojto 98:8ab26030e058 523 B cont
Kojto 108:34e6b704fe68 524 Dccisw MCR p15, 0, R11, c7, c14, 2 // DCCISW. Clean and Invalidate by Set/Way
Kojto 98:8ab26030e058 525 cont SUBS R9, R9, #1 // Decrement the Way number
Kojto 98:8ab26030e058 526 BGE Loop3
Kojto 98:8ab26030e058 527 SUBS R7, R7, #1 // Decrement the Set number
Kojto 98:8ab26030e058 528 BGE Loop2
Kojto 108:34e6b704fe68 529 Skip ADD R10, R10, #2 // Increment the cache number
Kojto 98:8ab26030e058 530 CMP R3, R10
Kojto 98:8ab26030e058 531 BGT Loop1
Kojto 98:8ab26030e058 532
Kojto 98:8ab26030e058 533 Finished
Kojto 98:8ab26030e058 534 DSB
Kojto 98:8ab26030e058 535 POP {R4-R11}
Kojto 98:8ab26030e058 536 BX lr
Kojto 98:8ab26030e058 537
Kojto 98:8ab26030e058 538 }
Kojto 98:8ab26030e058 539 #pragma pop
Kojto 98:8ab26030e058 540
Kojto 98:8ab26030e058 541
Kojto 98:8ab26030e058 542 /** \brief Invalidate the whole D$
Kojto 98:8ab26030e058 543
Kojto 98:8ab26030e058 544 DCISW. Invalidate by Set/Way
Kojto 98:8ab26030e058 545 */
Kojto 98:8ab26030e058 546
Kojto 98:8ab26030e058 547 __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 98:8ab26030e058 548 __v7_all_cache(0);
Kojto 98:8ab26030e058 549 }
Kojto 98:8ab26030e058 550
Kojto 98:8ab26030e058 551 /** \brief Clean the whole D$
Kojto 98:8ab26030e058 552
Kojto 98:8ab26030e058 553 DCCSW. Clean by Set/Way
Kojto 98:8ab26030e058 554 */
Kojto 98:8ab26030e058 555
Kojto 98:8ab26030e058 556 __STATIC_INLINE void __v7_clean_dcache_all(void) {
Kojto 98:8ab26030e058 557 __v7_all_cache(1);
Kojto 98:8ab26030e058 558 }
Kojto 98:8ab26030e058 559
Kojto 98:8ab26030e058 560 /** \brief Clean and invalidate the whole D$
Kojto 98:8ab26030e058 561
Kojto 98:8ab26030e058 562 DCCISW. Clean and Invalidate by Set/Way
Kojto 98:8ab26030e058 563 */
Kojto 98:8ab26030e058 564
Kojto 98:8ab26030e058 565 __STATIC_INLINE void __v7_clean_inv_dcache_all(void) {
Kojto 98:8ab26030e058 566 __v7_all_cache(2);
Kojto 98:8ab26030e058 567 }
Kojto 98:8ab26030e058 568
Kojto 98:8ab26030e058 569 #include "core_ca_mmu.h"
Kojto 98:8ab26030e058 570
Kojto 98:8ab26030e058 571 #elif (defined (__ICCARM__)) /*---------------- ICC Compiler ---------------------*/
Kojto 98:8ab26030e058 572
Kojto 115:87f2f5183dfb 573 #define __inline inline
Kojto 115:87f2f5183dfb 574
Kojto 115:87f2f5183dfb 575 inline static uint32_t __disable_irq_iar() {
Kojto 115:87f2f5183dfb 576 int irq_dis = __get_CPSR() & 0x80; // 7bit CPSR.I
Kojto 115:87f2f5183dfb 577 __disable_irq();
Kojto 115:87f2f5183dfb 578 return irq_dis;
Kojto 115:87f2f5183dfb 579 }
Kojto 115:87f2f5183dfb 580
Kojto 115:87f2f5183dfb 581 #define MODE_USR 0x10
Kojto 115:87f2f5183dfb 582 #define MODE_FIQ 0x11
Kojto 115:87f2f5183dfb 583 #define MODE_IRQ 0x12
Kojto 115:87f2f5183dfb 584 #define MODE_SVC 0x13
Kojto 115:87f2f5183dfb 585 #define MODE_MON 0x16
Kojto 115:87f2f5183dfb 586 #define MODE_ABT 0x17
Kojto 115:87f2f5183dfb 587 #define MODE_HYP 0x1A
Kojto 115:87f2f5183dfb 588 #define MODE_UND 0x1B
Kojto 115:87f2f5183dfb 589 #define MODE_SYS 0x1F
Kojto 115:87f2f5183dfb 590
Kojto 115:87f2f5183dfb 591 /** \brief Set Process Stack Pointer
Kojto 115:87f2f5183dfb 592
Kojto 115:87f2f5183dfb 593 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 115:87f2f5183dfb 594
Kojto 115:87f2f5183dfb 595 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 115:87f2f5183dfb 596 */
Kojto 115:87f2f5183dfb 597 // from rt_CMSIS.c
Kojto 115:87f2f5183dfb 598 __arm static inline void __set_PSP(uint32_t topOfProcStack) {
Kojto 115:87f2f5183dfb 599 __asm(
Kojto 115:87f2f5183dfb 600 " ARM\n"
Kojto 115:87f2f5183dfb 601 // " PRESERVE8\n"
Kojto 115:87f2f5183dfb 602
Kojto 115:87f2f5183dfb 603 " BIC R0, R0, #7 ;ensure stack is 8-byte aligned \n"
Kojto 115:87f2f5183dfb 604 " MRS R1, CPSR \n"
Kojto 115:87f2f5183dfb 605 " CPS #0x1F ;no effect in USR mode \n" // MODE_SYS
Kojto 115:87f2f5183dfb 606 " MOV SP, R0 \n"
Kojto 115:87f2f5183dfb 607 " MSR CPSR_c, R1 ;no effect in USR mode \n"
Kojto 115:87f2f5183dfb 608 " ISB \n"
Kojto 115:87f2f5183dfb 609 " BX LR \n");
Kojto 115:87f2f5183dfb 610 }
Kojto 115:87f2f5183dfb 611
Kojto 115:87f2f5183dfb 612 /** \brief Set User Mode
Kojto 115:87f2f5183dfb 613
Kojto 115:87f2f5183dfb 614 This function changes the processor state to User Mode
Kojto 115:87f2f5183dfb 615 */
Kojto 115:87f2f5183dfb 616 // from rt_CMSIS.c
Kojto 115:87f2f5183dfb 617 __arm static inline void __set_CPS_USR(void) {
Kojto 115:87f2f5183dfb 618 __asm(
Kojto 115:87f2f5183dfb 619 " ARM \n"
Kojto 115:87f2f5183dfb 620
Kojto 115:87f2f5183dfb 621 " CPS #0x10 \n" // MODE_USR
Kojto 115:87f2f5183dfb 622 " BX LR\n");
Kojto 115:87f2f5183dfb 623 }
Kojto 115:87f2f5183dfb 624
Kojto 115:87f2f5183dfb 625 /** \brief Set TTBR0
Kojto 115:87f2f5183dfb 626
Kojto 115:87f2f5183dfb 627 This function assigns the given value to the Translation Table Base Register 0.
Kojto 115:87f2f5183dfb 628
Kojto 115:87f2f5183dfb 629 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 115:87f2f5183dfb 630 */
Kojto 115:87f2f5183dfb 631 // from mmu_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 632 __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 115:87f2f5183dfb 633 __MCR(15, 0, ttbr0, 2, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 634 __ISB();
Kojto 115:87f2f5183dfb 635 }
Kojto 115:87f2f5183dfb 636
Kojto 115:87f2f5183dfb 637 /** \brief Set DACR
Kojto 115:87f2f5183dfb 638
Kojto 115:87f2f5183dfb 639 This function assigns the given value to the Domain Access Control Register.
Kojto 115:87f2f5183dfb 640
Kojto 115:87f2f5183dfb 641 \param [in] dacr Domain Access Control Register value to set
Kojto 115:87f2f5183dfb 642 */
Kojto 115:87f2f5183dfb 643 // from mmu_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 644 __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 115:87f2f5183dfb 645 __MCR(15, 0, dacr, 3, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 646 __ISB();
Kojto 115:87f2f5183dfb 647 }
Kojto 115:87f2f5183dfb 648
Kojto 115:87f2f5183dfb 649
Kojto 115:87f2f5183dfb 650 /******************************** Cache and BTAC enable ****************************************************/
Kojto 115:87f2f5183dfb 651 /** \brief Set SCTLR
Kojto 115:87f2f5183dfb 652
Kojto 115:87f2f5183dfb 653 This function assigns the given value to the System Control Register.
Kojto 115:87f2f5183dfb 654
Kojto 115:87f2f5183dfb 655 \param [in] sctlr System Control Register value to set
Kojto 115:87f2f5183dfb 656 */
Kojto 115:87f2f5183dfb 657 // from __enable_mmu()
Kojto 115:87f2f5183dfb 658 __STATIC_INLINE void __set_SCTLR(uint32_t sctlr) {
Kojto 115:87f2f5183dfb 659 __MCR(15, 0, sctlr, 1, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 660 }
Kojto 115:87f2f5183dfb 661
Kojto 115:87f2f5183dfb 662 /** \brief Get SCTLR
Kojto 115:87f2f5183dfb 663
Kojto 115:87f2f5183dfb 664 This function returns the value of the System Control Register.
Kojto 115:87f2f5183dfb 665
Kojto 115:87f2f5183dfb 666 \return System Control Register value
Kojto 115:87f2f5183dfb 667 */
Kojto 115:87f2f5183dfb 668 // from __enable_mmu()
Kojto 115:87f2f5183dfb 669 __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 115:87f2f5183dfb 670 uint32_t __regSCTLR = __MRC(15, 0, 1, 0, 0);
Kojto 115:87f2f5183dfb 671 return __regSCTLR;
Kojto 115:87f2f5183dfb 672 }
Kojto 115:87f2f5183dfb 673
Kojto 115:87f2f5183dfb 674 /** \brief Enable Caches
Kojto 115:87f2f5183dfb 675
Kojto 115:87f2f5183dfb 676 Enable Caches
Kojto 115:87f2f5183dfb 677 */
Kojto 115:87f2f5183dfb 678 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 679 __STATIC_INLINE void __enable_caches(void) {
Kojto 115:87f2f5183dfb 680 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 115:87f2f5183dfb 681 }
Kojto 115:87f2f5183dfb 682
Kojto 115:87f2f5183dfb 683 /** \brief Enable BTAC
Kojto 115:87f2f5183dfb 684
Kojto 115:87f2f5183dfb 685 Enable BTAC
Kojto 115:87f2f5183dfb 686 */
Kojto 115:87f2f5183dfb 687 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 688 __STATIC_INLINE void __enable_btac(void) {
Kojto 115:87f2f5183dfb 689 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 115:87f2f5183dfb 690 __ISB();
Kojto 115:87f2f5183dfb 691 }
Kojto 115:87f2f5183dfb 692
Kojto 115:87f2f5183dfb 693 /** \brief Enable MMU
Kojto 115:87f2f5183dfb 694
Kojto 115:87f2f5183dfb 695 Enable MMU
Kojto 115:87f2f5183dfb 696 */
Kojto 115:87f2f5183dfb 697 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 698 __STATIC_INLINE void __enable_mmu(void) {
Kojto 115:87f2f5183dfb 699 // Set M bit 0 to enable the MMU
Kojto 115:87f2f5183dfb 700 // Set AFE bit to enable simplified access permissions model
Kojto 115:87f2f5183dfb 701 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 115:87f2f5183dfb 702 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 115:87f2f5183dfb 703 __ISB();
Kojto 115:87f2f5183dfb 704 }
Kojto 115:87f2f5183dfb 705
Kojto 115:87f2f5183dfb 706 /******************************** TLB maintenance operations ************************************************/
Kojto 115:87f2f5183dfb 707 /** \brief Invalidate the whole tlb
Kojto 115:87f2f5183dfb 708
Kojto 115:87f2f5183dfb 709 TLBIALL. Invalidate the whole tlb
Kojto 115:87f2f5183dfb 710 */
Kojto 115:87f2f5183dfb 711 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 712 __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 115:87f2f5183dfb 713 uint32_t val = 0;
Kojto 115:87f2f5183dfb 714 __MCR(15, 0, val, 8, 7, 0); // reg to cp15
Kojto 115:87f2f5183dfb 715 __MCR(15, 0, val, 8, 6, 0); // reg to cp15
Kojto 115:87f2f5183dfb 716 __MCR(15, 0, val, 8, 5, 0); // reg to cp15
Kojto 115:87f2f5183dfb 717 __DSB();
Kojto 115:87f2f5183dfb 718 __ISB();
Kojto 115:87f2f5183dfb 719 }
Kojto 115:87f2f5183dfb 720
Kojto 115:87f2f5183dfb 721 /******************************** BTB maintenance operations ************************************************/
Kojto 115:87f2f5183dfb 722 /** \brief Invalidate entire branch predictor array
Kojto 115:87f2f5183dfb 723
Kojto 115:87f2f5183dfb 724 BPIALL. Branch Predictor Invalidate All.
Kojto 115:87f2f5183dfb 725 */
Kojto 115:87f2f5183dfb 726 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 727 __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 115:87f2f5183dfb 728 uint32_t val = 0;
Kojto 115:87f2f5183dfb 729 __MCR(15, 0, val, 7, 5, 6); // reg to cp15
Kojto 115:87f2f5183dfb 730 __DSB(); //ensure completion of the invalidation
Kojto 115:87f2f5183dfb 731 __ISB(); //ensure instruction fetch path sees new state
Kojto 115:87f2f5183dfb 732 }
Kojto 115:87f2f5183dfb 733
Kojto 115:87f2f5183dfb 734
Kojto 115:87f2f5183dfb 735 /******************************** L1 cache operations ******************************************************/
Kojto 115:87f2f5183dfb 736
Kojto 115:87f2f5183dfb 737 /** \brief Invalidate the whole I$
Kojto 115:87f2f5183dfb 738
Kojto 115:87f2f5183dfb 739 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 115:87f2f5183dfb 740 */
Kojto 115:87f2f5183dfb 741 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 742 __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 115:87f2f5183dfb 743 uint32_t val = 0;
Kojto 115:87f2f5183dfb 744 __MCR(15, 0, val, 7, 5, 0); // reg to cp15
Kojto 115:87f2f5183dfb 745 __DSB(); //ensure completion of the invalidation
Kojto 115:87f2f5183dfb 746 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 115:87f2f5183dfb 747 }
Kojto 115:87f2f5183dfb 748
Kojto 115:87f2f5183dfb 749 // from __v7_inv_dcache_all()
Kojto 115:87f2f5183dfb 750 __arm static inline void __v7_all_cache(uint32_t op) {
Kojto 115:87f2f5183dfb 751 __asm(
Kojto 115:87f2f5183dfb 752 " ARM \n"
Kojto 115:87f2f5183dfb 753
Kojto 115:87f2f5183dfb 754 " PUSH {R4-R11} \n"
Kojto 115:87f2f5183dfb 755
Kojto 115:87f2f5183dfb 756 " MRC p15, 1, R6, c0, c0, 1\n" // Read CLIDR
Kojto 115:87f2f5183dfb 757 " ANDS R3, R6, #0x07000000\n" // Extract coherency level
Kojto 115:87f2f5183dfb 758 " MOV R3, R3, LSR #23\n" // Total cache levels << 1
Kojto 115:87f2f5183dfb 759 " BEQ Finished\n" // If 0, no need to clean
Kojto 115:87f2f5183dfb 760
Kojto 115:87f2f5183dfb 761 " MOV R10, #0\n" // R10 holds current cache level << 1
Kojto 115:87f2f5183dfb 762 "Loop1: ADD R2, R10, R10, LSR #1\n" // R2 holds cache "Set" position
Kojto 115:87f2f5183dfb 763 " MOV R1, R6, LSR R2 \n" // Bottom 3 bits are the Cache-type for this level
Kojto 115:87f2f5183dfb 764 " AND R1, R1, #7 \n" // Isolate those lower 3 bits
Kojto 115:87f2f5183dfb 765 " CMP R1, #2 \n"
Kojto 115:87f2f5183dfb 766 " BLT Skip \n" // No cache or only instruction cache at this level
Kojto 115:87f2f5183dfb 767
Kojto 115:87f2f5183dfb 768 " MCR p15, 2, R10, c0, c0, 0 \n" // Write the Cache Size selection register
Kojto 115:87f2f5183dfb 769 " ISB \n" // ISB to sync the change to the CacheSizeID reg
Kojto 115:87f2f5183dfb 770 " MRC p15, 1, R1, c0, c0, 0 \n" // Reads current Cache Size ID register
Kojto 115:87f2f5183dfb 771 " AND R2, R1, #7 \n" // Extract the line length field
Kojto 115:87f2f5183dfb 772 " ADD R2, R2, #4 \n" // Add 4 for the line length offset (log2 16 bytes)
Kojto 115:87f2f5183dfb 773 " movw R4, #0x3FF \n"
Kojto 115:87f2f5183dfb 774 " ANDS R4, R4, R1, LSR #3 \n" // R4 is the max number on the way size (right aligned)
Kojto 115:87f2f5183dfb 775 " CLZ R5, R4 \n" // R5 is the bit position of the way size increment
Kojto 115:87f2f5183dfb 776 " movw R7, #0x7FFF \n"
Kojto 115:87f2f5183dfb 777 " ANDS R7, R7, R1, LSR #13 \n" // R7 is the max number of the index size (right aligned)
Kojto 115:87f2f5183dfb 778
Kojto 115:87f2f5183dfb 779 "Loop2: MOV R9, R4 \n" // R9 working copy of the max way size (right aligned)
Kojto 115:87f2f5183dfb 780
Kojto 115:87f2f5183dfb 781 "Loop3: ORR R11, R10, R9, LSL R5 \n" // Factor in the Way number and cache number into R11
Kojto 115:87f2f5183dfb 782 " ORR R11, R11, R7, LSL R2 \n" // Factor in the Set number
Kojto 115:87f2f5183dfb 783 " CMP R0, #0 \n"
Kojto 115:87f2f5183dfb 784 " BNE Dccsw \n"
Kojto 115:87f2f5183dfb 785 " MCR p15, 0, R11, c7, c6, 2 \n" // DCISW. Invalidate by Set/Way
Kojto 115:87f2f5183dfb 786 " B cont \n"
Kojto 115:87f2f5183dfb 787 "Dccsw: CMP R0, #1 \n"
Kojto 115:87f2f5183dfb 788 " BNE Dccisw \n"
Kojto 115:87f2f5183dfb 789 " MCR p15, 0, R11, c7, c10, 2 \n" // DCCSW. Clean by Set/Way
Kojto 115:87f2f5183dfb 790 " B cont \n"
Kojto 115:87f2f5183dfb 791 "Dccisw: MCR p15, 0, R11, c7, c14, 2 \n" // DCCISW, Clean and Invalidate by Set/Way
Kojto 115:87f2f5183dfb 792 "cont: SUBS R9, R9, #1 \n" // Decrement the Way number
Kojto 115:87f2f5183dfb 793 " BGE Loop3 \n"
Kojto 115:87f2f5183dfb 794 " SUBS R7, R7, #1 \n" // Decrement the Set number
Kojto 115:87f2f5183dfb 795 " BGE Loop2 \n"
Kojto 115:87f2f5183dfb 796 "Skip: ADD R10, R10, #2 \n" // increment the cache number
Kojto 115:87f2f5183dfb 797 " CMP R3, R10 \n"
Kojto 115:87f2f5183dfb 798 " BGT Loop1 \n"
Kojto 115:87f2f5183dfb 799
Kojto 115:87f2f5183dfb 800 "Finished: \n"
Kojto 115:87f2f5183dfb 801 " DSB \n"
Kojto 115:87f2f5183dfb 802 " POP {R4-R11} \n"
Kojto 115:87f2f5183dfb 803 " BX lr \n" );
Kojto 115:87f2f5183dfb 804 }
Kojto 115:87f2f5183dfb 805
Kojto 115:87f2f5183dfb 806 /** \brief Invalidate the whole D$
Kojto 115:87f2f5183dfb 807
Kojto 115:87f2f5183dfb 808 DCISW. Invalidate by Set/Way
Kojto 115:87f2f5183dfb 809 */
Kojto 115:87f2f5183dfb 810 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 811 __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 115:87f2f5183dfb 812 __v7_all_cache(0);
Kojto 115:87f2f5183dfb 813 }
Kojto 121:6c34061e7c34 814 /** \brief Clean and Invalidate D$ by MVA
Kojto 121:6c34061e7c34 815
Kojto 121:6c34061e7c34 816 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 121:6c34061e7c34 817 */
Kojto 121:6c34061e7c34 818 __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 121:6c34061e7c34 819 __MCR(15, 0, (uint32_t)va, 7, 14, 1);
Kojto 121:6c34061e7c34 820 __DMB();
Kojto 121:6c34061e7c34 821 }
Kojto 121:6c34061e7c34 822
Kojto 115:87f2f5183dfb 823 #include "core_ca_mmu.h"
Kojto 98:8ab26030e058 824
Kojto 98:8ab26030e058 825 #elif (defined (__GNUC__)) /*------------------ GNU Compiler ---------------------*/
Kojto 98:8ab26030e058 826 /* GNU gcc specific functions */
Kojto 98:8ab26030e058 827
Kojto 98:8ab26030e058 828 #define MODE_USR 0x10
Kojto 98:8ab26030e058 829 #define MODE_FIQ 0x11
Kojto 98:8ab26030e058 830 #define MODE_IRQ 0x12
Kojto 98:8ab26030e058 831 #define MODE_SVC 0x13
Kojto 98:8ab26030e058 832 #define MODE_MON 0x16
Kojto 98:8ab26030e058 833 #define MODE_ABT 0x17
Kojto 98:8ab26030e058 834 #define MODE_HYP 0x1A
Kojto 98:8ab26030e058 835 #define MODE_UND 0x1B
Kojto 98:8ab26030e058 836 #define MODE_SYS 0x1F
Kojto 98:8ab26030e058 837
Kojto 98:8ab26030e058 838
Kojto 98:8ab26030e058 839 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_irq(void)
Kojto 98:8ab26030e058 840 {
Kojto 98:8ab26030e058 841 __ASM volatile ("cpsie i");
Kojto 98:8ab26030e058 842 }
Kojto 98:8ab26030e058 843
Kojto 98:8ab26030e058 844 /** \brief Disable IRQ Interrupts
Kojto 98:8ab26030e058 845
Kojto 98:8ab26030e058 846 This function disables IRQ interrupts by setting the I-bit in the CPSR.
Kojto 98:8ab26030e058 847 Can only be executed in Privileged modes.
Kojto 98:8ab26030e058 848 */
Kojto 98:8ab26030e058 849 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __disable_irq(void)
Kojto 98:8ab26030e058 850 {
Kojto 98:8ab26030e058 851 uint32_t result;
Kojto 98:8ab26030e058 852
Kojto 98:8ab26030e058 853 __ASM volatile ("mrs %0, cpsr" : "=r" (result));
Kojto 98:8ab26030e058 854 __ASM volatile ("cpsid i");
Kojto 98:8ab26030e058 855 return(result & 0x80);
Kojto 98:8ab26030e058 856 }
Kojto 98:8ab26030e058 857
Kojto 98:8ab26030e058 858
Kojto 98:8ab26030e058 859 /** \brief Get APSR Register
Kojto 98:8ab26030e058 860
Kojto 98:8ab26030e058 861 This function returns the content of the APSR Register.
Kojto 98:8ab26030e058 862
Kojto 98:8ab26030e058 863 \return APSR Register value
Kojto 98:8ab26030e058 864 */
Kojto 98:8ab26030e058 865 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_APSR(void)
Kojto 98:8ab26030e058 866 {
Kojto 98:8ab26030e058 867 #if 1
Kojto 108:34e6b704fe68 868 register uint32_t __regAPSR;
Kojto 108:34e6b704fe68 869 __ASM volatile ("mrs %0, apsr" : "=r" (__regAPSR) );
Kojto 98:8ab26030e058 870 #else
Kojto 98:8ab26030e058 871 register uint32_t __regAPSR __ASM("apsr");
Kojto 108:34e6b704fe68 872 #endif
Kojto 98:8ab26030e058 873 return(__regAPSR);
Kojto 98:8ab26030e058 874 }
Kojto 98:8ab26030e058 875
Kojto 98:8ab26030e058 876
Kojto 98:8ab26030e058 877 /** \brief Get CPSR Register
Kojto 98:8ab26030e058 878
Kojto 98:8ab26030e058 879 This function returns the content of the CPSR Register.
Kojto 98:8ab26030e058 880
Kojto 98:8ab26030e058 881 \return CPSR Register value
Kojto 98:8ab26030e058 882 */
Kojto 98:8ab26030e058 883 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CPSR(void)
Kojto 98:8ab26030e058 884 {
Kojto 98:8ab26030e058 885 #if 1
Kojto 98:8ab26030e058 886 register uint32_t __regCPSR;
Kojto 98:8ab26030e058 887 __ASM volatile ("mrs %0, cpsr" : "=r" (__regCPSR));
Kojto 98:8ab26030e058 888 #else
Kojto 98:8ab26030e058 889 register uint32_t __regCPSR __ASM("cpsr");
Kojto 98:8ab26030e058 890 #endif
Kojto 98:8ab26030e058 891 return(__regCPSR);
Kojto 98:8ab26030e058 892 }
Kojto 98:8ab26030e058 893
Kojto 98:8ab26030e058 894 #if 0
Kojto 98:8ab26030e058 895 /** \brief Set Stack Pointer
Kojto 98:8ab26030e058 896
Kojto 98:8ab26030e058 897 This function assigns the given value to the current stack pointer.
Kojto 98:8ab26030e058 898
Kojto 98:8ab26030e058 899 \param [in] topOfStack Stack Pointer value to set
Kojto 98:8ab26030e058 900 */
Kojto 98:8ab26030e058 901 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_SP(uint32_t topOfStack)
Kojto 98:8ab26030e058 902 {
Kojto 98:8ab26030e058 903 register uint32_t __regSP __ASM("sp");
Kojto 98:8ab26030e058 904 __regSP = topOfStack;
Kojto 98:8ab26030e058 905 }
Kojto 98:8ab26030e058 906 #endif
Kojto 98:8ab26030e058 907
Kojto 98:8ab26030e058 908 /** \brief Get link register
Kojto 98:8ab26030e058 909
Kojto 98:8ab26030e058 910 This function returns the value of the link register
Kojto 98:8ab26030e058 911
Kojto 98:8ab26030e058 912 \return Value of link register
Kojto 98:8ab26030e058 913 */
Kojto 98:8ab26030e058 914 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_LR(void)
Kojto 98:8ab26030e058 915 {
Kojto 98:8ab26030e058 916 register uint32_t __reglr __ASM("lr");
Kojto 98:8ab26030e058 917 return(__reglr);
Kojto 98:8ab26030e058 918 }
Kojto 98:8ab26030e058 919
Kojto 98:8ab26030e058 920 #if 0
Kojto 98:8ab26030e058 921 /** \brief Set link register
Kojto 98:8ab26030e058 922
Kojto 98:8ab26030e058 923 This function sets the value of the link register
Kojto 98:8ab26030e058 924
Kojto 98:8ab26030e058 925 \param [in] lr LR value to set
Kojto 98:8ab26030e058 926 */
Kojto 98:8ab26030e058 927 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_LR(uint32_t lr)
Kojto 98:8ab26030e058 928 {
Kojto 98:8ab26030e058 929 register uint32_t __reglr __ASM("lr");
Kojto 98:8ab26030e058 930 __reglr = lr;
Kojto 98:8ab26030e058 931 }
Kojto 98:8ab26030e058 932 #endif
Kojto 98:8ab26030e058 933
Kojto 98:8ab26030e058 934 /** \brief Set Process Stack Pointer
Kojto 98:8ab26030e058 935
Kojto 98:8ab26030e058 936 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 98:8ab26030e058 937
Kojto 98:8ab26030e058 938 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 98:8ab26030e058 939 */
Kojto 108:34e6b704fe68 940 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_PSP(uint32_t topOfProcStack)
Kojto 108:34e6b704fe68 941 {
Kojto 108:34e6b704fe68 942 __asm__ volatile (
Kojto 108:34e6b704fe68 943 ".ARM;"
Kojto 108:34e6b704fe68 944 ".eabi_attribute Tag_ABI_align8_preserved,1;"
Kojto 108:34e6b704fe68 945
Kojto 108:34e6b704fe68 946 "BIC R0, R0, #7;" /* ;ensure stack is 8-byte aligned */
Kojto 108:34e6b704fe68 947 "MRS R1, CPSR;"
Kojto 108:34e6b704fe68 948 "CPS %0;" /* ;no effect in USR mode */
Kojto 108:34e6b704fe68 949 "MOV SP, R0;"
Kojto 108:34e6b704fe68 950 "MSR CPSR_c, R1;" /* ;no effect in USR mode */
Kojto 108:34e6b704fe68 951 "ISB;"
Kojto 108:34e6b704fe68 952 //"BX LR;"
Kojto 108:34e6b704fe68 953 :
Kojto 108:34e6b704fe68 954 : "i"(MODE_SYS)
Kojto 108:34e6b704fe68 955 : "r0", "r1");
Kojto 108:34e6b704fe68 956 return;
Kojto 108:34e6b704fe68 957 }
Kojto 98:8ab26030e058 958
Kojto 98:8ab26030e058 959 /** \brief Set User Mode
Kojto 98:8ab26030e058 960
Kojto 98:8ab26030e058 961 This function changes the processor state to User Mode
Kojto 108:34e6b704fe68 962 */
Kojto 108:34e6b704fe68 963 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_CPS_USR(void)
Kojto 108:34e6b704fe68 964 {
Kojto 108:34e6b704fe68 965 __asm__ volatile (
Kojto 108:34e6b704fe68 966 ".ARM;"
Kojto 98:8ab26030e058 967
Kojto 108:34e6b704fe68 968 "CPS %0;"
Kojto 108:34e6b704fe68 969 //"BX LR;"
Kojto 108:34e6b704fe68 970 :
Kojto 108:34e6b704fe68 971 : "i"(MODE_USR)
Kojto 108:34e6b704fe68 972 : );
Kojto 108:34e6b704fe68 973 return;
Kojto 108:34e6b704fe68 974 }
Kojto 108:34e6b704fe68 975
Kojto 98:8ab26030e058 976
Kojto 98:8ab26030e058 977 /** \brief Enable FIQ
Kojto 98:8ab26030e058 978
Kojto 98:8ab26030e058 979 This function enables FIQ interrupts by clearing the F-bit in the CPSR.
Kojto 98:8ab26030e058 980 Can only be executed in Privileged modes.
Kojto 98:8ab26030e058 981 */
Kojto 108:34e6b704fe68 982 #define __enable_fault_irq() __asm__ volatile ("cpsie f")
Kojto 98:8ab26030e058 983
Kojto 98:8ab26030e058 984
Kojto 98:8ab26030e058 985 /** \brief Disable FIQ
Kojto 98:8ab26030e058 986
Kojto 98:8ab26030e058 987 This function disables FIQ interrupts by setting the F-bit in the CPSR.
Kojto 98:8ab26030e058 988 Can only be executed in Privileged modes.
Kojto 98:8ab26030e058 989 */
Kojto 108:34e6b704fe68 990 #define __disable_fault_irq() __asm__ volatile ("cpsid f")
Kojto 98:8ab26030e058 991
Kojto 98:8ab26030e058 992
Kojto 98:8ab26030e058 993 /** \brief Get FPSCR
Kojto 98:8ab26030e058 994
Kojto 98:8ab26030e058 995 This function returns the current value of the Floating Point Status/Control register.
Kojto 98:8ab26030e058 996
Kojto 98:8ab26030e058 997 \return Floating Point Status/Control register value
Kojto 98:8ab26030e058 998 */
Kojto 98:8ab26030e058 999 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_FPSCR(void)
Kojto 98:8ab26030e058 1000 {
Kojto 98:8ab26030e058 1001 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 98:8ab26030e058 1002 #if 1
Kojto 98:8ab26030e058 1003 uint32_t result;
Kojto 98:8ab26030e058 1004
Kojto 98:8ab26030e058 1005 __ASM volatile ("vmrs %0, fpscr" : "=r" (result) );
Kojto 98:8ab26030e058 1006 return (result);
Kojto 98:8ab26030e058 1007 #else
Kojto 98:8ab26030e058 1008 register uint32_t __regfpscr __ASM("fpscr");
Kojto 98:8ab26030e058 1009 return(__regfpscr);
Kojto 98:8ab26030e058 1010 #endif
Kojto 98:8ab26030e058 1011 #else
Kojto 98:8ab26030e058 1012 return(0);
Kojto 98:8ab26030e058 1013 #endif
Kojto 98:8ab26030e058 1014 }
Kojto 98:8ab26030e058 1015
Kojto 98:8ab26030e058 1016
Kojto 98:8ab26030e058 1017 /** \brief Set FPSCR
Kojto 98:8ab26030e058 1018
Kojto 98:8ab26030e058 1019 This function assigns the given value to the Floating Point Status/Control register.
Kojto 98:8ab26030e058 1020
Kojto 98:8ab26030e058 1021 \param [in] fpscr Floating Point Status/Control value to set
Kojto 98:8ab26030e058 1022 */
Kojto 98:8ab26030e058 1023 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_FPSCR(uint32_t fpscr)
Kojto 98:8ab26030e058 1024 {
Kojto 98:8ab26030e058 1025 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 98:8ab26030e058 1026 #if 1
Kojto 98:8ab26030e058 1027 __ASM volatile ("vmsr fpscr, %0" : : "r" (fpscr) );
Kojto 98:8ab26030e058 1028 #else
Kojto 98:8ab26030e058 1029 register uint32_t __regfpscr __ASM("fpscr");
Kojto 98:8ab26030e058 1030 __regfpscr = (fpscr);
Kojto 98:8ab26030e058 1031 #endif
Kojto 98:8ab26030e058 1032 #endif
Kojto 98:8ab26030e058 1033 }
Kojto 98:8ab26030e058 1034
Kojto 98:8ab26030e058 1035 /** \brief Get FPEXC
Kojto 98:8ab26030e058 1036
Kojto 98:8ab26030e058 1037 This function returns the current value of the Floating Point Exception Control register.
Kojto 98:8ab26030e058 1038
Kojto 98:8ab26030e058 1039 \return Floating Point Exception Control register value
Kojto 98:8ab26030e058 1040 */
Kojto 98:8ab26030e058 1041 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_FPEXC(void)
Kojto 98:8ab26030e058 1042 {
Kojto 98:8ab26030e058 1043 #if (__FPU_PRESENT == 1)
Kojto 98:8ab26030e058 1044 #if 1
Kojto 98:8ab26030e058 1045 uint32_t result;
Kojto 98:8ab26030e058 1046
Kojto 98:8ab26030e058 1047 __ASM volatile ("vmrs %0, fpexc" : "=r" (result));
Kojto 98:8ab26030e058 1048 return (result);
Kojto 98:8ab26030e058 1049 #else
Kojto 98:8ab26030e058 1050 register uint32_t __regfpexc __ASM("fpexc");
Kojto 98:8ab26030e058 1051 return(__regfpexc);
Kojto 98:8ab26030e058 1052 #endif
Kojto 98:8ab26030e058 1053 #else
Kojto 98:8ab26030e058 1054 return(0);
Kojto 98:8ab26030e058 1055 #endif
Kojto 98:8ab26030e058 1056 }
Kojto 98:8ab26030e058 1057
Kojto 98:8ab26030e058 1058
Kojto 98:8ab26030e058 1059 /** \brief Set FPEXC
Kojto 98:8ab26030e058 1060
Kojto 98:8ab26030e058 1061 This function assigns the given value to the Floating Point Exception Control register.
Kojto 98:8ab26030e058 1062
Kojto 98:8ab26030e058 1063 \param [in] fpscr Floating Point Exception Control value to set
Kojto 98:8ab26030e058 1064 */
Kojto 98:8ab26030e058 1065 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_FPEXC(uint32_t fpexc)
Kojto 98:8ab26030e058 1066 {
Kojto 98:8ab26030e058 1067 #if (__FPU_PRESENT == 1)
Kojto 98:8ab26030e058 1068 #if 1
Kojto 98:8ab26030e058 1069 __ASM volatile ("vmsr fpexc, %0" : : "r" (fpexc));
Kojto 98:8ab26030e058 1070 #else
Kojto 98:8ab26030e058 1071 register uint32_t __regfpexc __ASM("fpexc");
Kojto 98:8ab26030e058 1072 __regfpexc = (fpexc);
Kojto 98:8ab26030e058 1073 #endif
Kojto 98:8ab26030e058 1074 #endif
Kojto 98:8ab26030e058 1075 }
Kojto 98:8ab26030e058 1076
Kojto 98:8ab26030e058 1077 /** \brief Get CPACR
Kojto 98:8ab26030e058 1078
Kojto 98:8ab26030e058 1079 This function returns the current value of the Coprocessor Access Control register.
Kojto 98:8ab26030e058 1080
Kojto 98:8ab26030e058 1081 \return Coprocessor Access Control register value
Kojto 98:8ab26030e058 1082 */
Kojto 98:8ab26030e058 1083 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CPACR(void)
Kojto 98:8ab26030e058 1084 {
Kojto 98:8ab26030e058 1085 #if 1
Kojto 98:8ab26030e058 1086 register uint32_t __regCPACR;
Kojto 98:8ab26030e058 1087 __ASM volatile ("mrc p15, 0, %0, c1, c0, 2" : "=r" (__regCPACR));
Kojto 98:8ab26030e058 1088 #else
Kojto 98:8ab26030e058 1089 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 98:8ab26030e058 1090 #endif
Kojto 98:8ab26030e058 1091 return __regCPACR;
Kojto 98:8ab26030e058 1092 }
Kojto 98:8ab26030e058 1093
Kojto 98:8ab26030e058 1094 /** \brief Set CPACR
Kojto 98:8ab26030e058 1095
Kojto 98:8ab26030e058 1096 This function assigns the given value to the Coprocessor Access Control register.
Kojto 98:8ab26030e058 1097
Kojto 108:34e6b704fe68 1098 \param [in] cpacr Coprocessor Acccess Control value to set
Kojto 98:8ab26030e058 1099 */
Kojto 98:8ab26030e058 1100 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_CPACR(uint32_t cpacr)
Kojto 98:8ab26030e058 1101 {
Kojto 98:8ab26030e058 1102 #if 1
Kojto 98:8ab26030e058 1103 __ASM volatile ("mcr p15, 0, %0, c1, c0, 2" : : "r" (cpacr));
Kojto 98:8ab26030e058 1104 #else
Kojto 98:8ab26030e058 1105 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 98:8ab26030e058 1106 __regCPACR = cpacr;
Kojto 98:8ab26030e058 1107 #endif
Kojto 98:8ab26030e058 1108 __ISB();
Kojto 98:8ab26030e058 1109 }
Kojto 98:8ab26030e058 1110
Kojto 98:8ab26030e058 1111 /** \brief Get CBAR
Kojto 98:8ab26030e058 1112
Kojto 98:8ab26030e058 1113 This function returns the value of the Configuration Base Address register.
Kojto 98:8ab26030e058 1114
Kojto 98:8ab26030e058 1115 \return Configuration Base Address register value
Kojto 98:8ab26030e058 1116 */
Kojto 98:8ab26030e058 1117 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CBAR() {
Kojto 98:8ab26030e058 1118 #if 1
Kojto 98:8ab26030e058 1119 register uint32_t __regCBAR;
Kojto 98:8ab26030e058 1120 __ASM volatile ("mrc p15, 4, %0, c15, c0, 0" : "=r" (__regCBAR));
Kojto 98:8ab26030e058 1121 #else
Kojto 98:8ab26030e058 1122 register uint32_t __regCBAR __ASM("cp15:4:c15:c0:0");
Kojto 98:8ab26030e058 1123 #endif
Kojto 98:8ab26030e058 1124 return(__regCBAR);
Kojto 98:8ab26030e058 1125 }
Kojto 98:8ab26030e058 1126
Kojto 98:8ab26030e058 1127 /** \brief Get TTBR0
Kojto 98:8ab26030e058 1128
Kojto 108:34e6b704fe68 1129 This function returns the value of the Translation Table Base Register 0.
Kojto 98:8ab26030e058 1130
Kojto 98:8ab26030e058 1131 \return Translation Table Base Register 0 value
Kojto 98:8ab26030e058 1132 */
Kojto 98:8ab26030e058 1133 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_TTBR0() {
Kojto 98:8ab26030e058 1134 #if 1
Kojto 98:8ab26030e058 1135 register uint32_t __regTTBR0;
Kojto 98:8ab26030e058 1136 __ASM volatile ("mrc p15, 0, %0, c2, c0, 0" : "=r" (__regTTBR0));
Kojto 98:8ab26030e058 1137 #else
Kojto 98:8ab26030e058 1138 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 98:8ab26030e058 1139 #endif
Kojto 98:8ab26030e058 1140 return(__regTTBR0);
Kojto 98:8ab26030e058 1141 }
Kojto 98:8ab26030e058 1142
Kojto 98:8ab26030e058 1143 /** \brief Set TTBR0
Kojto 98:8ab26030e058 1144
Kojto 108:34e6b704fe68 1145 This function assigns the given value to the Translation Table Base Register 0.
Kojto 98:8ab26030e058 1146
Kojto 98:8ab26030e058 1147 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 98:8ab26030e058 1148 */
Kojto 98:8ab26030e058 1149 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 98:8ab26030e058 1150 #if 1
Kojto 98:8ab26030e058 1151 __ASM volatile ("mcr p15, 0, %0, c2, c0, 0" : : "r" (ttbr0));
Kojto 98:8ab26030e058 1152 #else
Kojto 98:8ab26030e058 1153 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 98:8ab26030e058 1154 __regTTBR0 = ttbr0;
Kojto 98:8ab26030e058 1155 #endif
Kojto 98:8ab26030e058 1156 __ISB();
Kojto 98:8ab26030e058 1157 }
Kojto 98:8ab26030e058 1158
Kojto 98:8ab26030e058 1159 /** \brief Get DACR
Kojto 98:8ab26030e058 1160
Kojto 98:8ab26030e058 1161 This function returns the value of the Domain Access Control Register.
Kojto 98:8ab26030e058 1162
Kojto 98:8ab26030e058 1163 \return Domain Access Control Register value
Kojto 98:8ab26030e058 1164 */
Kojto 98:8ab26030e058 1165 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_DACR() {
Kojto 98:8ab26030e058 1166 #if 1
Kojto 98:8ab26030e058 1167 register uint32_t __regDACR;
Kojto 98:8ab26030e058 1168 __ASM volatile ("mrc p15, 0, %0, c3, c0, 0" : "=r" (__regDACR));
Kojto 98:8ab26030e058 1169 #else
Kojto 98:8ab26030e058 1170 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 98:8ab26030e058 1171 #endif
Kojto 98:8ab26030e058 1172 return(__regDACR);
Kojto 98:8ab26030e058 1173 }
Kojto 98:8ab26030e058 1174
Kojto 98:8ab26030e058 1175 /** \brief Set DACR
Kojto 98:8ab26030e058 1176
Kojto 108:34e6b704fe68 1177 This function assigns the given value to the Domain Access Control Register.
Kojto 98:8ab26030e058 1178
Kojto 98:8ab26030e058 1179 \param [in] dacr Domain Access Control Register value to set
Kojto 98:8ab26030e058 1180 */
Kojto 98:8ab26030e058 1181 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 98:8ab26030e058 1182 #if 1
Kojto 98:8ab26030e058 1183 __ASM volatile ("mcr p15, 0, %0, c3, c0, 0" : : "r" (dacr));
Kojto 98:8ab26030e058 1184 #else
Kojto 98:8ab26030e058 1185 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 98:8ab26030e058 1186 __regDACR = dacr;
Kojto 98:8ab26030e058 1187 #endif
Kojto 98:8ab26030e058 1188 __ISB();
Kojto 98:8ab26030e058 1189 }
Kojto 98:8ab26030e058 1190
Kojto 98:8ab26030e058 1191 /******************************** Cache and BTAC enable ****************************************************/
Kojto 98:8ab26030e058 1192
Kojto 98:8ab26030e058 1193 /** \brief Set SCTLR
Kojto 98:8ab26030e058 1194
Kojto 98:8ab26030e058 1195 This function assigns the given value to the System Control Register.
Kojto 98:8ab26030e058 1196
Kojto 108:34e6b704fe68 1197 \param [in] sctlr System Control Register value to set
Kojto 98:8ab26030e058 1198 */
Kojto 98:8ab26030e058 1199 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_SCTLR(uint32_t sctlr)
Kojto 98:8ab26030e058 1200 {
Kojto 98:8ab26030e058 1201 #if 1
Kojto 98:8ab26030e058 1202 __ASM volatile ("mcr p15, 0, %0, c1, c0, 0" : : "r" (sctlr));
Kojto 98:8ab26030e058 1203 #else
Kojto 98:8ab26030e058 1204 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 98:8ab26030e058 1205 __regSCTLR = sctlr;
Kojto 98:8ab26030e058 1206 #endif
Kojto 98:8ab26030e058 1207 }
Kojto 98:8ab26030e058 1208
Kojto 98:8ab26030e058 1209 /** \brief Get SCTLR
Kojto 98:8ab26030e058 1210
Kojto 98:8ab26030e058 1211 This function returns the value of the System Control Register.
Kojto 98:8ab26030e058 1212
Kojto 98:8ab26030e058 1213 \return System Control Register value
Kojto 98:8ab26030e058 1214 */
Kojto 98:8ab26030e058 1215 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 98:8ab26030e058 1216 #if 1
Kojto 98:8ab26030e058 1217 register uint32_t __regSCTLR;
Kojto 98:8ab26030e058 1218 __ASM volatile ("mrc p15, 0, %0, c1, c0, 0" : "=r" (__regSCTLR));
Kojto 98:8ab26030e058 1219 #else
Kojto 98:8ab26030e058 1220 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 98:8ab26030e058 1221 #endif
Kojto 98:8ab26030e058 1222 return(__regSCTLR);
Kojto 98:8ab26030e058 1223 }
Kojto 98:8ab26030e058 1224
Kojto 98:8ab26030e058 1225 /** \brief Enable Caches
Kojto 98:8ab26030e058 1226
Kojto 98:8ab26030e058 1227 Enable Caches
Kojto 98:8ab26030e058 1228 */
Kojto 98:8ab26030e058 1229 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_caches(void) {
Kojto 98:8ab26030e058 1230 // Set I bit 12 to enable I Cache
Kojto 98:8ab26030e058 1231 // Set C bit 2 to enable D Cache
Kojto 98:8ab26030e058 1232 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 98:8ab26030e058 1233 }
Kojto 98:8ab26030e058 1234
Kojto 98:8ab26030e058 1235 /** \brief Disable Caches
Kojto 98:8ab26030e058 1236
Kojto 98:8ab26030e058 1237 Disable Caches
Kojto 98:8ab26030e058 1238 */
Kojto 98:8ab26030e058 1239 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_caches(void) {
Kojto 98:8ab26030e058 1240 // Clear I bit 12 to disable I Cache
Kojto 98:8ab26030e058 1241 // Clear C bit 2 to disable D Cache
Kojto 98:8ab26030e058 1242 __set_SCTLR( __get_SCTLR() & ~(1 << 12) & ~(1 << 2));
Kojto 98:8ab26030e058 1243 __ISB();
Kojto 98:8ab26030e058 1244 }
Kojto 98:8ab26030e058 1245
Kojto 98:8ab26030e058 1246 /** \brief Enable BTAC
Kojto 98:8ab26030e058 1247
Kojto 98:8ab26030e058 1248 Enable BTAC
Kojto 98:8ab26030e058 1249 */
Kojto 98:8ab26030e058 1250 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_btac(void) {
Kojto 98:8ab26030e058 1251 // Set Z bit 11 to enable branch prediction
Kojto 98:8ab26030e058 1252 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 98:8ab26030e058 1253 __ISB();
Kojto 98:8ab26030e058 1254 }
Kojto 98:8ab26030e058 1255
Kojto 98:8ab26030e058 1256 /** \brief Disable BTAC
Kojto 98:8ab26030e058 1257
Kojto 98:8ab26030e058 1258 Disable BTAC
Kojto 98:8ab26030e058 1259 */
Kojto 98:8ab26030e058 1260 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_btac(void) {
Kojto 98:8ab26030e058 1261 // Clear Z bit 11 to disable branch prediction
Kojto 98:8ab26030e058 1262 __set_SCTLR( __get_SCTLR() & ~(1 << 11));
Kojto 98:8ab26030e058 1263 }
Kojto 98:8ab26030e058 1264
Kojto 98:8ab26030e058 1265
Kojto 98:8ab26030e058 1266 /** \brief Enable MMU
Kojto 98:8ab26030e058 1267
Kojto 98:8ab26030e058 1268 Enable MMU
Kojto 98:8ab26030e058 1269 */
Kojto 98:8ab26030e058 1270 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_mmu(void) {
Kojto 98:8ab26030e058 1271 // Set M bit 0 to enable the MMU
Kojto 98:8ab26030e058 1272 // Set AFE bit to enable simplified access permissions model
Kojto 98:8ab26030e058 1273 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 98:8ab26030e058 1274 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 98:8ab26030e058 1275 __ISB();
Kojto 98:8ab26030e058 1276 }
Kojto 98:8ab26030e058 1277
Kojto 108:34e6b704fe68 1278 /** \brief Disable MMU
Kojto 98:8ab26030e058 1279
Kojto 108:34e6b704fe68 1280 Disable MMU
Kojto 98:8ab26030e058 1281 */
Kojto 98:8ab26030e058 1282 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_mmu(void) {
Kojto 98:8ab26030e058 1283 // Clear M bit 0 to disable the MMU
Kojto 98:8ab26030e058 1284 __set_SCTLR( __get_SCTLR() & ~1);
Kojto 98:8ab26030e058 1285 __ISB();
Kojto 98:8ab26030e058 1286 }
Kojto 98:8ab26030e058 1287
Kojto 98:8ab26030e058 1288 /******************************** TLB maintenance operations ************************************************/
Kojto 98:8ab26030e058 1289 /** \brief Invalidate the whole tlb
Kojto 98:8ab26030e058 1290
Kojto 98:8ab26030e058 1291 TLBIALL. Invalidate the whole tlb
Kojto 98:8ab26030e058 1292 */
Kojto 98:8ab26030e058 1293
Kojto 98:8ab26030e058 1294 __attribute__( ( always_inline ) ) __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 98:8ab26030e058 1295 #if 1
Kojto 98:8ab26030e058 1296 __ASM volatile ("mcr p15, 0, %0, c8, c7, 0" : : "r" (0));
Kojto 98:8ab26030e058 1297 #else
Kojto 98:8ab26030e058 1298 register uint32_t __TLBIALL __ASM("cp15:0:c8:c7:0");
Kojto 98:8ab26030e058 1299 __TLBIALL = 0;
Kojto 98:8ab26030e058 1300 #endif
Kojto 98:8ab26030e058 1301 __DSB();
Kojto 98:8ab26030e058 1302 __ISB();
Kojto 98:8ab26030e058 1303 }
Kojto 98:8ab26030e058 1304
Kojto 98:8ab26030e058 1305 /******************************** BTB maintenance operations ************************************************/
Kojto 98:8ab26030e058 1306 /** \brief Invalidate entire branch predictor array
Kojto 98:8ab26030e058 1307
Kojto 98:8ab26030e058 1308 BPIALL. Branch Predictor Invalidate All.
Kojto 98:8ab26030e058 1309 */
Kojto 98:8ab26030e058 1310
Kojto 98:8ab26030e058 1311 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 98:8ab26030e058 1312 #if 1
Kojto 98:8ab26030e058 1313 __ASM volatile ("mcr p15, 0, %0, c7, c5, 6" : : "r" (0));
Kojto 98:8ab26030e058 1314 #else
Kojto 98:8ab26030e058 1315 register uint32_t __BPIALL __ASM("cp15:0:c7:c5:6");
Kojto 98:8ab26030e058 1316 __BPIALL = 0;
Kojto 98:8ab26030e058 1317 #endif
Kojto 98:8ab26030e058 1318 __DSB(); //ensure completion of the invalidation
Kojto 98:8ab26030e058 1319 __ISB(); //ensure instruction fetch path sees new state
Kojto 98:8ab26030e058 1320 }
Kojto 98:8ab26030e058 1321
Kojto 98:8ab26030e058 1322
Kojto 98:8ab26030e058 1323 /******************************** L1 cache operations ******************************************************/
Kojto 98:8ab26030e058 1324
Kojto 98:8ab26030e058 1325 /** \brief Invalidate the whole I$
Kojto 98:8ab26030e058 1326
Kojto 98:8ab26030e058 1327 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 98:8ab26030e058 1328 */
Kojto 98:8ab26030e058 1329 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 98:8ab26030e058 1330 #if 1
Kojto 98:8ab26030e058 1331 __ASM volatile ("mcr p15, 0, %0, c7, c5, 0" : : "r" (0));
Kojto 98:8ab26030e058 1332 #else
Kojto 98:8ab26030e058 1333 register uint32_t __ICIALLU __ASM("cp15:0:c7:c5:0");
Kojto 98:8ab26030e058 1334 __ICIALLU = 0;
Kojto 98:8ab26030e058 1335 #endif
Kojto 98:8ab26030e058 1336 __DSB(); //ensure completion of the invalidation
Kojto 98:8ab26030e058 1337 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 98:8ab26030e058 1338 }
Kojto 98:8ab26030e058 1339
Kojto 98:8ab26030e058 1340 /** \brief Clean D$ by MVA
Kojto 98:8ab26030e058 1341
Kojto 98:8ab26030e058 1342 DCCMVAC. Data cache clean by MVA to PoC
Kojto 98:8ab26030e058 1343 */
Kojto 98:8ab26030e058 1344 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_dcache_mva(void *va) {
Kojto 98:8ab26030e058 1345 #if 1
Kojto 98:8ab26030e058 1346 __ASM volatile ("mcr p15, 0, %0, c7, c10, 1" : : "r" ((uint32_t)va));
Kojto 98:8ab26030e058 1347 #else
Kojto 98:8ab26030e058 1348 register uint32_t __DCCMVAC __ASM("cp15:0:c7:c10:1");
Kojto 98:8ab26030e058 1349 __DCCMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 1350 #endif
Kojto 98:8ab26030e058 1351 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 1352 }
Kojto 98:8ab26030e058 1353
Kojto 98:8ab26030e058 1354 /** \brief Invalidate D$ by MVA
Kojto 98:8ab26030e058 1355
Kojto 98:8ab26030e058 1356 DCIMVAC. Data cache invalidate by MVA to PoC
Kojto 98:8ab26030e058 1357 */
Kojto 98:8ab26030e058 1358 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_dcache_mva(void *va) {
Kojto 98:8ab26030e058 1359 #if 1
Kojto 98:8ab26030e058 1360 __ASM volatile ("mcr p15, 0, %0, c7, c6, 1" : : "r" ((uint32_t)va));
Kojto 98:8ab26030e058 1361 #else
Kojto 98:8ab26030e058 1362 register uint32_t __DCIMVAC __ASM("cp15:0:c7:c6:1");
Kojto 98:8ab26030e058 1363 __DCIMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 1364 #endif
Kojto 98:8ab26030e058 1365 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 1366 }
Kojto 98:8ab26030e058 1367
Kojto 98:8ab26030e058 1368 /** \brief Clean and Invalidate D$ by MVA
Kojto 98:8ab26030e058 1369
Kojto 98:8ab26030e058 1370 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 98:8ab26030e058 1371 */
Kojto 98:8ab26030e058 1372 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 98:8ab26030e058 1373 #if 1
Kojto 98:8ab26030e058 1374 __ASM volatile ("mcr p15, 0, %0, c7, c14, 1" : : "r" ((uint32_t)va));
Kojto 98:8ab26030e058 1375 #else
Kojto 98:8ab26030e058 1376 register uint32_t __DCCIMVAC __ASM("cp15:0:c7:c14:1");
Kojto 98:8ab26030e058 1377 __DCCIMVAC = (uint32_t)va;
Kojto 98:8ab26030e058 1378 #endif
Kojto 98:8ab26030e058 1379 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 98:8ab26030e058 1380 }
Kojto 98:8ab26030e058 1381
Kojto 108:34e6b704fe68 1382 /** \brief Clean and Invalidate the entire data or unified cache
Kojto 98:8ab26030e058 1383
Kojto 108:34e6b704fe68 1384 Generic mechanism for cleaning/invalidating the entire data or unified cache to the point of coherency.
Kojto 98:8ab26030e058 1385 */
Kojto 98:8ab26030e058 1386 extern void __v7_all_cache(uint32_t op);
Kojto 98:8ab26030e058 1387
Kojto 98:8ab26030e058 1388
Kojto 98:8ab26030e058 1389 /** \brief Invalidate the whole D$
Kojto 98:8ab26030e058 1390
Kojto 98:8ab26030e058 1391 DCISW. Invalidate by Set/Way
Kojto 98:8ab26030e058 1392 */
Kojto 98:8ab26030e058 1393
Kojto 98:8ab26030e058 1394 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 98:8ab26030e058 1395 __v7_all_cache(0);
Kojto 98:8ab26030e058 1396 }
Kojto 98:8ab26030e058 1397
Kojto 98:8ab26030e058 1398 /** \brief Clean the whole D$
Kojto 98:8ab26030e058 1399
Kojto 98:8ab26030e058 1400 DCCSW. Clean by Set/Way
Kojto 98:8ab26030e058 1401 */
Kojto 98:8ab26030e058 1402
Kojto 98:8ab26030e058 1403 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_dcache_all(void) {
Kojto 98:8ab26030e058 1404 __v7_all_cache(1);
Kojto 98:8ab26030e058 1405 }
Kojto 98:8ab26030e058 1406
Kojto 98:8ab26030e058 1407 /** \brief Clean and invalidate the whole D$
Kojto 98:8ab26030e058 1408
Kojto 98:8ab26030e058 1409 DCCISW. Clean and Invalidate by Set/Way
Kojto 98:8ab26030e058 1410 */
Kojto 98:8ab26030e058 1411
Kojto 98:8ab26030e058 1412 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_inv_dcache_all(void) {
Kojto 98:8ab26030e058 1413 __v7_all_cache(2);
Kojto 98:8ab26030e058 1414 }
Kojto 98:8ab26030e058 1415
Kojto 98:8ab26030e058 1416 #include "core_ca_mmu.h"
Kojto 98:8ab26030e058 1417
Kojto 98:8ab26030e058 1418 #elif (defined (__TASKING__)) /*--------------- TASKING Compiler -----------------*/
Kojto 98:8ab26030e058 1419
Kojto 98:8ab26030e058 1420 #error TASKING Compiler support not implemented for Cortex-A
Kojto 98:8ab26030e058 1421
Kojto 98:8ab26030e058 1422 #endif
Kojto 98:8ab26030e058 1423
Kojto 98:8ab26030e058 1424 /*@} end of CMSIS_Core_RegAccFunctions */
Kojto 98:8ab26030e058 1425
Kojto 98:8ab26030e058 1426
Kojto 98:8ab26030e058 1427 #endif /* __CORE_CAFUNC_H__ */