The official Mbed 2 C/C++ SDK provides the software platform and libraries to build your applications.

Dependents:   hello SerialTestv11 SerialTestv12 Sierpinski ... more

mbed 2

This is the mbed 2 library. If you'd like to learn about Mbed OS please see the mbed-os docs.

Committer:
Kojto
Date:
Tue Feb 14 11:24:20 2017 +0000
Revision:
136:ef9c61f8c49f
Parent:
131:faff56e089b2
Child:
145:64910690c574
Release 136 of the mbed library

Ports for Upcoming Targets


Fixes and Changes

3432: Target STM USBHOST support https://github.com/ARMmbed/mbed-os/pull/3432
3181: NUCLEO_F207ZG extending PeripheralPins.c: all available alternate functions can be used now https://github.com/ARMmbed/mbed-os/pull/3181
3626: NUCLEO_F412ZG : Add USB Device +Host https://github.com/ARMmbed/mbed-os/pull/3626
3628: Fix warnings https://github.com/ARMmbed/mbed-os/pull/3628
3629: STM32: L0 LL layer https://github.com/ARMmbed/mbed-os/pull/3629
3632: IDE Export support for platform VK_RZ_A1H https://github.com/ARMmbed/mbed-os/pull/3632
3642: Missing IRQ pin fix for platform VK_RZ_A1H https://github.com/ARMmbed/mbed-os/pull/3642
3664: Fix ncs36510 sleep definitions https://github.com/ARMmbed/mbed-os/pull/3664
3655: [STM32F4] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3655
3657: [STM32L4] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3657
3658: [STM32F3] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3658
3685: STM32: I2C: reset state machine https://github.com/ARMmbed/mbed-os/pull/3685
3692: uVisor: Standardize available legacy heap and stack https://github.com/ARMmbed/mbed-os/pull/3692
3621: Fix for #2884, LPC824: export to LPCXpresso, target running with wron https://github.com/ARMmbed/mbed-os/pull/3621
3649: [STM32F7] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3649
3695: Enforce device_name is valid in targets.json https://github.com/ARMmbed/mbed-os/pull/3695
3723: NCS36510: spi_format function bug fix https://github.com/ARMmbed/mbed-os/pull/3723

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 112:6f327212ef96 1 /**************************************************************************//**
Kojto 112:6f327212ef96 2 * @file core_sc000.h
Kojto 112:6f327212ef96 3 * @brief CMSIS SC000 Core Peripheral Access Layer Header File
Kojto 112:6f327212ef96 4 * @version V4.10
Kojto 112:6f327212ef96 5 * @date 18. March 2015
Kojto 112:6f327212ef96 6 *
Kojto 112:6f327212ef96 7 * @note
Kojto 112:6f327212ef96 8 *
Kojto 112:6f327212ef96 9 ******************************************************************************/
Kojto 112:6f327212ef96 10 /* Copyright (c) 2009 - 2015 ARM LIMITED
Kojto 112:6f327212ef96 11
Kojto 112:6f327212ef96 12 All rights reserved.
Kojto 112:6f327212ef96 13 Redistribution and use in source and binary forms, with or without
Kojto 112:6f327212ef96 14 modification, are permitted provided that the following conditions are met:
Kojto 112:6f327212ef96 15 - Redistributions of source code must retain the above copyright
Kojto 112:6f327212ef96 16 notice, this list of conditions and the following disclaimer.
Kojto 112:6f327212ef96 17 - Redistributions in binary form must reproduce the above copyright
Kojto 112:6f327212ef96 18 notice, this list of conditions and the following disclaimer in the
Kojto 112:6f327212ef96 19 documentation and/or other materials provided with the distribution.
Kojto 112:6f327212ef96 20 - Neither the name of ARM nor the names of its contributors may be used
Kojto 112:6f327212ef96 21 to endorse or promote products derived from this software without
Kojto 112:6f327212ef96 22 specific prior written permission.
Kojto 112:6f327212ef96 23 *
Kojto 112:6f327212ef96 24 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 112:6f327212ef96 25 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 112:6f327212ef96 26 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
Kojto 112:6f327212ef96 27 ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE
Kojto 112:6f327212ef96 28 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
Kojto 112:6f327212ef96 29 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
Kojto 112:6f327212ef96 30 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
Kojto 112:6f327212ef96 31 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
Kojto 112:6f327212ef96 32 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
Kojto 112:6f327212ef96 33 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
Kojto 112:6f327212ef96 34 POSSIBILITY OF SUCH DAMAGE.
Kojto 112:6f327212ef96 35 ---------------------------------------------------------------------------*/
Kojto 112:6f327212ef96 36
Kojto 112:6f327212ef96 37
Kojto 112:6f327212ef96 38 #if defined ( __ICCARM__ )
Kojto 112:6f327212ef96 39 #pragma system_include /* treat file as system include file for MISRA check */
Kojto 112:6f327212ef96 40 #endif
Kojto 112:6f327212ef96 41
Kojto 112:6f327212ef96 42 #ifndef __CORE_SC000_H_GENERIC
Kojto 112:6f327212ef96 43 #define __CORE_SC000_H_GENERIC
Kojto 112:6f327212ef96 44
Kojto 112:6f327212ef96 45 #ifdef __cplusplus
Kojto 112:6f327212ef96 46 extern "C" {
Kojto 112:6f327212ef96 47 #endif
Kojto 112:6f327212ef96 48
Kojto 112:6f327212ef96 49 /** \page CMSIS_MISRA_Exceptions MISRA-C:2004 Compliance Exceptions
Kojto 112:6f327212ef96 50 CMSIS violates the following MISRA-C:2004 rules:
Kojto 112:6f327212ef96 51
Kojto 112:6f327212ef96 52 \li Required Rule 8.5, object/function definition in header file.<br>
Kojto 112:6f327212ef96 53 Function definitions in header files are used to allow 'inlining'.
Kojto 112:6f327212ef96 54
Kojto 112:6f327212ef96 55 \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
Kojto 112:6f327212ef96 56 Unions are used for effective representation of core registers.
Kojto 112:6f327212ef96 57
Kojto 112:6f327212ef96 58 \li Advisory Rule 19.7, Function-like macro defined.<br>
Kojto 112:6f327212ef96 59 Function-like macros are used to allow more efficient code.
Kojto 112:6f327212ef96 60 */
Kojto 112:6f327212ef96 61
Kojto 112:6f327212ef96 62
Kojto 112:6f327212ef96 63 /*******************************************************************************
Kojto 112:6f327212ef96 64 * CMSIS definitions
Kojto 112:6f327212ef96 65 ******************************************************************************/
Kojto 112:6f327212ef96 66 /** \ingroup SC000
Kojto 112:6f327212ef96 67 @{
Kojto 112:6f327212ef96 68 */
Kojto 112:6f327212ef96 69
Kojto 112:6f327212ef96 70 /* CMSIS SC000 definitions */
Kojto 112:6f327212ef96 71 #define __SC000_CMSIS_VERSION_MAIN (0x04) /*!< [31:16] CMSIS HAL main version */
Kojto 112:6f327212ef96 72 #define __SC000_CMSIS_VERSION_SUB (0x00) /*!< [15:0] CMSIS HAL sub version */
Kojto 112:6f327212ef96 73 #define __SC000_CMSIS_VERSION ((__SC000_CMSIS_VERSION_MAIN << 16) | \
Kojto 112:6f327212ef96 74 __SC000_CMSIS_VERSION_SUB ) /*!< CMSIS HAL version number */
Kojto 112:6f327212ef96 75
Kojto 112:6f327212ef96 76 #define __CORTEX_SC (000) /*!< Cortex secure core */
Kojto 112:6f327212ef96 77
Kojto 112:6f327212ef96 78
Kojto 112:6f327212ef96 79 #if defined ( __CC_ARM )
Kojto 112:6f327212ef96 80 #define __ASM __asm /*!< asm keyword for ARM Compiler */
Kojto 112:6f327212ef96 81 #define __INLINE __inline /*!< inline keyword for ARM Compiler */
Kojto 112:6f327212ef96 82 #define __STATIC_INLINE static __inline
Kojto 112:6f327212ef96 83
Kojto 112:6f327212ef96 84 #elif defined ( __GNUC__ )
Kojto 112:6f327212ef96 85 #define __ASM __asm /*!< asm keyword for GNU Compiler */
Kojto 112:6f327212ef96 86 #define __INLINE inline /*!< inline keyword for GNU Compiler */
Kojto 112:6f327212ef96 87 #define __STATIC_INLINE static inline
Kojto 112:6f327212ef96 88
Kojto 112:6f327212ef96 89 #elif defined ( __ICCARM__ )
Kojto 112:6f327212ef96 90 #define __ASM __asm /*!< asm keyword for IAR Compiler */
Kojto 112:6f327212ef96 91 #define __INLINE inline /*!< inline keyword for IAR Compiler. Only available in High optimization mode! */
Kojto 112:6f327212ef96 92 #define __STATIC_INLINE static inline
Kojto 112:6f327212ef96 93
Kojto 112:6f327212ef96 94 #elif defined ( __TMS470__ )
Kojto 112:6f327212ef96 95 #define __ASM __asm /*!< asm keyword for TI CCS Compiler */
Kojto 112:6f327212ef96 96 #define __STATIC_INLINE static inline
Kojto 112:6f327212ef96 97
Kojto 112:6f327212ef96 98 #elif defined ( __TASKING__ )
Kojto 112:6f327212ef96 99 #define __ASM __asm /*!< asm keyword for TASKING Compiler */
Kojto 112:6f327212ef96 100 #define __INLINE inline /*!< inline keyword for TASKING Compiler */
Kojto 112:6f327212ef96 101 #define __STATIC_INLINE static inline
Kojto 112:6f327212ef96 102
Kojto 112:6f327212ef96 103 #elif defined ( __CSMC__ )
Kojto 112:6f327212ef96 104 #define __packed
Kojto 112:6f327212ef96 105 #define __ASM _asm /*!< asm keyword for COSMIC Compiler */
Kojto 112:6f327212ef96 106 #define __INLINE inline /*use -pc99 on compile line !< inline keyword for COSMIC Compiler */
Kojto 112:6f327212ef96 107 #define __STATIC_INLINE static inline
Kojto 112:6f327212ef96 108
Kojto 112:6f327212ef96 109 #endif
Kojto 112:6f327212ef96 110
Kojto 112:6f327212ef96 111 /** __FPU_USED indicates whether an FPU is used or not.
Kojto 112:6f327212ef96 112 This core does not support an FPU at all
Kojto 112:6f327212ef96 113 */
Kojto 112:6f327212ef96 114 #define __FPU_USED 0
Kojto 112:6f327212ef96 115
Kojto 112:6f327212ef96 116 #if defined ( __CC_ARM )
Kojto 112:6f327212ef96 117 #if defined __TARGET_FPU_VFP
Kojto 112:6f327212ef96 118 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 119 #endif
Kojto 112:6f327212ef96 120
Kojto 112:6f327212ef96 121 #elif defined ( __GNUC__ )
Kojto 112:6f327212ef96 122 #if defined (__VFP_FP__) && !defined(__SOFTFP__)
Kojto 112:6f327212ef96 123 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 124 #endif
Kojto 112:6f327212ef96 125
Kojto 112:6f327212ef96 126 #elif defined ( __ICCARM__ )
Kojto 112:6f327212ef96 127 #if defined __ARMVFP__
Kojto 112:6f327212ef96 128 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 129 #endif
Kojto 112:6f327212ef96 130
Kojto 112:6f327212ef96 131 #elif defined ( __TMS470__ )
Kojto 112:6f327212ef96 132 #if defined __TI__VFP_SUPPORT____
Kojto 112:6f327212ef96 133 #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 134 #endif
Kojto 112:6f327212ef96 135
Kojto 112:6f327212ef96 136 #elif defined ( __TASKING__ )
Kojto 112:6f327212ef96 137 #if defined __FPU_VFP__
Kojto 112:6f327212ef96 138 #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 139 #endif
Kojto 112:6f327212ef96 140
Kojto 112:6f327212ef96 141 #elif defined ( __CSMC__ ) /* Cosmic */
Kojto 112:6f327212ef96 142 #if ( __CSMC__ & 0x400) // FPU present for parser
Kojto 112:6f327212ef96 143 #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
Kojto 112:6f327212ef96 144 #endif
Kojto 112:6f327212ef96 145 #endif
Kojto 112:6f327212ef96 146
Kojto 112:6f327212ef96 147 #include <stdint.h> /* standard types definitions */
Kojto 112:6f327212ef96 148 #include <core_cmInstr.h> /* Core Instruction Access */
Kojto 112:6f327212ef96 149 #include <core_cmFunc.h> /* Core Function Access */
Kojto 112:6f327212ef96 150
Kojto 112:6f327212ef96 151 #ifdef __cplusplus
Kojto 112:6f327212ef96 152 }
Kojto 112:6f327212ef96 153 #endif
Kojto 112:6f327212ef96 154
Kojto 112:6f327212ef96 155 #endif /* __CORE_SC000_H_GENERIC */
Kojto 112:6f327212ef96 156
Kojto 112:6f327212ef96 157 #ifndef __CMSIS_GENERIC
Kojto 112:6f327212ef96 158
Kojto 112:6f327212ef96 159 #ifndef __CORE_SC000_H_DEPENDANT
Kojto 112:6f327212ef96 160 #define __CORE_SC000_H_DEPENDANT
Kojto 112:6f327212ef96 161
Kojto 112:6f327212ef96 162 #ifdef __cplusplus
Kojto 112:6f327212ef96 163 extern "C" {
Kojto 112:6f327212ef96 164 #endif
Kojto 112:6f327212ef96 165
Kojto 112:6f327212ef96 166 /* check device defines and use defaults */
Kojto 112:6f327212ef96 167 #if defined __CHECK_DEVICE_DEFINES
Kojto 112:6f327212ef96 168 #ifndef __SC000_REV
Kojto 112:6f327212ef96 169 #define __SC000_REV 0x0000
Kojto 112:6f327212ef96 170 #warning "__SC000_REV not defined in device header file; using default!"
Kojto 112:6f327212ef96 171 #endif
Kojto 112:6f327212ef96 172
Kojto 112:6f327212ef96 173 #ifndef __MPU_PRESENT
Kojto 112:6f327212ef96 174 #define __MPU_PRESENT 0
Kojto 112:6f327212ef96 175 #warning "__MPU_PRESENT not defined in device header file; using default!"
Kojto 112:6f327212ef96 176 #endif
Kojto 112:6f327212ef96 177
Kojto 112:6f327212ef96 178 #ifndef __NVIC_PRIO_BITS
Kojto 112:6f327212ef96 179 #define __NVIC_PRIO_BITS 2
Kojto 112:6f327212ef96 180 #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
Kojto 112:6f327212ef96 181 #endif
Kojto 112:6f327212ef96 182
Kojto 112:6f327212ef96 183 #ifndef __Vendor_SysTickConfig
Kojto 112:6f327212ef96 184 #define __Vendor_SysTickConfig 0
Kojto 112:6f327212ef96 185 #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
Kojto 112:6f327212ef96 186 #endif
Kojto 112:6f327212ef96 187 #endif
Kojto 112:6f327212ef96 188
Kojto 112:6f327212ef96 189 /* IO definitions (access restrictions to peripheral registers) */
Kojto 112:6f327212ef96 190 /**
Kojto 112:6f327212ef96 191 \defgroup CMSIS_glob_defs CMSIS Global Defines
Kojto 112:6f327212ef96 192
Kojto 112:6f327212ef96 193 <strong>IO Type Qualifiers</strong> are used
Kojto 112:6f327212ef96 194 \li to specify the access to peripheral variables.
Kojto 112:6f327212ef96 195 \li for automatic generation of peripheral register debug information.
Kojto 112:6f327212ef96 196 */
Kojto 112:6f327212ef96 197 #ifdef __cplusplus
Kojto 112:6f327212ef96 198 #define __I volatile /*!< Defines 'read only' permissions */
Kojto 112:6f327212ef96 199 #else
Kojto 112:6f327212ef96 200 #define __I volatile const /*!< Defines 'read only' permissions */
Kojto 112:6f327212ef96 201 #endif
Kojto 112:6f327212ef96 202 #define __O volatile /*!< Defines 'write only' permissions */
Kojto 112:6f327212ef96 203 #define __IO volatile /*!< Defines 'read / write' permissions */
Kojto 112:6f327212ef96 204
Kojto 112:6f327212ef96 205 /*@} end of group SC000 */
Kojto 112:6f327212ef96 206
Kojto 112:6f327212ef96 207
Kojto 112:6f327212ef96 208
Kojto 112:6f327212ef96 209 /*******************************************************************************
Kojto 112:6f327212ef96 210 * Register Abstraction
Kojto 112:6f327212ef96 211 Core Register contain:
Kojto 112:6f327212ef96 212 - Core Register
Kojto 112:6f327212ef96 213 - Core NVIC Register
Kojto 112:6f327212ef96 214 - Core SCB Register
Kojto 112:6f327212ef96 215 - Core SysTick Register
Kojto 112:6f327212ef96 216 - Core MPU Register
Kojto 112:6f327212ef96 217 ******************************************************************************/
Kojto 112:6f327212ef96 218 /** \defgroup CMSIS_core_register Defines and Type Definitions
Kojto 112:6f327212ef96 219 \brief Type definitions and defines for Cortex-M processor based devices.
Kojto 112:6f327212ef96 220 */
Kojto 112:6f327212ef96 221
Kojto 112:6f327212ef96 222 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 223 \defgroup CMSIS_CORE Status and Control Registers
Kojto 112:6f327212ef96 224 \brief Core Register type definitions.
Kojto 112:6f327212ef96 225 @{
Kojto 112:6f327212ef96 226 */
Kojto 112:6f327212ef96 227
Kojto 112:6f327212ef96 228 /** \brief Union type to access the Application Program Status Register (APSR).
Kojto 112:6f327212ef96 229 */
Kojto 112:6f327212ef96 230 typedef union
Kojto 112:6f327212ef96 231 {
Kojto 112:6f327212ef96 232 struct
Kojto 112:6f327212ef96 233 {
Kojto 112:6f327212ef96 234 uint32_t _reserved0:28; /*!< bit: 0..27 Reserved */
Kojto 112:6f327212ef96 235 uint32_t V:1; /*!< bit: 28 Overflow condition code flag */
Kojto 112:6f327212ef96 236 uint32_t C:1; /*!< bit: 29 Carry condition code flag */
Kojto 112:6f327212ef96 237 uint32_t Z:1; /*!< bit: 30 Zero condition code flag */
Kojto 112:6f327212ef96 238 uint32_t N:1; /*!< bit: 31 Negative condition code flag */
Kojto 112:6f327212ef96 239 } b; /*!< Structure used for bit access */
Kojto 112:6f327212ef96 240 uint32_t w; /*!< Type used for word access */
Kojto 112:6f327212ef96 241 } APSR_Type;
Kojto 112:6f327212ef96 242
Kojto 112:6f327212ef96 243 /* APSR Register Definitions */
Kojto 112:6f327212ef96 244 #define APSR_N_Pos 31 /*!< APSR: N Position */
Kojto 112:6f327212ef96 245 #define APSR_N_Msk (1UL << APSR_N_Pos) /*!< APSR: N Mask */
Kojto 112:6f327212ef96 246
Kojto 112:6f327212ef96 247 #define APSR_Z_Pos 30 /*!< APSR: Z Position */
Kojto 112:6f327212ef96 248 #define APSR_Z_Msk (1UL << APSR_Z_Pos) /*!< APSR: Z Mask */
Kojto 112:6f327212ef96 249
Kojto 112:6f327212ef96 250 #define APSR_C_Pos 29 /*!< APSR: C Position */
Kojto 112:6f327212ef96 251 #define APSR_C_Msk (1UL << APSR_C_Pos) /*!< APSR: C Mask */
Kojto 112:6f327212ef96 252
Kojto 112:6f327212ef96 253 #define APSR_V_Pos 28 /*!< APSR: V Position */
Kojto 112:6f327212ef96 254 #define APSR_V_Msk (1UL << APSR_V_Pos) /*!< APSR: V Mask */
Kojto 112:6f327212ef96 255
Kojto 112:6f327212ef96 256
Kojto 112:6f327212ef96 257 /** \brief Union type to access the Interrupt Program Status Register (IPSR).
Kojto 112:6f327212ef96 258 */
Kojto 112:6f327212ef96 259 typedef union
Kojto 112:6f327212ef96 260 {
Kojto 112:6f327212ef96 261 struct
Kojto 112:6f327212ef96 262 {
Kojto 112:6f327212ef96 263 uint32_t ISR:9; /*!< bit: 0.. 8 Exception number */
Kojto 112:6f327212ef96 264 uint32_t _reserved0:23; /*!< bit: 9..31 Reserved */
Kojto 112:6f327212ef96 265 } b; /*!< Structure used for bit access */
Kojto 112:6f327212ef96 266 uint32_t w; /*!< Type used for word access */
Kojto 112:6f327212ef96 267 } IPSR_Type;
Kojto 112:6f327212ef96 268
Kojto 112:6f327212ef96 269 /* IPSR Register Definitions */
Kojto 112:6f327212ef96 270 #define IPSR_ISR_Pos 0 /*!< IPSR: ISR Position */
Kojto 112:6f327212ef96 271 #define IPSR_ISR_Msk (0x1FFUL /*<< IPSR_ISR_Pos*/) /*!< IPSR: ISR Mask */
Kojto 112:6f327212ef96 272
Kojto 112:6f327212ef96 273
Kojto 112:6f327212ef96 274 /** \brief Union type to access the Special-Purpose Program Status Registers (xPSR).
Kojto 112:6f327212ef96 275 */
Kojto 112:6f327212ef96 276 typedef union
Kojto 112:6f327212ef96 277 {
Kojto 112:6f327212ef96 278 struct
Kojto 112:6f327212ef96 279 {
Kojto 112:6f327212ef96 280 uint32_t ISR:9; /*!< bit: 0.. 8 Exception number */
Kojto 112:6f327212ef96 281 uint32_t _reserved0:15; /*!< bit: 9..23 Reserved */
Kojto 112:6f327212ef96 282 uint32_t T:1; /*!< bit: 24 Thumb bit (read 0) */
Kojto 112:6f327212ef96 283 uint32_t _reserved1:3; /*!< bit: 25..27 Reserved */
Kojto 112:6f327212ef96 284 uint32_t V:1; /*!< bit: 28 Overflow condition code flag */
Kojto 112:6f327212ef96 285 uint32_t C:1; /*!< bit: 29 Carry condition code flag */
Kojto 112:6f327212ef96 286 uint32_t Z:1; /*!< bit: 30 Zero condition code flag */
Kojto 112:6f327212ef96 287 uint32_t N:1; /*!< bit: 31 Negative condition code flag */
Kojto 112:6f327212ef96 288 } b; /*!< Structure used for bit access */
Kojto 112:6f327212ef96 289 uint32_t w; /*!< Type used for word access */
Kojto 112:6f327212ef96 290 } xPSR_Type;
Kojto 112:6f327212ef96 291
Kojto 112:6f327212ef96 292 /* xPSR Register Definitions */
Kojto 112:6f327212ef96 293 #define xPSR_N_Pos 31 /*!< xPSR: N Position */
Kojto 112:6f327212ef96 294 #define xPSR_N_Msk (1UL << xPSR_N_Pos) /*!< xPSR: N Mask */
Kojto 112:6f327212ef96 295
Kojto 112:6f327212ef96 296 #define xPSR_Z_Pos 30 /*!< xPSR: Z Position */
Kojto 112:6f327212ef96 297 #define xPSR_Z_Msk (1UL << xPSR_Z_Pos) /*!< xPSR: Z Mask */
Kojto 112:6f327212ef96 298
Kojto 112:6f327212ef96 299 #define xPSR_C_Pos 29 /*!< xPSR: C Position */
Kojto 112:6f327212ef96 300 #define xPSR_C_Msk (1UL << xPSR_C_Pos) /*!< xPSR: C Mask */
Kojto 112:6f327212ef96 301
Kojto 112:6f327212ef96 302 #define xPSR_V_Pos 28 /*!< xPSR: V Position */
Kojto 112:6f327212ef96 303 #define xPSR_V_Msk (1UL << xPSR_V_Pos) /*!< xPSR: V Mask */
Kojto 112:6f327212ef96 304
Kojto 112:6f327212ef96 305 #define xPSR_T_Pos 24 /*!< xPSR: T Position */
Kojto 112:6f327212ef96 306 #define xPSR_T_Msk (1UL << xPSR_T_Pos) /*!< xPSR: T Mask */
Kojto 112:6f327212ef96 307
Kojto 112:6f327212ef96 308 #define xPSR_ISR_Pos 0 /*!< xPSR: ISR Position */
Kojto 112:6f327212ef96 309 #define xPSR_ISR_Msk (0x1FFUL /*<< xPSR_ISR_Pos*/) /*!< xPSR: ISR Mask */
Kojto 112:6f327212ef96 310
Kojto 112:6f327212ef96 311
Kojto 112:6f327212ef96 312 /** \brief Union type to access the Control Registers (CONTROL).
Kojto 112:6f327212ef96 313 */
Kojto 112:6f327212ef96 314 typedef union
Kojto 112:6f327212ef96 315 {
Kojto 112:6f327212ef96 316 struct
Kojto 112:6f327212ef96 317 {
Kojto 112:6f327212ef96 318 uint32_t _reserved0:1; /*!< bit: 0 Reserved */
Kojto 112:6f327212ef96 319 uint32_t SPSEL:1; /*!< bit: 1 Stack to be used */
Kojto 112:6f327212ef96 320 uint32_t _reserved1:30; /*!< bit: 2..31 Reserved */
Kojto 112:6f327212ef96 321 } b; /*!< Structure used for bit access */
Kojto 112:6f327212ef96 322 uint32_t w; /*!< Type used for word access */
Kojto 112:6f327212ef96 323 } CONTROL_Type;
Kojto 112:6f327212ef96 324
Kojto 112:6f327212ef96 325 /* CONTROL Register Definitions */
Kojto 112:6f327212ef96 326 #define CONTROL_SPSEL_Pos 1 /*!< CONTROL: SPSEL Position */
Kojto 112:6f327212ef96 327 #define CONTROL_SPSEL_Msk (1UL << CONTROL_SPSEL_Pos) /*!< CONTROL: SPSEL Mask */
Kojto 112:6f327212ef96 328
Kojto 112:6f327212ef96 329 /*@} end of group CMSIS_CORE */
Kojto 112:6f327212ef96 330
Kojto 112:6f327212ef96 331
Kojto 112:6f327212ef96 332 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 333 \defgroup CMSIS_NVIC Nested Vectored Interrupt Controller (NVIC)
Kojto 112:6f327212ef96 334 \brief Type definitions for the NVIC Registers
Kojto 112:6f327212ef96 335 @{
Kojto 112:6f327212ef96 336 */
Kojto 112:6f327212ef96 337
Kojto 112:6f327212ef96 338 /** \brief Structure type to access the Nested Vectored Interrupt Controller (NVIC).
Kojto 112:6f327212ef96 339 */
Kojto 112:6f327212ef96 340 typedef struct
Kojto 112:6f327212ef96 341 {
Kojto 112:6f327212ef96 342 __IO uint32_t ISER[1]; /*!< Offset: 0x000 (R/W) Interrupt Set Enable Register */
Kojto 112:6f327212ef96 343 uint32_t RESERVED0[31];
Kojto 112:6f327212ef96 344 __IO uint32_t ICER[1]; /*!< Offset: 0x080 (R/W) Interrupt Clear Enable Register */
Kojto 112:6f327212ef96 345 uint32_t RSERVED1[31];
Kojto 112:6f327212ef96 346 __IO uint32_t ISPR[1]; /*!< Offset: 0x100 (R/W) Interrupt Set Pending Register */
Kojto 112:6f327212ef96 347 uint32_t RESERVED2[31];
Kojto 112:6f327212ef96 348 __IO uint32_t ICPR[1]; /*!< Offset: 0x180 (R/W) Interrupt Clear Pending Register */
Kojto 112:6f327212ef96 349 uint32_t RESERVED3[31];
Kojto 112:6f327212ef96 350 uint32_t RESERVED4[64];
Kojto 112:6f327212ef96 351 __IO uint32_t IP[8]; /*!< Offset: 0x300 (R/W) Interrupt Priority Register */
Kojto 112:6f327212ef96 352 } NVIC_Type;
Kojto 112:6f327212ef96 353
Kojto 112:6f327212ef96 354 /*@} end of group CMSIS_NVIC */
Kojto 112:6f327212ef96 355
Kojto 112:6f327212ef96 356
Kojto 112:6f327212ef96 357 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 358 \defgroup CMSIS_SCB System Control Block (SCB)
Kojto 112:6f327212ef96 359 \brief Type definitions for the System Control Block Registers
Kojto 112:6f327212ef96 360 @{
Kojto 112:6f327212ef96 361 */
Kojto 112:6f327212ef96 362
Kojto 112:6f327212ef96 363 /** \brief Structure type to access the System Control Block (SCB).
Kojto 112:6f327212ef96 364 */
Kojto 112:6f327212ef96 365 typedef struct
Kojto 112:6f327212ef96 366 {
Kojto 112:6f327212ef96 367 __I uint32_t CPUID; /*!< Offset: 0x000 (R/ ) CPUID Base Register */
Kojto 112:6f327212ef96 368 __IO uint32_t ICSR; /*!< Offset: 0x004 (R/W) Interrupt Control and State Register */
Kojto 112:6f327212ef96 369 __IO uint32_t VTOR; /*!< Offset: 0x008 (R/W) Vector Table Offset Register */
Kojto 112:6f327212ef96 370 __IO uint32_t AIRCR; /*!< Offset: 0x00C (R/W) Application Interrupt and Reset Control Register */
Kojto 112:6f327212ef96 371 __IO uint32_t SCR; /*!< Offset: 0x010 (R/W) System Control Register */
Kojto 112:6f327212ef96 372 __IO uint32_t CCR; /*!< Offset: 0x014 (R/W) Configuration Control Register */
Kojto 112:6f327212ef96 373 uint32_t RESERVED0[1];
Kojto 112:6f327212ef96 374 __IO uint32_t SHP[2]; /*!< Offset: 0x01C (R/W) System Handlers Priority Registers. [0] is RESERVED */
Kojto 112:6f327212ef96 375 __IO uint32_t SHCSR; /*!< Offset: 0x024 (R/W) System Handler Control and State Register */
Kojto 112:6f327212ef96 376 uint32_t RESERVED1[154];
Kojto 112:6f327212ef96 377 __IO uint32_t SFCR; /*!< Offset: 0x290 (R/W) Security Features Control Register */
Kojto 112:6f327212ef96 378 } SCB_Type;
Kojto 112:6f327212ef96 379
Kojto 112:6f327212ef96 380 /* SCB CPUID Register Definitions */
Kojto 112:6f327212ef96 381 #define SCB_CPUID_IMPLEMENTER_Pos 24 /*!< SCB CPUID: IMPLEMENTER Position */
Kojto 112:6f327212ef96 382 #define SCB_CPUID_IMPLEMENTER_Msk (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos) /*!< SCB CPUID: IMPLEMENTER Mask */
Kojto 112:6f327212ef96 383
Kojto 112:6f327212ef96 384 #define SCB_CPUID_VARIANT_Pos 20 /*!< SCB CPUID: VARIANT Position */
Kojto 112:6f327212ef96 385 #define SCB_CPUID_VARIANT_Msk (0xFUL << SCB_CPUID_VARIANT_Pos) /*!< SCB CPUID: VARIANT Mask */
Kojto 112:6f327212ef96 386
Kojto 112:6f327212ef96 387 #define SCB_CPUID_ARCHITECTURE_Pos 16 /*!< SCB CPUID: ARCHITECTURE Position */
Kojto 112:6f327212ef96 388 #define SCB_CPUID_ARCHITECTURE_Msk (0xFUL << SCB_CPUID_ARCHITECTURE_Pos) /*!< SCB CPUID: ARCHITECTURE Mask */
Kojto 112:6f327212ef96 389
Kojto 112:6f327212ef96 390 #define SCB_CPUID_PARTNO_Pos 4 /*!< SCB CPUID: PARTNO Position */
Kojto 112:6f327212ef96 391 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB CPUID: PARTNO Mask */
Kojto 112:6f327212ef96 392
Kojto 112:6f327212ef96 393 #define SCB_CPUID_REVISION_Pos 0 /*!< SCB CPUID: REVISION Position */
Kojto 112:6f327212ef96 394 #define SCB_CPUID_REVISION_Msk (0xFUL /*<< SCB_CPUID_REVISION_Pos*/) /*!< SCB CPUID: REVISION Mask */
Kojto 112:6f327212ef96 395
Kojto 112:6f327212ef96 396 /* SCB Interrupt Control State Register Definitions */
Kojto 112:6f327212ef96 397 #define SCB_ICSR_NMIPENDSET_Pos 31 /*!< SCB ICSR: NMIPENDSET Position */
Kojto 112:6f327212ef96 398 #define SCB_ICSR_NMIPENDSET_Msk (1UL << SCB_ICSR_NMIPENDSET_Pos) /*!< SCB ICSR: NMIPENDSET Mask */
Kojto 112:6f327212ef96 399
Kojto 112:6f327212ef96 400 #define SCB_ICSR_PENDSVSET_Pos 28 /*!< SCB ICSR: PENDSVSET Position */
Kojto 112:6f327212ef96 401 #define SCB_ICSR_PENDSVSET_Msk (1UL << SCB_ICSR_PENDSVSET_Pos) /*!< SCB ICSR: PENDSVSET Mask */
Kojto 112:6f327212ef96 402
Kojto 112:6f327212ef96 403 #define SCB_ICSR_PENDSVCLR_Pos 27 /*!< SCB ICSR: PENDSVCLR Position */
Kojto 112:6f327212ef96 404 #define SCB_ICSR_PENDSVCLR_Msk (1UL << SCB_ICSR_PENDSVCLR_Pos) /*!< SCB ICSR: PENDSVCLR Mask */
Kojto 112:6f327212ef96 405
Kojto 112:6f327212ef96 406 #define SCB_ICSR_PENDSTSET_Pos 26 /*!< SCB ICSR: PENDSTSET Position */
Kojto 112:6f327212ef96 407 #define SCB_ICSR_PENDSTSET_Msk (1UL << SCB_ICSR_PENDSTSET_Pos) /*!< SCB ICSR: PENDSTSET Mask */
Kojto 112:6f327212ef96 408
Kojto 112:6f327212ef96 409 #define SCB_ICSR_PENDSTCLR_Pos 25 /*!< SCB ICSR: PENDSTCLR Position */
Kojto 112:6f327212ef96 410 #define SCB_ICSR_PENDSTCLR_Msk (1UL << SCB_ICSR_PENDSTCLR_Pos) /*!< SCB ICSR: PENDSTCLR Mask */
Kojto 112:6f327212ef96 411
Kojto 112:6f327212ef96 412 #define SCB_ICSR_ISRPREEMPT_Pos 23 /*!< SCB ICSR: ISRPREEMPT Position */
Kojto 112:6f327212ef96 413 #define SCB_ICSR_ISRPREEMPT_Msk (1UL << SCB_ICSR_ISRPREEMPT_Pos) /*!< SCB ICSR: ISRPREEMPT Mask */
Kojto 112:6f327212ef96 414
Kojto 112:6f327212ef96 415 #define SCB_ICSR_ISRPENDING_Pos 22 /*!< SCB ICSR: ISRPENDING Position */
Kojto 112:6f327212ef96 416 #define SCB_ICSR_ISRPENDING_Msk (1UL << SCB_ICSR_ISRPENDING_Pos) /*!< SCB ICSR: ISRPENDING Mask */
Kojto 112:6f327212ef96 417
Kojto 112:6f327212ef96 418 #define SCB_ICSR_VECTPENDING_Pos 12 /*!< SCB ICSR: VECTPENDING Position */
Kojto 112:6f327212ef96 419 #define SCB_ICSR_VECTPENDING_Msk (0x1FFUL << SCB_ICSR_VECTPENDING_Pos) /*!< SCB ICSR: VECTPENDING Mask */
Kojto 112:6f327212ef96 420
Kojto 112:6f327212ef96 421 #define SCB_ICSR_VECTACTIVE_Pos 0 /*!< SCB ICSR: VECTACTIVE Position */
Kojto 112:6f327212ef96 422 #define SCB_ICSR_VECTACTIVE_Msk (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/) /*!< SCB ICSR: VECTACTIVE Mask */
Kojto 112:6f327212ef96 423
Kojto 112:6f327212ef96 424 /* SCB Interrupt Control State Register Definitions */
Kojto 112:6f327212ef96 425 #define SCB_VTOR_TBLOFF_Pos 7 /*!< SCB VTOR: TBLOFF Position */
Kojto 112:6f327212ef96 426 #define SCB_VTOR_TBLOFF_Msk (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos) /*!< SCB VTOR: TBLOFF Mask */
Kojto 112:6f327212ef96 427
Kojto 112:6f327212ef96 428 /* SCB Application Interrupt and Reset Control Register Definitions */
Kojto 112:6f327212ef96 429 #define SCB_AIRCR_VECTKEY_Pos 16 /*!< SCB AIRCR: VECTKEY Position */
Kojto 112:6f327212ef96 430 #define SCB_AIRCR_VECTKEY_Msk (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos) /*!< SCB AIRCR: VECTKEY Mask */
Kojto 112:6f327212ef96 431
Kojto 112:6f327212ef96 432 #define SCB_AIRCR_VECTKEYSTAT_Pos 16 /*!< SCB AIRCR: VECTKEYSTAT Position */
Kojto 112:6f327212ef96 433 #define SCB_AIRCR_VECTKEYSTAT_Msk (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos) /*!< SCB AIRCR: VECTKEYSTAT Mask */
Kojto 112:6f327212ef96 434
Kojto 112:6f327212ef96 435 #define SCB_AIRCR_ENDIANESS_Pos 15 /*!< SCB AIRCR: ENDIANESS Position */
Kojto 112:6f327212ef96 436 #define SCB_AIRCR_ENDIANESS_Msk (1UL << SCB_AIRCR_ENDIANESS_Pos) /*!< SCB AIRCR: ENDIANESS Mask */
Kojto 112:6f327212ef96 437
Kojto 112:6f327212ef96 438 #define SCB_AIRCR_SYSRESETREQ_Pos 2 /*!< SCB AIRCR: SYSRESETREQ Position */
Kojto 112:6f327212ef96 439 #define SCB_AIRCR_SYSRESETREQ_Msk (1UL << SCB_AIRCR_SYSRESETREQ_Pos) /*!< SCB AIRCR: SYSRESETREQ Mask */
Kojto 112:6f327212ef96 440
Kojto 112:6f327212ef96 441 #define SCB_AIRCR_VECTCLRACTIVE_Pos 1 /*!< SCB AIRCR: VECTCLRACTIVE Position */
Kojto 112:6f327212ef96 442 #define SCB_AIRCR_VECTCLRACTIVE_Msk (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos) /*!< SCB AIRCR: VECTCLRACTIVE Mask */
Kojto 112:6f327212ef96 443
Kojto 112:6f327212ef96 444 /* SCB System Control Register Definitions */
Kojto 112:6f327212ef96 445 #define SCB_SCR_SEVONPEND_Pos 4 /*!< SCB SCR: SEVONPEND Position */
Kojto 112:6f327212ef96 446 #define SCB_SCR_SEVONPEND_Msk (1UL << SCB_SCR_SEVONPEND_Pos) /*!< SCB SCR: SEVONPEND Mask */
Kojto 112:6f327212ef96 447
Kojto 112:6f327212ef96 448 #define SCB_SCR_SLEEPDEEP_Pos 2 /*!< SCB SCR: SLEEPDEEP Position */
Kojto 112:6f327212ef96 449 #define SCB_SCR_SLEEPDEEP_Msk (1UL << SCB_SCR_SLEEPDEEP_Pos) /*!< SCB SCR: SLEEPDEEP Mask */
Kojto 112:6f327212ef96 450
Kojto 112:6f327212ef96 451 #define SCB_SCR_SLEEPONEXIT_Pos 1 /*!< SCB SCR: SLEEPONEXIT Position */
Kojto 112:6f327212ef96 452 #define SCB_SCR_SLEEPONEXIT_Msk (1UL << SCB_SCR_SLEEPONEXIT_Pos) /*!< SCB SCR: SLEEPONEXIT Mask */
Kojto 112:6f327212ef96 453
Kojto 112:6f327212ef96 454 /* SCB Configuration Control Register Definitions */
Kojto 112:6f327212ef96 455 #define SCB_CCR_STKALIGN_Pos 9 /*!< SCB CCR: STKALIGN Position */
Kojto 112:6f327212ef96 456 #define SCB_CCR_STKALIGN_Msk (1UL << SCB_CCR_STKALIGN_Pos) /*!< SCB CCR: STKALIGN Mask */
Kojto 112:6f327212ef96 457
Kojto 112:6f327212ef96 458 #define SCB_CCR_UNALIGN_TRP_Pos 3 /*!< SCB CCR: UNALIGN_TRP Position */
Kojto 112:6f327212ef96 459 #define SCB_CCR_UNALIGN_TRP_Msk (1UL << SCB_CCR_UNALIGN_TRP_Pos) /*!< SCB CCR: UNALIGN_TRP Mask */
Kojto 112:6f327212ef96 460
Kojto 112:6f327212ef96 461 /* SCB System Handler Control and State Register Definitions */
Kojto 112:6f327212ef96 462 #define SCB_SHCSR_SVCALLPENDED_Pos 15 /*!< SCB SHCSR: SVCALLPENDED Position */
Kojto 112:6f327212ef96 463 #define SCB_SHCSR_SVCALLPENDED_Msk (1UL << SCB_SHCSR_SVCALLPENDED_Pos) /*!< SCB SHCSR: SVCALLPENDED Mask */
Kojto 112:6f327212ef96 464
Kojto 112:6f327212ef96 465 /*@} end of group CMSIS_SCB */
Kojto 112:6f327212ef96 466
Kojto 112:6f327212ef96 467
Kojto 112:6f327212ef96 468 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 469 \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
Kojto 112:6f327212ef96 470 \brief Type definitions for the System Control and ID Register not in the SCB
Kojto 112:6f327212ef96 471 @{
Kojto 112:6f327212ef96 472 */
Kojto 112:6f327212ef96 473
Kojto 112:6f327212ef96 474 /** \brief Structure type to access the System Control and ID Register not in the SCB.
Kojto 112:6f327212ef96 475 */
Kojto 112:6f327212ef96 476 typedef struct
Kojto 112:6f327212ef96 477 {
Kojto 112:6f327212ef96 478 uint32_t RESERVED0[2];
Kojto 112:6f327212ef96 479 __IO uint32_t ACTLR; /*!< Offset: 0x008 (R/W) Auxiliary Control Register */
Kojto 112:6f327212ef96 480 } SCnSCB_Type;
Kojto 112:6f327212ef96 481
Kojto 112:6f327212ef96 482 /* Auxiliary Control Register Definitions */
Kojto 112:6f327212ef96 483 #define SCnSCB_ACTLR_DISMCYCINT_Pos 0 /*!< ACTLR: DISMCYCINT Position */
Kojto 112:6f327212ef96 484 #define SCnSCB_ACTLR_DISMCYCINT_Msk (1UL /*<< SCnSCB_ACTLR_DISMCYCINT_Pos*/) /*!< ACTLR: DISMCYCINT Mask */
Kojto 112:6f327212ef96 485
Kojto 112:6f327212ef96 486 /*@} end of group CMSIS_SCnotSCB */
Kojto 112:6f327212ef96 487
Kojto 112:6f327212ef96 488
Kojto 112:6f327212ef96 489 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 490 \defgroup CMSIS_SysTick System Tick Timer (SysTick)
Kojto 112:6f327212ef96 491 \brief Type definitions for the System Timer Registers.
Kojto 112:6f327212ef96 492 @{
Kojto 112:6f327212ef96 493 */
Kojto 112:6f327212ef96 494
Kojto 112:6f327212ef96 495 /** \brief Structure type to access the System Timer (SysTick).
Kojto 112:6f327212ef96 496 */
Kojto 112:6f327212ef96 497 typedef struct
Kojto 112:6f327212ef96 498 {
Kojto 112:6f327212ef96 499 __IO uint32_t CTRL; /*!< Offset: 0x000 (R/W) SysTick Control and Status Register */
Kojto 112:6f327212ef96 500 __IO uint32_t LOAD; /*!< Offset: 0x004 (R/W) SysTick Reload Value Register */
Kojto 112:6f327212ef96 501 __IO uint32_t VAL; /*!< Offset: 0x008 (R/W) SysTick Current Value Register */
Kojto 112:6f327212ef96 502 __I uint32_t CALIB; /*!< Offset: 0x00C (R/ ) SysTick Calibration Register */
Kojto 112:6f327212ef96 503 } SysTick_Type;
Kojto 112:6f327212ef96 504
Kojto 112:6f327212ef96 505 /* SysTick Control / Status Register Definitions */
Kojto 112:6f327212ef96 506 #define SysTick_CTRL_COUNTFLAG_Pos 16 /*!< SysTick CTRL: COUNTFLAG Position */
Kojto 112:6f327212ef96 507 #define SysTick_CTRL_COUNTFLAG_Msk (1UL << SysTick_CTRL_COUNTFLAG_Pos) /*!< SysTick CTRL: COUNTFLAG Mask */
Kojto 112:6f327212ef96 508
Kojto 112:6f327212ef96 509 #define SysTick_CTRL_CLKSOURCE_Pos 2 /*!< SysTick CTRL: CLKSOURCE Position */
Kojto 112:6f327212ef96 510 #define SysTick_CTRL_CLKSOURCE_Msk (1UL << SysTick_CTRL_CLKSOURCE_Pos) /*!< SysTick CTRL: CLKSOURCE Mask */
Kojto 112:6f327212ef96 511
Kojto 112:6f327212ef96 512 #define SysTick_CTRL_TICKINT_Pos 1 /*!< SysTick CTRL: TICKINT Position */
Kojto 112:6f327212ef96 513 #define SysTick_CTRL_TICKINT_Msk (1UL << SysTick_CTRL_TICKINT_Pos) /*!< SysTick CTRL: TICKINT Mask */
Kojto 112:6f327212ef96 514
Kojto 112:6f327212ef96 515 #define SysTick_CTRL_ENABLE_Pos 0 /*!< SysTick CTRL: ENABLE Position */
Kojto 112:6f327212ef96 516 #define SysTick_CTRL_ENABLE_Msk (1UL /*<< SysTick_CTRL_ENABLE_Pos*/) /*!< SysTick CTRL: ENABLE Mask */
Kojto 112:6f327212ef96 517
Kojto 112:6f327212ef96 518 /* SysTick Reload Register Definitions */
Kojto 112:6f327212ef96 519 #define SysTick_LOAD_RELOAD_Pos 0 /*!< SysTick LOAD: RELOAD Position */
Kojto 112:6f327212ef96 520 #define SysTick_LOAD_RELOAD_Msk (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/) /*!< SysTick LOAD: RELOAD Mask */
Kojto 112:6f327212ef96 521
Kojto 112:6f327212ef96 522 /* SysTick Current Register Definitions */
Kojto 112:6f327212ef96 523 #define SysTick_VAL_CURRENT_Pos 0 /*!< SysTick VAL: CURRENT Position */
Kojto 112:6f327212ef96 524 #define SysTick_VAL_CURRENT_Msk (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/) /*!< SysTick VAL: CURRENT Mask */
Kojto 112:6f327212ef96 525
Kojto 112:6f327212ef96 526 /* SysTick Calibration Register Definitions */
Kojto 112:6f327212ef96 527 #define SysTick_CALIB_NOREF_Pos 31 /*!< SysTick CALIB: NOREF Position */
Kojto 112:6f327212ef96 528 #define SysTick_CALIB_NOREF_Msk (1UL << SysTick_CALIB_NOREF_Pos) /*!< SysTick CALIB: NOREF Mask */
Kojto 112:6f327212ef96 529
Kojto 112:6f327212ef96 530 #define SysTick_CALIB_SKEW_Pos 30 /*!< SysTick CALIB: SKEW Position */
Kojto 112:6f327212ef96 531 #define SysTick_CALIB_SKEW_Msk (1UL << SysTick_CALIB_SKEW_Pos) /*!< SysTick CALIB: SKEW Mask */
Kojto 112:6f327212ef96 532
Kojto 112:6f327212ef96 533 #define SysTick_CALIB_TENMS_Pos 0 /*!< SysTick CALIB: TENMS Position */
Kojto 112:6f327212ef96 534 #define SysTick_CALIB_TENMS_Msk (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/) /*!< SysTick CALIB: TENMS Mask */
Kojto 112:6f327212ef96 535
Kojto 112:6f327212ef96 536 /*@} end of group CMSIS_SysTick */
Kojto 112:6f327212ef96 537
Kojto 112:6f327212ef96 538 #if (__MPU_PRESENT == 1)
Kojto 112:6f327212ef96 539 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 540 \defgroup CMSIS_MPU Memory Protection Unit (MPU)
Kojto 112:6f327212ef96 541 \brief Type definitions for the Memory Protection Unit (MPU)
Kojto 112:6f327212ef96 542 @{
Kojto 112:6f327212ef96 543 */
Kojto 112:6f327212ef96 544
Kojto 112:6f327212ef96 545 /** \brief Structure type to access the Memory Protection Unit (MPU).
Kojto 112:6f327212ef96 546 */
Kojto 112:6f327212ef96 547 typedef struct
Kojto 112:6f327212ef96 548 {
Kojto 112:6f327212ef96 549 __I uint32_t TYPE; /*!< Offset: 0x000 (R/ ) MPU Type Register */
Kojto 112:6f327212ef96 550 __IO uint32_t CTRL; /*!< Offset: 0x004 (R/W) MPU Control Register */
Kojto 112:6f327212ef96 551 __IO uint32_t RNR; /*!< Offset: 0x008 (R/W) MPU Region RNRber Register */
Kojto 112:6f327212ef96 552 __IO uint32_t RBAR; /*!< Offset: 0x00C (R/W) MPU Region Base Address Register */
Kojto 112:6f327212ef96 553 __IO uint32_t RASR; /*!< Offset: 0x010 (R/W) MPU Region Attribute and Size Register */
Kojto 112:6f327212ef96 554 } MPU_Type;
Kojto 112:6f327212ef96 555
Kojto 112:6f327212ef96 556 /* MPU Type Register */
Kojto 112:6f327212ef96 557 #define MPU_TYPE_IREGION_Pos 16 /*!< MPU TYPE: IREGION Position */
Kojto 112:6f327212ef96 558 #define MPU_TYPE_IREGION_Msk (0xFFUL << MPU_TYPE_IREGION_Pos) /*!< MPU TYPE: IREGION Mask */
Kojto 112:6f327212ef96 559
Kojto 112:6f327212ef96 560 #define MPU_TYPE_DREGION_Pos 8 /*!< MPU TYPE: DREGION Position */
Kojto 112:6f327212ef96 561 #define MPU_TYPE_DREGION_Msk (0xFFUL << MPU_TYPE_DREGION_Pos) /*!< MPU TYPE: DREGION Mask */
Kojto 112:6f327212ef96 562
Kojto 112:6f327212ef96 563 #define MPU_TYPE_SEPARATE_Pos 0 /*!< MPU TYPE: SEPARATE Position */
Kojto 112:6f327212ef96 564 #define MPU_TYPE_SEPARATE_Msk (1UL /*<< MPU_TYPE_SEPARATE_Pos*/) /*!< MPU TYPE: SEPARATE Mask */
Kojto 112:6f327212ef96 565
Kojto 112:6f327212ef96 566 /* MPU Control Register */
Kojto 112:6f327212ef96 567 #define MPU_CTRL_PRIVDEFENA_Pos 2 /*!< MPU CTRL: PRIVDEFENA Position */
Kojto 112:6f327212ef96 568 #define MPU_CTRL_PRIVDEFENA_Msk (1UL << MPU_CTRL_PRIVDEFENA_Pos) /*!< MPU CTRL: PRIVDEFENA Mask */
Kojto 112:6f327212ef96 569
Kojto 112:6f327212ef96 570 #define MPU_CTRL_HFNMIENA_Pos 1 /*!< MPU CTRL: HFNMIENA Position */
Kojto 112:6f327212ef96 571 #define MPU_CTRL_HFNMIENA_Msk (1UL << MPU_CTRL_HFNMIENA_Pos) /*!< MPU CTRL: HFNMIENA Mask */
Kojto 112:6f327212ef96 572
Kojto 112:6f327212ef96 573 #define MPU_CTRL_ENABLE_Pos 0 /*!< MPU CTRL: ENABLE Position */
Kojto 112:6f327212ef96 574 #define MPU_CTRL_ENABLE_Msk (1UL /*<< MPU_CTRL_ENABLE_Pos*/) /*!< MPU CTRL: ENABLE Mask */
Kojto 112:6f327212ef96 575
Kojto 112:6f327212ef96 576 /* MPU Region Number Register */
Kojto 112:6f327212ef96 577 #define MPU_RNR_REGION_Pos 0 /*!< MPU RNR: REGION Position */
Kojto 112:6f327212ef96 578 #define MPU_RNR_REGION_Msk (0xFFUL /*<< MPU_RNR_REGION_Pos*/) /*!< MPU RNR: REGION Mask */
Kojto 112:6f327212ef96 579
Kojto 112:6f327212ef96 580 /* MPU Region Base Address Register */
Kojto 112:6f327212ef96 581 #define MPU_RBAR_ADDR_Pos 8 /*!< MPU RBAR: ADDR Position */
Kojto 112:6f327212ef96 582 #define MPU_RBAR_ADDR_Msk (0xFFFFFFUL << MPU_RBAR_ADDR_Pos) /*!< MPU RBAR: ADDR Mask */
Kojto 112:6f327212ef96 583
Kojto 112:6f327212ef96 584 #define MPU_RBAR_VALID_Pos 4 /*!< MPU RBAR: VALID Position */
Kojto 112:6f327212ef96 585 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
Kojto 112:6f327212ef96 586
Kojto 112:6f327212ef96 587 #define MPU_RBAR_REGION_Pos 0 /*!< MPU RBAR: REGION Position */
Kojto 112:6f327212ef96 588 #define MPU_RBAR_REGION_Msk (0xFUL /*<< MPU_RBAR_REGION_Pos*/) /*!< MPU RBAR: REGION Mask */
Kojto 112:6f327212ef96 589
Kojto 112:6f327212ef96 590 /* MPU Region Attribute and Size Register */
Kojto 112:6f327212ef96 591 #define MPU_RASR_ATTRS_Pos 16 /*!< MPU RASR: MPU Region Attribute field Position */
Kojto 112:6f327212ef96 592 #define MPU_RASR_ATTRS_Msk (0xFFFFUL << MPU_RASR_ATTRS_Pos) /*!< MPU RASR: MPU Region Attribute field Mask */
Kojto 112:6f327212ef96 593
Kojto 112:6f327212ef96 594 #define MPU_RASR_XN_Pos 28 /*!< MPU RASR: ATTRS.XN Position */
Kojto 112:6f327212ef96 595 #define MPU_RASR_XN_Msk (1UL << MPU_RASR_XN_Pos) /*!< MPU RASR: ATTRS.XN Mask */
Kojto 112:6f327212ef96 596
Kojto 112:6f327212ef96 597 #define MPU_RASR_AP_Pos 24 /*!< MPU RASR: ATTRS.AP Position */
Kojto 112:6f327212ef96 598 #define MPU_RASR_AP_Msk (0x7UL << MPU_RASR_AP_Pos) /*!< MPU RASR: ATTRS.AP Mask */
Kojto 112:6f327212ef96 599
Kojto 112:6f327212ef96 600 #define MPU_RASR_TEX_Pos 19 /*!< MPU RASR: ATTRS.TEX Position */
Kojto 112:6f327212ef96 601 #define MPU_RASR_TEX_Msk (0x7UL << MPU_RASR_TEX_Pos) /*!< MPU RASR: ATTRS.TEX Mask */
Kojto 112:6f327212ef96 602
Kojto 112:6f327212ef96 603 #define MPU_RASR_S_Pos 18 /*!< MPU RASR: ATTRS.S Position */
Kojto 112:6f327212ef96 604 #define MPU_RASR_S_Msk (1UL << MPU_RASR_S_Pos) /*!< MPU RASR: ATTRS.S Mask */
Kojto 112:6f327212ef96 605
Kojto 112:6f327212ef96 606 #define MPU_RASR_C_Pos 17 /*!< MPU RASR: ATTRS.C Position */
Kojto 112:6f327212ef96 607 #define MPU_RASR_C_Msk (1UL << MPU_RASR_C_Pos) /*!< MPU RASR: ATTRS.C Mask */
Kojto 112:6f327212ef96 608
Kojto 112:6f327212ef96 609 #define MPU_RASR_B_Pos 16 /*!< MPU RASR: ATTRS.B Position */
Kojto 112:6f327212ef96 610 #define MPU_RASR_B_Msk (1UL << MPU_RASR_B_Pos) /*!< MPU RASR: ATTRS.B Mask */
Kojto 112:6f327212ef96 611
Kojto 112:6f327212ef96 612 #define MPU_RASR_SRD_Pos 8 /*!< MPU RASR: Sub-Region Disable Position */
Kojto 112:6f327212ef96 613 #define MPU_RASR_SRD_Msk (0xFFUL << MPU_RASR_SRD_Pos) /*!< MPU RASR: Sub-Region Disable Mask */
Kojto 112:6f327212ef96 614
Kojto 112:6f327212ef96 615 #define MPU_RASR_SIZE_Pos 1 /*!< MPU RASR: Region Size Field Position */
Kojto 112:6f327212ef96 616 #define MPU_RASR_SIZE_Msk (0x1FUL << MPU_RASR_SIZE_Pos) /*!< MPU RASR: Region Size Field Mask */
Kojto 112:6f327212ef96 617
Kojto 112:6f327212ef96 618 #define MPU_RASR_ENABLE_Pos 0 /*!< MPU RASR: Region enable bit Position */
Kojto 112:6f327212ef96 619 #define MPU_RASR_ENABLE_Msk (1UL /*<< MPU_RASR_ENABLE_Pos*/) /*!< MPU RASR: Region enable bit Disable Mask */
Kojto 112:6f327212ef96 620
Kojto 112:6f327212ef96 621 /*@} end of group CMSIS_MPU */
Kojto 112:6f327212ef96 622 #endif
Kojto 112:6f327212ef96 623
Kojto 112:6f327212ef96 624
Kojto 112:6f327212ef96 625 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 626 \defgroup CMSIS_CoreDebug Core Debug Registers (CoreDebug)
Kojto 112:6f327212ef96 627 \brief SC000 Core Debug Registers (DCB registers, SHCSR, and DFSR)
Kojto 112:6f327212ef96 628 are only accessible over DAP and not via processor. Therefore
Kojto 112:6f327212ef96 629 they are not covered by the Cortex-M0 header file.
Kojto 112:6f327212ef96 630 @{
Kojto 112:6f327212ef96 631 */
Kojto 112:6f327212ef96 632 /*@} end of group CMSIS_CoreDebug */
Kojto 112:6f327212ef96 633
Kojto 112:6f327212ef96 634
Kojto 112:6f327212ef96 635 /** \ingroup CMSIS_core_register
Kojto 112:6f327212ef96 636 \defgroup CMSIS_core_base Core Definitions
Kojto 112:6f327212ef96 637 \brief Definitions for base addresses, unions, and structures.
Kojto 112:6f327212ef96 638 @{
Kojto 112:6f327212ef96 639 */
Kojto 112:6f327212ef96 640
Kojto 112:6f327212ef96 641 /* Memory mapping of SC000 Hardware */
Kojto 112:6f327212ef96 642 #define SCS_BASE (0xE000E000UL) /*!< System Control Space Base Address */
Kojto 112:6f327212ef96 643 #define SysTick_BASE (SCS_BASE + 0x0010UL) /*!< SysTick Base Address */
Kojto 112:6f327212ef96 644 #define NVIC_BASE (SCS_BASE + 0x0100UL) /*!< NVIC Base Address */
Kojto 112:6f327212ef96 645 #define SCB_BASE (SCS_BASE + 0x0D00UL) /*!< System Control Block Base Address */
Kojto 112:6f327212ef96 646
Kojto 112:6f327212ef96 647 #define SCnSCB ((SCnSCB_Type *) SCS_BASE ) /*!< System control Register not in SCB */
Kojto 112:6f327212ef96 648 #define SCB ((SCB_Type *) SCB_BASE ) /*!< SCB configuration struct */
Kojto 112:6f327212ef96 649 #define SysTick ((SysTick_Type *) SysTick_BASE ) /*!< SysTick configuration struct */
Kojto 112:6f327212ef96 650 #define NVIC ((NVIC_Type *) NVIC_BASE ) /*!< NVIC configuration struct */
Kojto 112:6f327212ef96 651
Kojto 112:6f327212ef96 652 #if (__MPU_PRESENT == 1)
Kojto 112:6f327212ef96 653 #define MPU_BASE (SCS_BASE + 0x0D90UL) /*!< Memory Protection Unit */
Kojto 112:6f327212ef96 654 #define MPU ((MPU_Type *) MPU_BASE ) /*!< Memory Protection Unit */
Kojto 112:6f327212ef96 655 #endif
Kojto 112:6f327212ef96 656
Kojto 112:6f327212ef96 657 /*@} */
Kojto 112:6f327212ef96 658
Kojto 112:6f327212ef96 659
Kojto 112:6f327212ef96 660
Kojto 112:6f327212ef96 661 /*******************************************************************************
Kojto 112:6f327212ef96 662 * Hardware Abstraction Layer
Kojto 112:6f327212ef96 663 Core Function Interface contains:
Kojto 112:6f327212ef96 664 - Core NVIC Functions
Kojto 112:6f327212ef96 665 - Core SysTick Functions
Kojto 112:6f327212ef96 666 - Core Register Access Functions
Kojto 112:6f327212ef96 667 ******************************************************************************/
Kojto 112:6f327212ef96 668 /** \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
Kojto 112:6f327212ef96 669 */
Kojto 112:6f327212ef96 670
Kojto 112:6f327212ef96 671
Kojto 112:6f327212ef96 672
Kojto 112:6f327212ef96 673 /* ########################## NVIC functions #################################### */
Kojto 112:6f327212ef96 674 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 112:6f327212ef96 675 \defgroup CMSIS_Core_NVICFunctions NVIC Functions
Kojto 112:6f327212ef96 676 \brief Functions that manage interrupts and exceptions via the NVIC.
Kojto 112:6f327212ef96 677 @{
Kojto 112:6f327212ef96 678 */
Kojto 112:6f327212ef96 679
Kojto 112:6f327212ef96 680 /* Interrupt Priorities are WORD accessible only under ARMv6M */
Kojto 112:6f327212ef96 681 /* The following MACROS handle generation of the register offset and byte masks */
Kojto 112:6f327212ef96 682 #define _BIT_SHIFT(IRQn) ( ((((uint32_t)(int32_t)(IRQn)) ) & 0x03UL) * 8UL)
Kojto 112:6f327212ef96 683 #define _SHP_IDX(IRQn) ( (((((uint32_t)(int32_t)(IRQn)) & 0x0FUL)-8UL) >> 2UL) )
Kojto 112:6f327212ef96 684 #define _IP_IDX(IRQn) ( (((uint32_t)(int32_t)(IRQn)) >> 2UL) )
Kojto 112:6f327212ef96 685
Kojto 112:6f327212ef96 686
Kojto 112:6f327212ef96 687 /** \brief Enable External Interrupt
Kojto 112:6f327212ef96 688
Kojto 112:6f327212ef96 689 The function enables a device-specific interrupt in the NVIC interrupt controller.
Kojto 112:6f327212ef96 690
Kojto 112:6f327212ef96 691 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 112:6f327212ef96 692 */
Kojto 112:6f327212ef96 693 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)
Kojto 112:6f327212ef96 694 {
Kojto 112:6f327212ef96 695 NVIC->ISER[0] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
Kojto 112:6f327212ef96 696 }
Kojto 112:6f327212ef96 697
Kojto 112:6f327212ef96 698
Kojto 112:6f327212ef96 699 /** \brief Disable External Interrupt
Kojto 112:6f327212ef96 700
Kojto 112:6f327212ef96 701 The function disables a device-specific interrupt in the NVIC interrupt controller.
Kojto 112:6f327212ef96 702
Kojto 112:6f327212ef96 703 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 112:6f327212ef96 704 */
Kojto 112:6f327212ef96 705 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)
Kojto 112:6f327212ef96 706 {
Kojto 112:6f327212ef96 707 NVIC->ICER[0] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
<> 131:faff56e089b2 708 __DSB();
<> 131:faff56e089b2 709 __ISB();
Kojto 112:6f327212ef96 710 }
Kojto 112:6f327212ef96 711
Kojto 112:6f327212ef96 712
Kojto 112:6f327212ef96 713 /** \brief Get Pending Interrupt
Kojto 112:6f327212ef96 714
Kojto 112:6f327212ef96 715 The function reads the pending register in the NVIC and returns the pending bit
Kojto 112:6f327212ef96 716 for the specified interrupt.
Kojto 112:6f327212ef96 717
Kojto 112:6f327212ef96 718 \param [in] IRQn Interrupt number.
Kojto 112:6f327212ef96 719
Kojto 112:6f327212ef96 720 \return 0 Interrupt status is not pending.
Kojto 112:6f327212ef96 721 \return 1 Interrupt status is pending.
Kojto 112:6f327212ef96 722 */
Kojto 112:6f327212ef96 723 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)
Kojto 112:6f327212ef96 724 {
Kojto 112:6f327212ef96 725 return((uint32_t)(((NVIC->ISPR[0] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
Kojto 112:6f327212ef96 726 }
Kojto 112:6f327212ef96 727
Kojto 112:6f327212ef96 728
Kojto 112:6f327212ef96 729 /** \brief Set Pending Interrupt
Kojto 112:6f327212ef96 730
Kojto 112:6f327212ef96 731 The function sets the pending bit of an external interrupt.
Kojto 112:6f327212ef96 732
Kojto 112:6f327212ef96 733 \param [in] IRQn Interrupt number. Value cannot be negative.
Kojto 112:6f327212ef96 734 */
Kojto 112:6f327212ef96 735 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)
Kojto 112:6f327212ef96 736 {
Kojto 112:6f327212ef96 737 NVIC->ISPR[0] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
Kojto 112:6f327212ef96 738 }
Kojto 112:6f327212ef96 739
Kojto 112:6f327212ef96 740
Kojto 112:6f327212ef96 741 /** \brief Clear Pending Interrupt
Kojto 112:6f327212ef96 742
Kojto 112:6f327212ef96 743 The function clears the pending bit of an external interrupt.
Kojto 112:6f327212ef96 744
Kojto 112:6f327212ef96 745 \param [in] IRQn External interrupt number. Value cannot be negative.
Kojto 112:6f327212ef96 746 */
Kojto 112:6f327212ef96 747 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)
Kojto 112:6f327212ef96 748 {
Kojto 112:6f327212ef96 749 NVIC->ICPR[0] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
Kojto 112:6f327212ef96 750 }
Kojto 112:6f327212ef96 751
Kojto 112:6f327212ef96 752
Kojto 112:6f327212ef96 753 /** \brief Set Interrupt Priority
Kojto 112:6f327212ef96 754
Kojto 112:6f327212ef96 755 The function sets the priority of an interrupt.
Kojto 112:6f327212ef96 756
Kojto 112:6f327212ef96 757 \note The priority cannot be set for every core interrupt.
Kojto 112:6f327212ef96 758
Kojto 112:6f327212ef96 759 \param [in] IRQn Interrupt number.
Kojto 112:6f327212ef96 760 \param [in] priority Priority to set.
Kojto 112:6f327212ef96 761 */
Kojto 112:6f327212ef96 762 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
Kojto 112:6f327212ef96 763 {
Kojto 112:6f327212ef96 764 if((int32_t)(IRQn) < 0) {
Kojto 112:6f327212ef96 765 SCB->SHP[_SHP_IDX(IRQn)] = ((uint32_t)(SCB->SHP[_SHP_IDX(IRQn)] & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
Kojto 112:6f327212ef96 766 (((priority << (8 - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
Kojto 112:6f327212ef96 767 }
Kojto 112:6f327212ef96 768 else {
Kojto 112:6f327212ef96 769 NVIC->IP[_IP_IDX(IRQn)] = ((uint32_t)(NVIC->IP[_IP_IDX(IRQn)] & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
Kojto 112:6f327212ef96 770 (((priority << (8 - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
Kojto 112:6f327212ef96 771 }
Kojto 112:6f327212ef96 772 }
Kojto 112:6f327212ef96 773
Kojto 112:6f327212ef96 774
Kojto 112:6f327212ef96 775 /** \brief Get Interrupt Priority
Kojto 112:6f327212ef96 776
Kojto 112:6f327212ef96 777 The function reads the priority of an interrupt. The interrupt
Kojto 112:6f327212ef96 778 number can be positive to specify an external (device specific)
Kojto 112:6f327212ef96 779 interrupt, or negative to specify an internal (core) interrupt.
Kojto 112:6f327212ef96 780
Kojto 112:6f327212ef96 781
Kojto 112:6f327212ef96 782 \param [in] IRQn Interrupt number.
Kojto 112:6f327212ef96 783 \return Interrupt Priority. Value is aligned automatically to the implemented
Kojto 112:6f327212ef96 784 priority bits of the microcontroller.
Kojto 112:6f327212ef96 785 */
Kojto 112:6f327212ef96 786 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)
Kojto 112:6f327212ef96 787 {
Kojto 112:6f327212ef96 788
Kojto 112:6f327212ef96 789 if((int32_t)(IRQn) < 0) {
Kojto 112:6f327212ef96 790 return((uint32_t)(((SCB->SHP[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8 - __NVIC_PRIO_BITS)));
Kojto 112:6f327212ef96 791 }
Kojto 112:6f327212ef96 792 else {
Kojto 112:6f327212ef96 793 return((uint32_t)(((NVIC->IP[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8 - __NVIC_PRIO_BITS)));
Kojto 112:6f327212ef96 794 }
Kojto 112:6f327212ef96 795 }
Kojto 112:6f327212ef96 796
Kojto 112:6f327212ef96 797
Kojto 112:6f327212ef96 798 /** \brief System Reset
Kojto 112:6f327212ef96 799
Kojto 112:6f327212ef96 800 The function initiates a system reset request to reset the MCU.
Kojto 112:6f327212ef96 801 */
Kojto 112:6f327212ef96 802 __STATIC_INLINE void NVIC_SystemReset(void)
Kojto 112:6f327212ef96 803 {
Kojto 112:6f327212ef96 804 __DSB(); /* Ensure all outstanding memory accesses included
Kojto 112:6f327212ef96 805 buffered write are completed before reset */
Kojto 112:6f327212ef96 806 SCB->AIRCR = ((0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
Kojto 112:6f327212ef96 807 SCB_AIRCR_SYSRESETREQ_Msk);
Kojto 112:6f327212ef96 808 __DSB(); /* Ensure completion of memory access */
Kojto 112:6f327212ef96 809 while(1) { __NOP(); } /* wait until reset */
Kojto 112:6f327212ef96 810 }
Kojto 112:6f327212ef96 811
Kojto 112:6f327212ef96 812 /*@} end of CMSIS_Core_NVICFunctions */
Kojto 112:6f327212ef96 813
Kojto 112:6f327212ef96 814
Kojto 112:6f327212ef96 815
Kojto 112:6f327212ef96 816 /* ################################## SysTick function ############################################ */
Kojto 112:6f327212ef96 817 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 112:6f327212ef96 818 \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
Kojto 112:6f327212ef96 819 \brief Functions that configure the System.
Kojto 112:6f327212ef96 820 @{
Kojto 112:6f327212ef96 821 */
Kojto 112:6f327212ef96 822
Kojto 112:6f327212ef96 823 #if (__Vendor_SysTickConfig == 0)
Kojto 112:6f327212ef96 824
Kojto 112:6f327212ef96 825 /** \brief System Tick Configuration
Kojto 112:6f327212ef96 826
Kojto 112:6f327212ef96 827 The function initializes the System Timer and its interrupt, and starts the System Tick Timer.
Kojto 112:6f327212ef96 828 Counter is in free running mode to generate periodic interrupts.
Kojto 112:6f327212ef96 829
Kojto 112:6f327212ef96 830 \param [in] ticks Number of ticks between two interrupts.
Kojto 112:6f327212ef96 831
Kojto 112:6f327212ef96 832 \return 0 Function succeeded.
Kojto 112:6f327212ef96 833 \return 1 Function failed.
Kojto 112:6f327212ef96 834
Kojto 112:6f327212ef96 835 \note When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
Kojto 112:6f327212ef96 836 function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
Kojto 112:6f327212ef96 837 must contain a vendor-specific implementation of this function.
Kojto 112:6f327212ef96 838
Kojto 112:6f327212ef96 839 */
Kojto 112:6f327212ef96 840 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
Kojto 112:6f327212ef96 841 {
Kojto 112:6f327212ef96 842 if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk) {return (1UL);} /* Reload value impossible */
Kojto 112:6f327212ef96 843
Kojto 112:6f327212ef96 844 SysTick->LOAD = (uint32_t)(ticks - 1UL); /* set reload register */
Kojto 112:6f327212ef96 845 NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
Kojto 112:6f327212ef96 846 SysTick->VAL = 0UL; /* Load the SysTick Counter Value */
Kojto 112:6f327212ef96 847 SysTick->CTRL = SysTick_CTRL_CLKSOURCE_Msk |
Kojto 112:6f327212ef96 848 SysTick_CTRL_TICKINT_Msk |
Kojto 112:6f327212ef96 849 SysTick_CTRL_ENABLE_Msk; /* Enable SysTick IRQ and SysTick Timer */
Kojto 112:6f327212ef96 850 return (0UL); /* Function successful */
Kojto 112:6f327212ef96 851 }
Kojto 112:6f327212ef96 852
Kojto 112:6f327212ef96 853 #endif
Kojto 112:6f327212ef96 854
Kojto 112:6f327212ef96 855 /*@} end of CMSIS_Core_SysTickFunctions */
Kojto 112:6f327212ef96 856
Kojto 112:6f327212ef96 857
Kojto 112:6f327212ef96 858
Kojto 112:6f327212ef96 859
Kojto 112:6f327212ef96 860 #ifdef __cplusplus
Kojto 112:6f327212ef96 861 }
Kojto 112:6f327212ef96 862 #endif
Kojto 112:6f327212ef96 863
Kojto 112:6f327212ef96 864 #endif /* __CORE_SC000_H_DEPENDANT */
Kojto 112:6f327212ef96 865
Kojto 112:6f327212ef96 866 #endif /* __CMSIS_GENERIC */