The official Mbed 2 C/C++ SDK provides the software platform and libraries to build your applications.

Dependents:   hello SerialTestv11 SerialTestv12 Sierpinski ... more

mbed 2

This is the mbed 2 library. If you'd like to learn about Mbed OS please see the mbed-os docs.

Committer:
Kojto
Date:
Tue Feb 14 11:24:20 2017 +0000
Revision:
136:ef9c61f8c49f
Parent:
130:d75b3fe1f5cb
Release 136 of the mbed library

Ports for Upcoming Targets


Fixes and Changes

3432: Target STM USBHOST support https://github.com/ARMmbed/mbed-os/pull/3432
3181: NUCLEO_F207ZG extending PeripheralPins.c: all available alternate functions can be used now https://github.com/ARMmbed/mbed-os/pull/3181
3626: NUCLEO_F412ZG : Add USB Device +Host https://github.com/ARMmbed/mbed-os/pull/3626
3628: Fix warnings https://github.com/ARMmbed/mbed-os/pull/3628
3629: STM32: L0 LL layer https://github.com/ARMmbed/mbed-os/pull/3629
3632: IDE Export support for platform VK_RZ_A1H https://github.com/ARMmbed/mbed-os/pull/3632
3642: Missing IRQ pin fix for platform VK_RZ_A1H https://github.com/ARMmbed/mbed-os/pull/3642
3664: Fix ncs36510 sleep definitions https://github.com/ARMmbed/mbed-os/pull/3664
3655: [STM32F4] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3655
3657: [STM32L4] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3657
3658: [STM32F3] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3658
3685: STM32: I2C: reset state machine https://github.com/ARMmbed/mbed-os/pull/3685
3692: uVisor: Standardize available legacy heap and stack https://github.com/ARMmbed/mbed-os/pull/3692
3621: Fix for #2884, LPC824: export to LPCXpresso, target running with wron https://github.com/ARMmbed/mbed-os/pull/3621
3649: [STM32F7] Modify folder structure https://github.com/ARMmbed/mbed-os/pull/3649
3695: Enforce device_name is valid in targets.json https://github.com/ARMmbed/mbed-os/pull/3695
3723: NCS36510: spi_format function bug fix https://github.com/ARMmbed/mbed-os/pull/3723

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 112:6f327212ef96 1 /**************************************************************************//**
Kojto 112:6f327212ef96 2 * @file core_caFunc.h
Kojto 112:6f327212ef96 3 * @brief CMSIS Cortex-A Core Function Access Header File
Kojto 112:6f327212ef96 4 * @version V3.10
Kojto 112:6f327212ef96 5 * @date 30 Oct 2013
Kojto 112:6f327212ef96 6 *
Kojto 112:6f327212ef96 7 * @note
Kojto 112:6f327212ef96 8 *
Kojto 112:6f327212ef96 9 ******************************************************************************/
Kojto 112:6f327212ef96 10 /* Copyright (c) 2009 - 2013 ARM LIMITED
Kojto 112:6f327212ef96 11
Kojto 112:6f327212ef96 12 All rights reserved.
Kojto 112:6f327212ef96 13 Redistribution and use in source and binary forms, with or without
Kojto 112:6f327212ef96 14 modification, are permitted provided that the following conditions are met:
Kojto 112:6f327212ef96 15 - Redistributions of source code must retain the above copyright
Kojto 112:6f327212ef96 16 notice, this list of conditions and the following disclaimer.
Kojto 112:6f327212ef96 17 - Redistributions in binary form must reproduce the above copyright
Kojto 112:6f327212ef96 18 notice, this list of conditions and the following disclaimer in the
Kojto 112:6f327212ef96 19 documentation and/or other materials provided with the distribution.
Kojto 112:6f327212ef96 20 - Neither the name of ARM nor the names of its contributors may be used
Kojto 112:6f327212ef96 21 to endorse or promote products derived from this software without
Kojto 112:6f327212ef96 22 specific prior written permission.
Kojto 112:6f327212ef96 23 *
Kojto 112:6f327212ef96 24 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 112:6f327212ef96 25 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 112:6f327212ef96 26 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
Kojto 112:6f327212ef96 27 ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE
Kojto 112:6f327212ef96 28 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
Kojto 112:6f327212ef96 29 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
Kojto 112:6f327212ef96 30 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
Kojto 112:6f327212ef96 31 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
Kojto 112:6f327212ef96 32 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
Kojto 112:6f327212ef96 33 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
Kojto 112:6f327212ef96 34 POSSIBILITY OF SUCH DAMAGE.
Kojto 112:6f327212ef96 35 ---------------------------------------------------------------------------*/
Kojto 112:6f327212ef96 36
Kojto 112:6f327212ef96 37
Kojto 112:6f327212ef96 38 #ifndef __CORE_CAFUNC_H__
Kojto 112:6f327212ef96 39 #define __CORE_CAFUNC_H__
Kojto 112:6f327212ef96 40
Kojto 112:6f327212ef96 41
Kojto 112:6f327212ef96 42 /* ########################### Core Function Access ########################### */
Kojto 112:6f327212ef96 43 /** \ingroup CMSIS_Core_FunctionInterface
Kojto 112:6f327212ef96 44 \defgroup CMSIS_Core_RegAccFunctions CMSIS Core Register Access Functions
Kojto 112:6f327212ef96 45 @{
Kojto 112:6f327212ef96 46 */
Kojto 112:6f327212ef96 47
Kojto 112:6f327212ef96 48 #if defined ( __CC_ARM ) /*------------------RealView Compiler -----------------*/
Kojto 112:6f327212ef96 49 /* ARM armcc specific functions */
Kojto 112:6f327212ef96 50
Kojto 112:6f327212ef96 51 #if (__ARMCC_VERSION < 400677)
Kojto 112:6f327212ef96 52 #error "Please use ARM Compiler Toolchain V4.0.677 or later!"
Kojto 112:6f327212ef96 53 #endif
Kojto 112:6f327212ef96 54
Kojto 112:6f327212ef96 55 #define MODE_USR 0x10
Kojto 112:6f327212ef96 56 #define MODE_FIQ 0x11
Kojto 112:6f327212ef96 57 #define MODE_IRQ 0x12
Kojto 112:6f327212ef96 58 #define MODE_SVC 0x13
Kojto 112:6f327212ef96 59 #define MODE_MON 0x16
Kojto 112:6f327212ef96 60 #define MODE_ABT 0x17
Kojto 112:6f327212ef96 61 #define MODE_HYP 0x1A
Kojto 112:6f327212ef96 62 #define MODE_UND 0x1B
Kojto 112:6f327212ef96 63 #define MODE_SYS 0x1F
Kojto 112:6f327212ef96 64
Kojto 112:6f327212ef96 65 /** \brief Get APSR Register
Kojto 112:6f327212ef96 66
Kojto 112:6f327212ef96 67 This function returns the content of the APSR Register.
Kojto 112:6f327212ef96 68
Kojto 112:6f327212ef96 69 \return APSR Register value
Kojto 112:6f327212ef96 70 */
Kojto 112:6f327212ef96 71 __STATIC_INLINE uint32_t __get_APSR(void)
Kojto 112:6f327212ef96 72 {
Kojto 112:6f327212ef96 73 register uint32_t __regAPSR __ASM("apsr");
Kojto 112:6f327212ef96 74 return(__regAPSR);
Kojto 112:6f327212ef96 75 }
Kojto 112:6f327212ef96 76
Kojto 112:6f327212ef96 77
Kojto 112:6f327212ef96 78 /** \brief Get CPSR Register
Kojto 112:6f327212ef96 79
Kojto 112:6f327212ef96 80 This function returns the content of the CPSR Register.
Kojto 112:6f327212ef96 81
Kojto 112:6f327212ef96 82 \return CPSR Register value
Kojto 112:6f327212ef96 83 */
Kojto 112:6f327212ef96 84 __STATIC_INLINE uint32_t __get_CPSR(void)
Kojto 112:6f327212ef96 85 {
Kojto 112:6f327212ef96 86 register uint32_t __regCPSR __ASM("cpsr");
Kojto 112:6f327212ef96 87 return(__regCPSR);
Kojto 112:6f327212ef96 88 }
Kojto 112:6f327212ef96 89
Kojto 112:6f327212ef96 90 /** \brief Set Stack Pointer
Kojto 112:6f327212ef96 91
Kojto 112:6f327212ef96 92 This function assigns the given value to the current stack pointer.
Kojto 112:6f327212ef96 93
Kojto 112:6f327212ef96 94 \param [in] topOfStack Stack Pointer value to set
Kojto 112:6f327212ef96 95 */
Kojto 112:6f327212ef96 96 register uint32_t __regSP __ASM("sp");
Kojto 112:6f327212ef96 97 __STATIC_INLINE void __set_SP(uint32_t topOfStack)
Kojto 112:6f327212ef96 98 {
Kojto 112:6f327212ef96 99 __regSP = topOfStack;
Kojto 112:6f327212ef96 100 }
Kojto 112:6f327212ef96 101
Kojto 112:6f327212ef96 102
Kojto 112:6f327212ef96 103 /** \brief Get link register
Kojto 112:6f327212ef96 104
Kojto 112:6f327212ef96 105 This function returns the value of the link register
Kojto 112:6f327212ef96 106
Kojto 112:6f327212ef96 107 \return Value of link register
Kojto 112:6f327212ef96 108 */
Kojto 112:6f327212ef96 109 register uint32_t __reglr __ASM("lr");
Kojto 112:6f327212ef96 110 __STATIC_INLINE uint32_t __get_LR(void)
Kojto 112:6f327212ef96 111 {
Kojto 112:6f327212ef96 112 return(__reglr);
Kojto 112:6f327212ef96 113 }
Kojto 112:6f327212ef96 114
Kojto 112:6f327212ef96 115 /** \brief Set link register
Kojto 112:6f327212ef96 116
Kojto 112:6f327212ef96 117 This function sets the value of the link register
Kojto 112:6f327212ef96 118
Kojto 112:6f327212ef96 119 \param [in] lr LR value to set
Kojto 112:6f327212ef96 120 */
Kojto 112:6f327212ef96 121 __STATIC_INLINE void __set_LR(uint32_t lr)
Kojto 112:6f327212ef96 122 {
Kojto 112:6f327212ef96 123 __reglr = lr;
Kojto 112:6f327212ef96 124 }
Kojto 112:6f327212ef96 125
Kojto 112:6f327212ef96 126 /** \brief Set Process Stack Pointer
Kojto 112:6f327212ef96 127
Kojto 112:6f327212ef96 128 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 112:6f327212ef96 129
Kojto 112:6f327212ef96 130 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 112:6f327212ef96 131 */
Kojto 112:6f327212ef96 132 __STATIC_ASM void __set_PSP(uint32_t topOfProcStack)
Kojto 112:6f327212ef96 133 {
Kojto 112:6f327212ef96 134 ARM
Kojto 112:6f327212ef96 135 PRESERVE8
Kojto 112:6f327212ef96 136
Kojto 112:6f327212ef96 137 BIC R0, R0, #7 ;ensure stack is 8-byte aligned
Kojto 112:6f327212ef96 138 MRS R1, CPSR
Kojto 112:6f327212ef96 139 CPS #MODE_SYS ;no effect in USR mode
Kojto 112:6f327212ef96 140 MOV SP, R0
Kojto 112:6f327212ef96 141 MSR CPSR_c, R1 ;no effect in USR mode
Kojto 112:6f327212ef96 142 ISB
Kojto 112:6f327212ef96 143 BX LR
Kojto 112:6f327212ef96 144
Kojto 112:6f327212ef96 145 }
Kojto 112:6f327212ef96 146
Kojto 112:6f327212ef96 147 /** \brief Set User Mode
Kojto 112:6f327212ef96 148
Kojto 112:6f327212ef96 149 This function changes the processor state to User Mode
Kojto 112:6f327212ef96 150 */
Kojto 112:6f327212ef96 151 __STATIC_ASM void __set_CPS_USR(void)
Kojto 112:6f327212ef96 152 {
Kojto 112:6f327212ef96 153 ARM
Kojto 112:6f327212ef96 154
Kojto 112:6f327212ef96 155 CPS #MODE_USR
Kojto 112:6f327212ef96 156 BX LR
Kojto 112:6f327212ef96 157 }
Kojto 112:6f327212ef96 158
Kojto 112:6f327212ef96 159
Kojto 112:6f327212ef96 160 /** \brief Enable FIQ
Kojto 112:6f327212ef96 161
Kojto 112:6f327212ef96 162 This function enables FIQ interrupts by clearing the F-bit in the CPSR.
Kojto 112:6f327212ef96 163 Can only be executed in Privileged modes.
Kojto 112:6f327212ef96 164 */
Kojto 112:6f327212ef96 165 #define __enable_fault_irq __enable_fiq
Kojto 112:6f327212ef96 166
Kojto 112:6f327212ef96 167
Kojto 112:6f327212ef96 168 /** \brief Disable FIQ
Kojto 112:6f327212ef96 169
Kojto 112:6f327212ef96 170 This function disables FIQ interrupts by setting the F-bit in the CPSR.
Kojto 112:6f327212ef96 171 Can only be executed in Privileged modes.
Kojto 112:6f327212ef96 172 */
Kojto 112:6f327212ef96 173 #define __disable_fault_irq __disable_fiq
Kojto 112:6f327212ef96 174
Kojto 112:6f327212ef96 175
Kojto 112:6f327212ef96 176 /** \brief Get FPSCR
Kojto 112:6f327212ef96 177
Kojto 112:6f327212ef96 178 This function returns the current value of the Floating Point Status/Control register.
Kojto 112:6f327212ef96 179
Kojto 112:6f327212ef96 180 \return Floating Point Status/Control register value
Kojto 112:6f327212ef96 181 */
Kojto 112:6f327212ef96 182 __STATIC_INLINE uint32_t __get_FPSCR(void)
Kojto 112:6f327212ef96 183 {
Kojto 112:6f327212ef96 184 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 112:6f327212ef96 185 register uint32_t __regfpscr __ASM("fpscr");
Kojto 112:6f327212ef96 186 return(__regfpscr);
Kojto 112:6f327212ef96 187 #else
Kojto 112:6f327212ef96 188 return(0);
Kojto 112:6f327212ef96 189 #endif
Kojto 112:6f327212ef96 190 }
Kojto 112:6f327212ef96 191
Kojto 112:6f327212ef96 192
Kojto 112:6f327212ef96 193 /** \brief Set FPSCR
Kojto 112:6f327212ef96 194
Kojto 112:6f327212ef96 195 This function assigns the given value to the Floating Point Status/Control register.
Kojto 112:6f327212ef96 196
Kojto 112:6f327212ef96 197 \param [in] fpscr Floating Point Status/Control value to set
Kojto 112:6f327212ef96 198 */
Kojto 112:6f327212ef96 199 __STATIC_INLINE void __set_FPSCR(uint32_t fpscr)
Kojto 112:6f327212ef96 200 {
Kojto 112:6f327212ef96 201 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 112:6f327212ef96 202 register uint32_t __regfpscr __ASM("fpscr");
Kojto 112:6f327212ef96 203 __regfpscr = (fpscr);
Kojto 112:6f327212ef96 204 #endif
Kojto 112:6f327212ef96 205 }
Kojto 112:6f327212ef96 206
Kojto 112:6f327212ef96 207 /** \brief Get FPEXC
Kojto 112:6f327212ef96 208
Kojto 112:6f327212ef96 209 This function returns the current value of the Floating Point Exception Control register.
Kojto 112:6f327212ef96 210
Kojto 112:6f327212ef96 211 \return Floating Point Exception Control register value
Kojto 112:6f327212ef96 212 */
Kojto 112:6f327212ef96 213 __STATIC_INLINE uint32_t __get_FPEXC(void)
Kojto 112:6f327212ef96 214 {
Kojto 112:6f327212ef96 215 #if (__FPU_PRESENT == 1)
Kojto 112:6f327212ef96 216 register uint32_t __regfpexc __ASM("fpexc");
Kojto 112:6f327212ef96 217 return(__regfpexc);
Kojto 112:6f327212ef96 218 #else
Kojto 112:6f327212ef96 219 return(0);
Kojto 112:6f327212ef96 220 #endif
Kojto 112:6f327212ef96 221 }
Kojto 112:6f327212ef96 222
Kojto 112:6f327212ef96 223
Kojto 112:6f327212ef96 224 /** \brief Set FPEXC
Kojto 112:6f327212ef96 225
Kojto 112:6f327212ef96 226 This function assigns the given value to the Floating Point Exception Control register.
Kojto 112:6f327212ef96 227
Kojto 112:6f327212ef96 228 \param [in] fpscr Floating Point Exception Control value to set
Kojto 112:6f327212ef96 229 */
Kojto 112:6f327212ef96 230 __STATIC_INLINE void __set_FPEXC(uint32_t fpexc)
Kojto 112:6f327212ef96 231 {
Kojto 112:6f327212ef96 232 #if (__FPU_PRESENT == 1)
Kojto 112:6f327212ef96 233 register uint32_t __regfpexc __ASM("fpexc");
Kojto 112:6f327212ef96 234 __regfpexc = (fpexc);
Kojto 112:6f327212ef96 235 #endif
Kojto 112:6f327212ef96 236 }
Kojto 112:6f327212ef96 237
Kojto 112:6f327212ef96 238 /** \brief Get CPACR
Kojto 112:6f327212ef96 239
Kojto 112:6f327212ef96 240 This function returns the current value of the Coprocessor Access Control register.
Kojto 112:6f327212ef96 241
Kojto 112:6f327212ef96 242 \return Coprocessor Access Control register value
Kojto 112:6f327212ef96 243 */
Kojto 112:6f327212ef96 244 __STATIC_INLINE uint32_t __get_CPACR(void)
Kojto 112:6f327212ef96 245 {
Kojto 112:6f327212ef96 246 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 112:6f327212ef96 247 return __regCPACR;
Kojto 112:6f327212ef96 248 }
Kojto 112:6f327212ef96 249
Kojto 112:6f327212ef96 250 /** \brief Set CPACR
Kojto 112:6f327212ef96 251
Kojto 112:6f327212ef96 252 This function assigns the given value to the Coprocessor Access Control register.
Kojto 112:6f327212ef96 253
Kojto 112:6f327212ef96 254 \param [in] cpacr Coprocessor Acccess Control value to set
Kojto 112:6f327212ef96 255 */
Kojto 112:6f327212ef96 256 __STATIC_INLINE void __set_CPACR(uint32_t cpacr)
Kojto 112:6f327212ef96 257 {
Kojto 112:6f327212ef96 258 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 112:6f327212ef96 259 __regCPACR = cpacr;
Kojto 112:6f327212ef96 260 __ISB();
Kojto 112:6f327212ef96 261 }
Kojto 112:6f327212ef96 262
Kojto 112:6f327212ef96 263 /** \brief Get CBAR
Kojto 112:6f327212ef96 264
Kojto 112:6f327212ef96 265 This function returns the value of the Configuration Base Address register.
Kojto 112:6f327212ef96 266
Kojto 112:6f327212ef96 267 \return Configuration Base Address register value
Kojto 112:6f327212ef96 268 */
Kojto 112:6f327212ef96 269 __STATIC_INLINE uint32_t __get_CBAR() {
Kojto 112:6f327212ef96 270 register uint32_t __regCBAR __ASM("cp15:4:c15:c0:0");
Kojto 112:6f327212ef96 271 return(__regCBAR);
Kojto 112:6f327212ef96 272 }
Kojto 112:6f327212ef96 273
Kojto 112:6f327212ef96 274 /** \brief Get TTBR0
Kojto 112:6f327212ef96 275
Kojto 112:6f327212ef96 276 This function returns the value of the Translation Table Base Register 0.
Kojto 112:6f327212ef96 277
Kojto 112:6f327212ef96 278 \return Translation Table Base Register 0 value
Kojto 112:6f327212ef96 279 */
Kojto 112:6f327212ef96 280 __STATIC_INLINE uint32_t __get_TTBR0() {
Kojto 112:6f327212ef96 281 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 112:6f327212ef96 282 return(__regTTBR0);
Kojto 112:6f327212ef96 283 }
Kojto 112:6f327212ef96 284
Kojto 112:6f327212ef96 285 /** \brief Set TTBR0
Kojto 112:6f327212ef96 286
Kojto 112:6f327212ef96 287 This function assigns the given value to the Translation Table Base Register 0.
Kojto 112:6f327212ef96 288
Kojto 112:6f327212ef96 289 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 112:6f327212ef96 290 */
Kojto 112:6f327212ef96 291 __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 112:6f327212ef96 292 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 112:6f327212ef96 293 __regTTBR0 = ttbr0;
Kojto 112:6f327212ef96 294 __ISB();
Kojto 112:6f327212ef96 295 }
Kojto 112:6f327212ef96 296
Kojto 112:6f327212ef96 297 /** \brief Get DACR
Kojto 112:6f327212ef96 298
Kojto 112:6f327212ef96 299 This function returns the value of the Domain Access Control Register.
Kojto 112:6f327212ef96 300
Kojto 112:6f327212ef96 301 \return Domain Access Control Register value
Kojto 112:6f327212ef96 302 */
Kojto 112:6f327212ef96 303 __STATIC_INLINE uint32_t __get_DACR() {
Kojto 112:6f327212ef96 304 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 112:6f327212ef96 305 return(__regDACR);
Kojto 112:6f327212ef96 306 }
Kojto 112:6f327212ef96 307
Kojto 112:6f327212ef96 308 /** \brief Set DACR
Kojto 112:6f327212ef96 309
Kojto 112:6f327212ef96 310 This function assigns the given value to the Domain Access Control Register.
Kojto 112:6f327212ef96 311
Kojto 112:6f327212ef96 312 \param [in] dacr Domain Access Control Register value to set
Kojto 112:6f327212ef96 313 */
Kojto 112:6f327212ef96 314 __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 112:6f327212ef96 315 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 112:6f327212ef96 316 __regDACR = dacr;
Kojto 112:6f327212ef96 317 __ISB();
Kojto 112:6f327212ef96 318 }
Kojto 112:6f327212ef96 319
Kojto 112:6f327212ef96 320 /******************************** Cache and BTAC enable ****************************************************/
Kojto 112:6f327212ef96 321
Kojto 112:6f327212ef96 322 /** \brief Set SCTLR
Kojto 112:6f327212ef96 323
Kojto 112:6f327212ef96 324 This function assigns the given value to the System Control Register.
Kojto 112:6f327212ef96 325
Kojto 112:6f327212ef96 326 \param [in] sctlr System Control Register value to set
Kojto 112:6f327212ef96 327 */
Kojto 112:6f327212ef96 328 __STATIC_INLINE void __set_SCTLR(uint32_t sctlr)
Kojto 112:6f327212ef96 329 {
Kojto 112:6f327212ef96 330 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 112:6f327212ef96 331 __regSCTLR = sctlr;
Kojto 112:6f327212ef96 332 }
Kojto 112:6f327212ef96 333
Kojto 112:6f327212ef96 334 /** \brief Get SCTLR
Kojto 112:6f327212ef96 335
Kojto 112:6f327212ef96 336 This function returns the value of the System Control Register.
Kojto 112:6f327212ef96 337
Kojto 112:6f327212ef96 338 \return System Control Register value
Kojto 112:6f327212ef96 339 */
Kojto 112:6f327212ef96 340 __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 112:6f327212ef96 341 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 112:6f327212ef96 342 return(__regSCTLR);
Kojto 112:6f327212ef96 343 }
Kojto 112:6f327212ef96 344
Kojto 112:6f327212ef96 345 /** \brief Enable Caches
Kojto 112:6f327212ef96 346
Kojto 112:6f327212ef96 347 Enable Caches
Kojto 112:6f327212ef96 348 */
Kojto 112:6f327212ef96 349 __STATIC_INLINE void __enable_caches(void) {
Kojto 112:6f327212ef96 350 // Set I bit 12 to enable I Cache
Kojto 112:6f327212ef96 351 // Set C bit 2 to enable D Cache
Kojto 112:6f327212ef96 352 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 112:6f327212ef96 353 }
Kojto 112:6f327212ef96 354
Kojto 112:6f327212ef96 355 /** \brief Disable Caches
Kojto 112:6f327212ef96 356
Kojto 112:6f327212ef96 357 Disable Caches
Kojto 112:6f327212ef96 358 */
Kojto 112:6f327212ef96 359 __STATIC_INLINE void __disable_caches(void) {
Kojto 112:6f327212ef96 360 // Clear I bit 12 to disable I Cache
Kojto 112:6f327212ef96 361 // Clear C bit 2 to disable D Cache
Kojto 112:6f327212ef96 362 __set_SCTLR( __get_SCTLR() & ~(1 << 12) & ~(1 << 2));
Kojto 112:6f327212ef96 363 __ISB();
Kojto 112:6f327212ef96 364 }
Kojto 112:6f327212ef96 365
Kojto 112:6f327212ef96 366 /** \brief Enable BTAC
Kojto 112:6f327212ef96 367
Kojto 112:6f327212ef96 368 Enable BTAC
Kojto 112:6f327212ef96 369 */
Kojto 112:6f327212ef96 370 __STATIC_INLINE void __enable_btac(void) {
Kojto 112:6f327212ef96 371 // Set Z bit 11 to enable branch prediction
Kojto 112:6f327212ef96 372 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 112:6f327212ef96 373 __ISB();
Kojto 112:6f327212ef96 374 }
Kojto 112:6f327212ef96 375
Kojto 112:6f327212ef96 376 /** \brief Disable BTAC
Kojto 112:6f327212ef96 377
Kojto 112:6f327212ef96 378 Disable BTAC
Kojto 112:6f327212ef96 379 */
Kojto 112:6f327212ef96 380 __STATIC_INLINE void __disable_btac(void) {
Kojto 112:6f327212ef96 381 // Clear Z bit 11 to disable branch prediction
Kojto 112:6f327212ef96 382 __set_SCTLR( __get_SCTLR() & ~(1 << 11));
Kojto 112:6f327212ef96 383 }
Kojto 112:6f327212ef96 384
Kojto 112:6f327212ef96 385
Kojto 112:6f327212ef96 386 /** \brief Enable MMU
Kojto 112:6f327212ef96 387
Kojto 112:6f327212ef96 388 Enable MMU
Kojto 112:6f327212ef96 389 */
Kojto 112:6f327212ef96 390 __STATIC_INLINE void __enable_mmu(void) {
Kojto 112:6f327212ef96 391 // Set M bit 0 to enable the MMU
Kojto 112:6f327212ef96 392 // Set AFE bit to enable simplified access permissions model
Kojto 112:6f327212ef96 393 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 112:6f327212ef96 394 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 112:6f327212ef96 395 __ISB();
Kojto 112:6f327212ef96 396 }
Kojto 112:6f327212ef96 397
Kojto 112:6f327212ef96 398 /** \brief Disable MMU
Kojto 112:6f327212ef96 399
Kojto 112:6f327212ef96 400 Disable MMU
Kojto 112:6f327212ef96 401 */
Kojto 112:6f327212ef96 402 __STATIC_INLINE void __disable_mmu(void) {
Kojto 112:6f327212ef96 403 // Clear M bit 0 to disable the MMU
Kojto 112:6f327212ef96 404 __set_SCTLR( __get_SCTLR() & ~1);
Kojto 112:6f327212ef96 405 __ISB();
Kojto 112:6f327212ef96 406 }
Kojto 112:6f327212ef96 407
Kojto 112:6f327212ef96 408 /******************************** TLB maintenance operations ************************************************/
Kojto 112:6f327212ef96 409 /** \brief Invalidate the whole tlb
Kojto 112:6f327212ef96 410
Kojto 112:6f327212ef96 411 TLBIALL. Invalidate the whole tlb
Kojto 112:6f327212ef96 412 */
Kojto 112:6f327212ef96 413
Kojto 112:6f327212ef96 414 __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 112:6f327212ef96 415 register uint32_t __TLBIALL __ASM("cp15:0:c8:c7:0");
Kojto 112:6f327212ef96 416 __TLBIALL = 0;
Kojto 112:6f327212ef96 417 __DSB();
Kojto 112:6f327212ef96 418 __ISB();
Kojto 112:6f327212ef96 419 }
Kojto 112:6f327212ef96 420
Kojto 112:6f327212ef96 421 /******************************** BTB maintenance operations ************************************************/
Kojto 112:6f327212ef96 422 /** \brief Invalidate entire branch predictor array
Kojto 112:6f327212ef96 423
Kojto 112:6f327212ef96 424 BPIALL. Branch Predictor Invalidate All.
Kojto 112:6f327212ef96 425 */
Kojto 112:6f327212ef96 426
Kojto 112:6f327212ef96 427 __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 112:6f327212ef96 428 register uint32_t __BPIALL __ASM("cp15:0:c7:c5:6");
Kojto 112:6f327212ef96 429 __BPIALL = 0;
Kojto 112:6f327212ef96 430 __DSB(); //ensure completion of the invalidation
Kojto 112:6f327212ef96 431 __ISB(); //ensure instruction fetch path sees new state
Kojto 112:6f327212ef96 432 }
Kojto 112:6f327212ef96 433
Kojto 112:6f327212ef96 434
Kojto 112:6f327212ef96 435 /******************************** L1 cache operations ******************************************************/
Kojto 112:6f327212ef96 436
Kojto 112:6f327212ef96 437 /** \brief Invalidate the whole I$
Kojto 112:6f327212ef96 438
Kojto 112:6f327212ef96 439 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 112:6f327212ef96 440 */
Kojto 112:6f327212ef96 441 __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 112:6f327212ef96 442 register uint32_t __ICIALLU __ASM("cp15:0:c7:c5:0");
Kojto 112:6f327212ef96 443 __ICIALLU = 0;
Kojto 112:6f327212ef96 444 __DSB(); //ensure completion of the invalidation
Kojto 112:6f327212ef96 445 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 112:6f327212ef96 446 }
Kojto 112:6f327212ef96 447
Kojto 112:6f327212ef96 448 /** \brief Clean D$ by MVA
Kojto 112:6f327212ef96 449
Kojto 112:6f327212ef96 450 DCCMVAC. Data cache clean by MVA to PoC
Kojto 112:6f327212ef96 451 */
Kojto 112:6f327212ef96 452 __STATIC_INLINE void __v7_clean_dcache_mva(void *va) {
Kojto 112:6f327212ef96 453 register uint32_t __DCCMVAC __ASM("cp15:0:c7:c10:1");
Kojto 112:6f327212ef96 454 __DCCMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 455 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 456 }
Kojto 112:6f327212ef96 457
Kojto 112:6f327212ef96 458 /** \brief Invalidate D$ by MVA
Kojto 112:6f327212ef96 459
Kojto 112:6f327212ef96 460 DCIMVAC. Data cache invalidate by MVA to PoC
Kojto 112:6f327212ef96 461 */
Kojto 112:6f327212ef96 462 __STATIC_INLINE void __v7_inv_dcache_mva(void *va) {
Kojto 112:6f327212ef96 463 register uint32_t __DCIMVAC __ASM("cp15:0:c7:c6:1");
Kojto 112:6f327212ef96 464 __DCIMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 465 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 466 }
Kojto 112:6f327212ef96 467
Kojto 112:6f327212ef96 468 /** \brief Clean and Invalidate D$ by MVA
Kojto 112:6f327212ef96 469
Kojto 112:6f327212ef96 470 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 112:6f327212ef96 471 */
Kojto 112:6f327212ef96 472 __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 112:6f327212ef96 473 register uint32_t __DCCIMVAC __ASM("cp15:0:c7:c14:1");
Kojto 112:6f327212ef96 474 __DCCIMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 475 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 476 }
Kojto 112:6f327212ef96 477
Kojto 112:6f327212ef96 478 /** \brief Clean and Invalidate the entire data or unified cache
Kojto 112:6f327212ef96 479
Kojto 112:6f327212ef96 480 Generic mechanism for cleaning/invalidating the entire data or unified cache to the point of coherency.
Kojto 112:6f327212ef96 481 */
Kojto 112:6f327212ef96 482 #pragma push
Kojto 112:6f327212ef96 483 #pragma arm
Kojto 112:6f327212ef96 484 __STATIC_ASM void __v7_all_cache(uint32_t op) {
Kojto 112:6f327212ef96 485 ARM
Kojto 112:6f327212ef96 486
Kojto 112:6f327212ef96 487 PUSH {R4-R11}
Kojto 112:6f327212ef96 488
Kojto 112:6f327212ef96 489 MRC p15, 1, R6, c0, c0, 1 // Read CLIDR
Kojto 112:6f327212ef96 490 ANDS R3, R6, #0x07000000 // Extract coherency level
Kojto 112:6f327212ef96 491 MOV R3, R3, LSR #23 // Total cache levels << 1
Kojto 112:6f327212ef96 492 BEQ Finished // If 0, no need to clean
Kojto 112:6f327212ef96 493
Kojto 112:6f327212ef96 494 MOV R10, #0 // R10 holds current cache level << 1
Kojto 112:6f327212ef96 495 Loop1 ADD R2, R10, R10, LSR #1 // R2 holds cache "Set" position
Kojto 112:6f327212ef96 496 MOV R1, R6, LSR R2 // Bottom 3 bits are the Cache-type for this level
Kojto 112:6f327212ef96 497 AND R1, R1, #7 // Isolate those lower 3 bits
Kojto 112:6f327212ef96 498 CMP R1, #2
Kojto 112:6f327212ef96 499 BLT Skip // No cache or only instruction cache at this level
Kojto 112:6f327212ef96 500
Kojto 112:6f327212ef96 501 MCR p15, 2, R10, c0, c0, 0 // Write the Cache Size selection register
Kojto 112:6f327212ef96 502 ISB // ISB to sync the change to the CacheSizeID reg
Kojto 112:6f327212ef96 503 MRC p15, 1, R1, c0, c0, 0 // Reads current Cache Size ID register
Kojto 112:6f327212ef96 504 AND R2, R1, #7 // Extract the line length field
Kojto 112:6f327212ef96 505 ADD R2, R2, #4 // Add 4 for the line length offset (log2 16 bytes)
Kojto 112:6f327212ef96 506 LDR R4, =0x3FF
Kojto 112:6f327212ef96 507 ANDS R4, R4, R1, LSR #3 // R4 is the max number on the way size (right aligned)
Kojto 112:6f327212ef96 508 CLZ R5, R4 // R5 is the bit position of the way size increment
Kojto 112:6f327212ef96 509 LDR R7, =0x7FFF
Kojto 112:6f327212ef96 510 ANDS R7, R7, R1, LSR #13 // R7 is the max number of the index size (right aligned)
Kojto 112:6f327212ef96 511
Kojto 112:6f327212ef96 512 Loop2 MOV R9, R4 // R9 working copy of the max way size (right aligned)
Kojto 112:6f327212ef96 513
Kojto 112:6f327212ef96 514 Loop3 ORR R11, R10, R9, LSL R5 // Factor in the Way number and cache number into R11
Kojto 112:6f327212ef96 515 ORR R11, R11, R7, LSL R2 // Factor in the Set number
Kojto 112:6f327212ef96 516 CMP R0, #0
Kojto 112:6f327212ef96 517 BNE Dccsw
Kojto 112:6f327212ef96 518 MCR p15, 0, R11, c7, c6, 2 // DCISW. Invalidate by Set/Way
Kojto 112:6f327212ef96 519 B cont
Kojto 112:6f327212ef96 520 Dccsw CMP R0, #1
Kojto 112:6f327212ef96 521 BNE Dccisw
Kojto 112:6f327212ef96 522 MCR p15, 0, R11, c7, c10, 2 // DCCSW. Clean by Set/Way
Kojto 112:6f327212ef96 523 B cont
Kojto 112:6f327212ef96 524 Dccisw MCR p15, 0, R11, c7, c14, 2 // DCCISW. Clean and Invalidate by Set/Way
Kojto 112:6f327212ef96 525 cont SUBS R9, R9, #1 // Decrement the Way number
Kojto 112:6f327212ef96 526 BGE Loop3
Kojto 112:6f327212ef96 527 SUBS R7, R7, #1 // Decrement the Set number
Kojto 112:6f327212ef96 528 BGE Loop2
Kojto 112:6f327212ef96 529 Skip ADD R10, R10, #2 // Increment the cache number
Kojto 112:6f327212ef96 530 CMP R3, R10
Kojto 112:6f327212ef96 531 BGT Loop1
Kojto 112:6f327212ef96 532
Kojto 112:6f327212ef96 533 Finished
Kojto 112:6f327212ef96 534 DSB
Kojto 112:6f327212ef96 535 POP {R4-R11}
Kojto 112:6f327212ef96 536 BX lr
Kojto 112:6f327212ef96 537
Kojto 112:6f327212ef96 538 }
Kojto 112:6f327212ef96 539 #pragma pop
Kojto 112:6f327212ef96 540
Kojto 112:6f327212ef96 541
Kojto 112:6f327212ef96 542 /** \brief Invalidate the whole D$
Kojto 112:6f327212ef96 543
Kojto 112:6f327212ef96 544 DCISW. Invalidate by Set/Way
Kojto 112:6f327212ef96 545 */
Kojto 112:6f327212ef96 546
Kojto 112:6f327212ef96 547 __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 112:6f327212ef96 548 __v7_all_cache(0);
Kojto 112:6f327212ef96 549 }
Kojto 112:6f327212ef96 550
Kojto 112:6f327212ef96 551 /** \brief Clean the whole D$
Kojto 112:6f327212ef96 552
Kojto 112:6f327212ef96 553 DCCSW. Clean by Set/Way
Kojto 112:6f327212ef96 554 */
Kojto 112:6f327212ef96 555
Kojto 112:6f327212ef96 556 __STATIC_INLINE void __v7_clean_dcache_all(void) {
Kojto 112:6f327212ef96 557 __v7_all_cache(1);
Kojto 112:6f327212ef96 558 }
Kojto 112:6f327212ef96 559
Kojto 112:6f327212ef96 560 /** \brief Clean and invalidate the whole D$
Kojto 112:6f327212ef96 561
Kojto 112:6f327212ef96 562 DCCISW. Clean and Invalidate by Set/Way
Kojto 112:6f327212ef96 563 */
Kojto 112:6f327212ef96 564
Kojto 112:6f327212ef96 565 __STATIC_INLINE void __v7_clean_inv_dcache_all(void) {
Kojto 112:6f327212ef96 566 __v7_all_cache(2);
Kojto 112:6f327212ef96 567 }
Kojto 112:6f327212ef96 568
Kojto 112:6f327212ef96 569 #include "core_ca_mmu.h"
Kojto 112:6f327212ef96 570
Kojto 112:6f327212ef96 571 #elif (defined (__ICCARM__)) /*---------------- ICC Compiler ---------------------*/
Kojto 112:6f327212ef96 572
Kojto 115:87f2f5183dfb 573 #define __inline inline
Kojto 115:87f2f5183dfb 574
Kojto 115:87f2f5183dfb 575 inline static uint32_t __disable_irq_iar() {
Kojto 115:87f2f5183dfb 576 int irq_dis = __get_CPSR() & 0x80; // 7bit CPSR.I
Kojto 115:87f2f5183dfb 577 __disable_irq();
Kojto 115:87f2f5183dfb 578 return irq_dis;
Kojto 115:87f2f5183dfb 579 }
Kojto 115:87f2f5183dfb 580
Kojto 115:87f2f5183dfb 581 #define MODE_USR 0x10
Kojto 115:87f2f5183dfb 582 #define MODE_FIQ 0x11
Kojto 115:87f2f5183dfb 583 #define MODE_IRQ 0x12
Kojto 115:87f2f5183dfb 584 #define MODE_SVC 0x13
Kojto 115:87f2f5183dfb 585 #define MODE_MON 0x16
Kojto 115:87f2f5183dfb 586 #define MODE_ABT 0x17
Kojto 115:87f2f5183dfb 587 #define MODE_HYP 0x1A
Kojto 115:87f2f5183dfb 588 #define MODE_UND 0x1B
Kojto 115:87f2f5183dfb 589 #define MODE_SYS 0x1F
Kojto 115:87f2f5183dfb 590
Kojto 115:87f2f5183dfb 591 /** \brief Set Process Stack Pointer
Kojto 115:87f2f5183dfb 592
Kojto 115:87f2f5183dfb 593 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 115:87f2f5183dfb 594
Kojto 115:87f2f5183dfb 595 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 115:87f2f5183dfb 596 */
Kojto 115:87f2f5183dfb 597 // from rt_CMSIS.c
Kojto 115:87f2f5183dfb 598 __arm static inline void __set_PSP(uint32_t topOfProcStack) {
Kojto 115:87f2f5183dfb 599 __asm(
Kojto 115:87f2f5183dfb 600 " ARM\n"
Kojto 115:87f2f5183dfb 601 // " PRESERVE8\n"
Kojto 115:87f2f5183dfb 602
Kojto 115:87f2f5183dfb 603 " BIC R0, R0, #7 ;ensure stack is 8-byte aligned \n"
Kojto 115:87f2f5183dfb 604 " MRS R1, CPSR \n"
Kojto 115:87f2f5183dfb 605 " CPS #0x1F ;no effect in USR mode \n" // MODE_SYS
Kojto 115:87f2f5183dfb 606 " MOV SP, R0 \n"
Kojto 115:87f2f5183dfb 607 " MSR CPSR_c, R1 ;no effect in USR mode \n"
Kojto 115:87f2f5183dfb 608 " ISB \n"
Kojto 115:87f2f5183dfb 609 " BX LR \n");
Kojto 115:87f2f5183dfb 610 }
Kojto 115:87f2f5183dfb 611
Kojto 115:87f2f5183dfb 612 /** \brief Set User Mode
Kojto 115:87f2f5183dfb 613
Kojto 115:87f2f5183dfb 614 This function changes the processor state to User Mode
Kojto 115:87f2f5183dfb 615 */
Kojto 115:87f2f5183dfb 616 // from rt_CMSIS.c
Kojto 115:87f2f5183dfb 617 __arm static inline void __set_CPS_USR(void) {
Kojto 115:87f2f5183dfb 618 __asm(
Kojto 115:87f2f5183dfb 619 " ARM \n"
Kojto 115:87f2f5183dfb 620
Kojto 115:87f2f5183dfb 621 " CPS #0x10 \n" // MODE_USR
Kojto 115:87f2f5183dfb 622 " BX LR\n");
Kojto 115:87f2f5183dfb 623 }
Kojto 115:87f2f5183dfb 624
Kojto 115:87f2f5183dfb 625 /** \brief Set TTBR0
Kojto 115:87f2f5183dfb 626
Kojto 115:87f2f5183dfb 627 This function assigns the given value to the Translation Table Base Register 0.
Kojto 115:87f2f5183dfb 628
Kojto 115:87f2f5183dfb 629 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 115:87f2f5183dfb 630 */
Kojto 115:87f2f5183dfb 631 // from mmu_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 632 __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 115:87f2f5183dfb 633 __MCR(15, 0, ttbr0, 2, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 634 __ISB();
Kojto 115:87f2f5183dfb 635 }
Kojto 115:87f2f5183dfb 636
Kojto 115:87f2f5183dfb 637 /** \brief Set DACR
Kojto 115:87f2f5183dfb 638
Kojto 115:87f2f5183dfb 639 This function assigns the given value to the Domain Access Control Register.
Kojto 115:87f2f5183dfb 640
Kojto 115:87f2f5183dfb 641 \param [in] dacr Domain Access Control Register value to set
Kojto 115:87f2f5183dfb 642 */
Kojto 115:87f2f5183dfb 643 // from mmu_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 644 __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 115:87f2f5183dfb 645 __MCR(15, 0, dacr, 3, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 646 __ISB();
Kojto 115:87f2f5183dfb 647 }
Kojto 115:87f2f5183dfb 648
Kojto 115:87f2f5183dfb 649
Kojto 115:87f2f5183dfb 650 /******************************** Cache and BTAC enable ****************************************************/
Kojto 115:87f2f5183dfb 651 /** \brief Set SCTLR
Kojto 115:87f2f5183dfb 652
Kojto 115:87f2f5183dfb 653 This function assigns the given value to the System Control Register.
Kojto 115:87f2f5183dfb 654
Kojto 115:87f2f5183dfb 655 \param [in] sctlr System Control Register value to set
Kojto 115:87f2f5183dfb 656 */
Kojto 115:87f2f5183dfb 657 // from __enable_mmu()
Kojto 115:87f2f5183dfb 658 __STATIC_INLINE void __set_SCTLR(uint32_t sctlr) {
Kojto 115:87f2f5183dfb 659 __MCR(15, 0, sctlr, 1, 0, 0); // reg to cp15
Kojto 115:87f2f5183dfb 660 }
Kojto 115:87f2f5183dfb 661
Kojto 115:87f2f5183dfb 662 /** \brief Get SCTLR
Kojto 115:87f2f5183dfb 663
Kojto 115:87f2f5183dfb 664 This function returns the value of the System Control Register.
Kojto 115:87f2f5183dfb 665
Kojto 115:87f2f5183dfb 666 \return System Control Register value
Kojto 115:87f2f5183dfb 667 */
Kojto 115:87f2f5183dfb 668 // from __enable_mmu()
Kojto 115:87f2f5183dfb 669 __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 115:87f2f5183dfb 670 uint32_t __regSCTLR = __MRC(15, 0, 1, 0, 0);
Kojto 115:87f2f5183dfb 671 return __regSCTLR;
Kojto 115:87f2f5183dfb 672 }
Kojto 115:87f2f5183dfb 673
Kojto 115:87f2f5183dfb 674 /** \brief Enable Caches
Kojto 115:87f2f5183dfb 675
Kojto 115:87f2f5183dfb 676 Enable Caches
Kojto 115:87f2f5183dfb 677 */
Kojto 115:87f2f5183dfb 678 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 679 __STATIC_INLINE void __enable_caches(void) {
Kojto 115:87f2f5183dfb 680 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 115:87f2f5183dfb 681 }
Kojto 115:87f2f5183dfb 682
Kojto 115:87f2f5183dfb 683 /** \brief Enable BTAC
Kojto 115:87f2f5183dfb 684
Kojto 115:87f2f5183dfb 685 Enable BTAC
Kojto 115:87f2f5183dfb 686 */
Kojto 115:87f2f5183dfb 687 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 688 __STATIC_INLINE void __enable_btac(void) {
Kojto 115:87f2f5183dfb 689 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 115:87f2f5183dfb 690 __ISB();
Kojto 115:87f2f5183dfb 691 }
Kojto 115:87f2f5183dfb 692
Kojto 115:87f2f5183dfb 693 /** \brief Enable MMU
Kojto 115:87f2f5183dfb 694
Kojto 115:87f2f5183dfb 695 Enable MMU
Kojto 115:87f2f5183dfb 696 */
Kojto 115:87f2f5183dfb 697 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 698 __STATIC_INLINE void __enable_mmu(void) {
Kojto 115:87f2f5183dfb 699 // Set M bit 0 to enable the MMU
Kojto 115:87f2f5183dfb 700 // Set AFE bit to enable simplified access permissions model
Kojto 115:87f2f5183dfb 701 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 115:87f2f5183dfb 702 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 115:87f2f5183dfb 703 __ISB();
Kojto 115:87f2f5183dfb 704 }
Kojto 115:87f2f5183dfb 705
Kojto 115:87f2f5183dfb 706 /******************************** TLB maintenance operations ************************************************/
Kojto 115:87f2f5183dfb 707 /** \brief Invalidate the whole tlb
Kojto 115:87f2f5183dfb 708
Kojto 115:87f2f5183dfb 709 TLBIALL. Invalidate the whole tlb
Kojto 115:87f2f5183dfb 710 */
Kojto 115:87f2f5183dfb 711 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 712 __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 115:87f2f5183dfb 713 uint32_t val = 0;
Kojto 115:87f2f5183dfb 714 __MCR(15, 0, val, 8, 7, 0); // reg to cp15
Kojto 115:87f2f5183dfb 715 __MCR(15, 0, val, 8, 6, 0); // reg to cp15
Kojto 115:87f2f5183dfb 716 __MCR(15, 0, val, 8, 5, 0); // reg to cp15
Kojto 115:87f2f5183dfb 717 __DSB();
Kojto 115:87f2f5183dfb 718 __ISB();
Kojto 115:87f2f5183dfb 719 }
Kojto 115:87f2f5183dfb 720
Kojto 115:87f2f5183dfb 721 /******************************** BTB maintenance operations ************************************************/
Kojto 115:87f2f5183dfb 722 /** \brief Invalidate entire branch predictor array
Kojto 115:87f2f5183dfb 723
Kojto 115:87f2f5183dfb 724 BPIALL. Branch Predictor Invalidate All.
Kojto 115:87f2f5183dfb 725 */
Kojto 115:87f2f5183dfb 726 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 727 __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 115:87f2f5183dfb 728 uint32_t val = 0;
Kojto 115:87f2f5183dfb 729 __MCR(15, 0, val, 7, 5, 6); // reg to cp15
Kojto 115:87f2f5183dfb 730 __DSB(); //ensure completion of the invalidation
Kojto 115:87f2f5183dfb 731 __ISB(); //ensure instruction fetch path sees new state
Kojto 115:87f2f5183dfb 732 }
Kojto 115:87f2f5183dfb 733
Kojto 115:87f2f5183dfb 734
Kojto 115:87f2f5183dfb 735 /******************************** L1 cache operations ******************************************************/
Kojto 115:87f2f5183dfb 736
Kojto 115:87f2f5183dfb 737 /** \brief Invalidate the whole I$
Kojto 115:87f2f5183dfb 738
Kojto 115:87f2f5183dfb 739 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 115:87f2f5183dfb 740 */
Kojto 115:87f2f5183dfb 741 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 742 __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 115:87f2f5183dfb 743 uint32_t val = 0;
Kojto 115:87f2f5183dfb 744 __MCR(15, 0, val, 7, 5, 0); // reg to cp15
Kojto 115:87f2f5183dfb 745 __DSB(); //ensure completion of the invalidation
Kojto 115:87f2f5183dfb 746 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 115:87f2f5183dfb 747 }
Kojto 115:87f2f5183dfb 748
Kojto 115:87f2f5183dfb 749 // from __v7_inv_dcache_all()
Kojto 115:87f2f5183dfb 750 __arm static inline void __v7_all_cache(uint32_t op) {
Kojto 115:87f2f5183dfb 751 __asm(
Kojto 115:87f2f5183dfb 752 " ARM \n"
Kojto 115:87f2f5183dfb 753
Kojto 115:87f2f5183dfb 754 " PUSH {R4-R11} \n"
Kojto 115:87f2f5183dfb 755
Kojto 115:87f2f5183dfb 756 " MRC p15, 1, R6, c0, c0, 1\n" // Read CLIDR
Kojto 115:87f2f5183dfb 757 " ANDS R3, R6, #0x07000000\n" // Extract coherency level
Kojto 115:87f2f5183dfb 758 " MOV R3, R3, LSR #23\n" // Total cache levels << 1
Kojto 115:87f2f5183dfb 759 " BEQ Finished\n" // If 0, no need to clean
Kojto 115:87f2f5183dfb 760
Kojto 115:87f2f5183dfb 761 " MOV R10, #0\n" // R10 holds current cache level << 1
Kojto 115:87f2f5183dfb 762 "Loop1: ADD R2, R10, R10, LSR #1\n" // R2 holds cache "Set" position
Kojto 115:87f2f5183dfb 763 " MOV R1, R6, LSR R2 \n" // Bottom 3 bits are the Cache-type for this level
Kojto 115:87f2f5183dfb 764 " AND R1, R1, #7 \n" // Isolate those lower 3 bits
Kojto 115:87f2f5183dfb 765 " CMP R1, #2 \n"
Kojto 115:87f2f5183dfb 766 " BLT Skip \n" // No cache or only instruction cache at this level
Kojto 115:87f2f5183dfb 767
Kojto 115:87f2f5183dfb 768 " MCR p15, 2, R10, c0, c0, 0 \n" // Write the Cache Size selection register
Kojto 115:87f2f5183dfb 769 " ISB \n" // ISB to sync the change to the CacheSizeID reg
Kojto 115:87f2f5183dfb 770 " MRC p15, 1, R1, c0, c0, 0 \n" // Reads current Cache Size ID register
Kojto 115:87f2f5183dfb 771 " AND R2, R1, #7 \n" // Extract the line length field
Kojto 115:87f2f5183dfb 772 " ADD R2, R2, #4 \n" // Add 4 for the line length offset (log2 16 bytes)
Kojto 115:87f2f5183dfb 773 " movw R4, #0x3FF \n"
Kojto 115:87f2f5183dfb 774 " ANDS R4, R4, R1, LSR #3 \n" // R4 is the max number on the way size (right aligned)
Kojto 115:87f2f5183dfb 775 " CLZ R5, R4 \n" // R5 is the bit position of the way size increment
Kojto 115:87f2f5183dfb 776 " movw R7, #0x7FFF \n"
Kojto 115:87f2f5183dfb 777 " ANDS R7, R7, R1, LSR #13 \n" // R7 is the max number of the index size (right aligned)
Kojto 115:87f2f5183dfb 778
Kojto 115:87f2f5183dfb 779 "Loop2: MOV R9, R4 \n" // R9 working copy of the max way size (right aligned)
Kojto 115:87f2f5183dfb 780
Kojto 115:87f2f5183dfb 781 "Loop3: ORR R11, R10, R9, LSL R5 \n" // Factor in the Way number and cache number into R11
Kojto 115:87f2f5183dfb 782 " ORR R11, R11, R7, LSL R2 \n" // Factor in the Set number
Kojto 115:87f2f5183dfb 783 " CMP R0, #0 \n"
Kojto 115:87f2f5183dfb 784 " BNE Dccsw \n"
Kojto 115:87f2f5183dfb 785 " MCR p15, 0, R11, c7, c6, 2 \n" // DCISW. Invalidate by Set/Way
Kojto 115:87f2f5183dfb 786 " B cont \n"
Kojto 115:87f2f5183dfb 787 "Dccsw: CMP R0, #1 \n"
Kojto 115:87f2f5183dfb 788 " BNE Dccisw \n"
Kojto 115:87f2f5183dfb 789 " MCR p15, 0, R11, c7, c10, 2 \n" // DCCSW. Clean by Set/Way
Kojto 115:87f2f5183dfb 790 " B cont \n"
Kojto 115:87f2f5183dfb 791 "Dccisw: MCR p15, 0, R11, c7, c14, 2 \n" // DCCISW, Clean and Invalidate by Set/Way
Kojto 115:87f2f5183dfb 792 "cont: SUBS R9, R9, #1 \n" // Decrement the Way number
Kojto 115:87f2f5183dfb 793 " BGE Loop3 \n"
Kojto 115:87f2f5183dfb 794 " SUBS R7, R7, #1 \n" // Decrement the Set number
Kojto 115:87f2f5183dfb 795 " BGE Loop2 \n"
Kojto 115:87f2f5183dfb 796 "Skip: ADD R10, R10, #2 \n" // increment the cache number
Kojto 115:87f2f5183dfb 797 " CMP R3, R10 \n"
Kojto 115:87f2f5183dfb 798 " BGT Loop1 \n"
Kojto 115:87f2f5183dfb 799
Kojto 115:87f2f5183dfb 800 "Finished: \n"
Kojto 115:87f2f5183dfb 801 " DSB \n"
Kojto 115:87f2f5183dfb 802 " POP {R4-R11} \n"
Kojto 115:87f2f5183dfb 803 " BX lr \n" );
Kojto 115:87f2f5183dfb 804 }
Kojto 115:87f2f5183dfb 805
Kojto 115:87f2f5183dfb 806 /** \brief Invalidate the whole D$
Kojto 115:87f2f5183dfb 807
Kojto 115:87f2f5183dfb 808 DCISW. Invalidate by Set/Way
Kojto 115:87f2f5183dfb 809 */
Kojto 115:87f2f5183dfb 810 // from system_Renesas_RZ_A1.c
Kojto 115:87f2f5183dfb 811 __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 115:87f2f5183dfb 812 __v7_all_cache(0);
Kojto 115:87f2f5183dfb 813 }
<> 130:d75b3fe1f5cb 814 /** \brief Clean the whole D$
<> 130:d75b3fe1f5cb 815
<> 130:d75b3fe1f5cb 816 DCCSW. Clean by Set/Way
<> 130:d75b3fe1f5cb 817 */
<> 130:d75b3fe1f5cb 818
<> 130:d75b3fe1f5cb 819 __STATIC_INLINE void __v7_clean_dcache_all(void) {
<> 130:d75b3fe1f5cb 820 __v7_all_cache(1);
<> 130:d75b3fe1f5cb 821 }
<> 130:d75b3fe1f5cb 822
<> 130:d75b3fe1f5cb 823 /** \brief Clean and invalidate the whole D$
<> 130:d75b3fe1f5cb 824
<> 130:d75b3fe1f5cb 825 DCCISW. Clean and Invalidate by Set/Way
<> 130:d75b3fe1f5cb 826 */
<> 130:d75b3fe1f5cb 827
<> 130:d75b3fe1f5cb 828 __STATIC_INLINE void __v7_clean_inv_dcache_all(void) {
<> 130:d75b3fe1f5cb 829 __v7_all_cache(2);
<> 130:d75b3fe1f5cb 830 }
Kojto 121:6c34061e7c34 831 /** \brief Clean and Invalidate D$ by MVA
Kojto 121:6c34061e7c34 832
Kojto 121:6c34061e7c34 833 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 121:6c34061e7c34 834 */
Kojto 121:6c34061e7c34 835 __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 121:6c34061e7c34 836 __MCR(15, 0, (uint32_t)va, 7, 14, 1);
Kojto 121:6c34061e7c34 837 __DMB();
Kojto 121:6c34061e7c34 838 }
Kojto 121:6c34061e7c34 839
Kojto 115:87f2f5183dfb 840 #include "core_ca_mmu.h"
Kojto 112:6f327212ef96 841
Kojto 112:6f327212ef96 842 #elif (defined (__GNUC__)) /*------------------ GNU Compiler ---------------------*/
Kojto 112:6f327212ef96 843 /* GNU gcc specific functions */
Kojto 112:6f327212ef96 844
Kojto 112:6f327212ef96 845 #define MODE_USR 0x10
Kojto 112:6f327212ef96 846 #define MODE_FIQ 0x11
Kojto 112:6f327212ef96 847 #define MODE_IRQ 0x12
Kojto 112:6f327212ef96 848 #define MODE_SVC 0x13
Kojto 112:6f327212ef96 849 #define MODE_MON 0x16
Kojto 112:6f327212ef96 850 #define MODE_ABT 0x17
Kojto 112:6f327212ef96 851 #define MODE_HYP 0x1A
Kojto 112:6f327212ef96 852 #define MODE_UND 0x1B
Kojto 112:6f327212ef96 853 #define MODE_SYS 0x1F
Kojto 112:6f327212ef96 854
Kojto 112:6f327212ef96 855
Kojto 112:6f327212ef96 856 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_irq(void)
Kojto 112:6f327212ef96 857 {
Kojto 112:6f327212ef96 858 __ASM volatile ("cpsie i");
Kojto 112:6f327212ef96 859 }
Kojto 112:6f327212ef96 860
Kojto 112:6f327212ef96 861 /** \brief Disable IRQ Interrupts
Kojto 112:6f327212ef96 862
Kojto 112:6f327212ef96 863 This function disables IRQ interrupts by setting the I-bit in the CPSR.
Kojto 112:6f327212ef96 864 Can only be executed in Privileged modes.
Kojto 112:6f327212ef96 865 */
Kojto 112:6f327212ef96 866 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __disable_irq(void)
Kojto 112:6f327212ef96 867 {
Kojto 112:6f327212ef96 868 uint32_t result;
Kojto 112:6f327212ef96 869
Kojto 112:6f327212ef96 870 __ASM volatile ("mrs %0, cpsr" : "=r" (result));
Kojto 112:6f327212ef96 871 __ASM volatile ("cpsid i");
Kojto 112:6f327212ef96 872 return(result & 0x80);
Kojto 112:6f327212ef96 873 }
Kojto 112:6f327212ef96 874
Kojto 112:6f327212ef96 875
Kojto 112:6f327212ef96 876 /** \brief Get APSR Register
Kojto 112:6f327212ef96 877
Kojto 112:6f327212ef96 878 This function returns the content of the APSR Register.
Kojto 112:6f327212ef96 879
Kojto 112:6f327212ef96 880 \return APSR Register value
Kojto 112:6f327212ef96 881 */
Kojto 112:6f327212ef96 882 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_APSR(void)
Kojto 112:6f327212ef96 883 {
Kojto 112:6f327212ef96 884 #if 1
Kojto 112:6f327212ef96 885 register uint32_t __regAPSR;
Kojto 112:6f327212ef96 886 __ASM volatile ("mrs %0, apsr" : "=r" (__regAPSR) );
Kojto 112:6f327212ef96 887 #else
Kojto 112:6f327212ef96 888 register uint32_t __regAPSR __ASM("apsr");
Kojto 112:6f327212ef96 889 #endif
Kojto 112:6f327212ef96 890 return(__regAPSR);
Kojto 112:6f327212ef96 891 }
Kojto 112:6f327212ef96 892
Kojto 112:6f327212ef96 893
Kojto 112:6f327212ef96 894 /** \brief Get CPSR Register
Kojto 112:6f327212ef96 895
Kojto 112:6f327212ef96 896 This function returns the content of the CPSR Register.
Kojto 112:6f327212ef96 897
Kojto 112:6f327212ef96 898 \return CPSR Register value
Kojto 112:6f327212ef96 899 */
Kojto 112:6f327212ef96 900 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CPSR(void)
Kojto 112:6f327212ef96 901 {
Kojto 112:6f327212ef96 902 #if 1
Kojto 112:6f327212ef96 903 register uint32_t __regCPSR;
Kojto 112:6f327212ef96 904 __ASM volatile ("mrs %0, cpsr" : "=r" (__regCPSR));
Kojto 112:6f327212ef96 905 #else
Kojto 112:6f327212ef96 906 register uint32_t __regCPSR __ASM("cpsr");
Kojto 112:6f327212ef96 907 #endif
Kojto 112:6f327212ef96 908 return(__regCPSR);
Kojto 112:6f327212ef96 909 }
Kojto 112:6f327212ef96 910
Kojto 112:6f327212ef96 911 #if 0
Kojto 112:6f327212ef96 912 /** \brief Set Stack Pointer
Kojto 112:6f327212ef96 913
Kojto 112:6f327212ef96 914 This function assigns the given value to the current stack pointer.
Kojto 112:6f327212ef96 915
Kojto 112:6f327212ef96 916 \param [in] topOfStack Stack Pointer value to set
Kojto 112:6f327212ef96 917 */
Kojto 112:6f327212ef96 918 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_SP(uint32_t topOfStack)
Kojto 112:6f327212ef96 919 {
Kojto 112:6f327212ef96 920 register uint32_t __regSP __ASM("sp");
Kojto 112:6f327212ef96 921 __regSP = topOfStack;
Kojto 112:6f327212ef96 922 }
Kojto 112:6f327212ef96 923 #endif
Kojto 112:6f327212ef96 924
Kojto 112:6f327212ef96 925 /** \brief Get link register
Kojto 112:6f327212ef96 926
Kojto 112:6f327212ef96 927 This function returns the value of the link register
Kojto 112:6f327212ef96 928
Kojto 112:6f327212ef96 929 \return Value of link register
Kojto 112:6f327212ef96 930 */
Kojto 112:6f327212ef96 931 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_LR(void)
Kojto 112:6f327212ef96 932 {
Kojto 112:6f327212ef96 933 register uint32_t __reglr __ASM("lr");
Kojto 112:6f327212ef96 934 return(__reglr);
Kojto 112:6f327212ef96 935 }
Kojto 112:6f327212ef96 936
Kojto 112:6f327212ef96 937 #if 0
Kojto 112:6f327212ef96 938 /** \brief Set link register
Kojto 112:6f327212ef96 939
Kojto 112:6f327212ef96 940 This function sets the value of the link register
Kojto 112:6f327212ef96 941
Kojto 112:6f327212ef96 942 \param [in] lr LR value to set
Kojto 112:6f327212ef96 943 */
Kojto 112:6f327212ef96 944 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_LR(uint32_t lr)
Kojto 112:6f327212ef96 945 {
Kojto 112:6f327212ef96 946 register uint32_t __reglr __ASM("lr");
Kojto 112:6f327212ef96 947 __reglr = lr;
Kojto 112:6f327212ef96 948 }
Kojto 112:6f327212ef96 949 #endif
Kojto 112:6f327212ef96 950
Kojto 112:6f327212ef96 951 /** \brief Set Process Stack Pointer
Kojto 112:6f327212ef96 952
Kojto 112:6f327212ef96 953 This function assigns the given value to the USR/SYS Stack Pointer (PSP).
Kojto 112:6f327212ef96 954
Kojto 112:6f327212ef96 955 \param [in] topOfProcStack USR/SYS Stack Pointer value to set
Kojto 112:6f327212ef96 956 */
Kojto 112:6f327212ef96 957 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_PSP(uint32_t topOfProcStack)
Kojto 112:6f327212ef96 958 {
Kojto 112:6f327212ef96 959 __asm__ volatile (
Kojto 112:6f327212ef96 960 ".ARM;"
Kojto 112:6f327212ef96 961 ".eabi_attribute Tag_ABI_align8_preserved,1;"
Kojto 112:6f327212ef96 962
Kojto 112:6f327212ef96 963 "BIC R0, R0, #7;" /* ;ensure stack is 8-byte aligned */
Kojto 112:6f327212ef96 964 "MRS R1, CPSR;"
Kojto 112:6f327212ef96 965 "CPS %0;" /* ;no effect in USR mode */
Kojto 112:6f327212ef96 966 "MOV SP, R0;"
Kojto 112:6f327212ef96 967 "MSR CPSR_c, R1;" /* ;no effect in USR mode */
Kojto 112:6f327212ef96 968 "ISB;"
Kojto 112:6f327212ef96 969 //"BX LR;"
Kojto 112:6f327212ef96 970 :
Kojto 112:6f327212ef96 971 : "i"(MODE_SYS)
Kojto 112:6f327212ef96 972 : "r0", "r1");
Kojto 112:6f327212ef96 973 return;
Kojto 112:6f327212ef96 974 }
Kojto 112:6f327212ef96 975
Kojto 112:6f327212ef96 976 /** \brief Set User Mode
Kojto 112:6f327212ef96 977
Kojto 112:6f327212ef96 978 This function changes the processor state to User Mode
Kojto 112:6f327212ef96 979 */
Kojto 112:6f327212ef96 980 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_CPS_USR(void)
Kojto 112:6f327212ef96 981 {
Kojto 112:6f327212ef96 982 __asm__ volatile (
Kojto 112:6f327212ef96 983 ".ARM;"
Kojto 112:6f327212ef96 984
Kojto 112:6f327212ef96 985 "CPS %0;"
Kojto 112:6f327212ef96 986 //"BX LR;"
Kojto 112:6f327212ef96 987 :
Kojto 112:6f327212ef96 988 : "i"(MODE_USR)
Kojto 112:6f327212ef96 989 : );
Kojto 112:6f327212ef96 990 return;
Kojto 112:6f327212ef96 991 }
Kojto 112:6f327212ef96 992
Kojto 112:6f327212ef96 993
Kojto 112:6f327212ef96 994 /** \brief Enable FIQ
Kojto 112:6f327212ef96 995
Kojto 112:6f327212ef96 996 This function enables FIQ interrupts by clearing the F-bit in the CPSR.
Kojto 112:6f327212ef96 997 Can only be executed in Privileged modes.
Kojto 112:6f327212ef96 998 */
Kojto 112:6f327212ef96 999 #define __enable_fault_irq() __asm__ volatile ("cpsie f")
Kojto 112:6f327212ef96 1000
Kojto 112:6f327212ef96 1001
Kojto 112:6f327212ef96 1002 /** \brief Disable FIQ
Kojto 112:6f327212ef96 1003
Kojto 112:6f327212ef96 1004 This function disables FIQ interrupts by setting the F-bit in the CPSR.
Kojto 112:6f327212ef96 1005 Can only be executed in Privileged modes.
Kojto 112:6f327212ef96 1006 */
Kojto 112:6f327212ef96 1007 #define __disable_fault_irq() __asm__ volatile ("cpsid f")
Kojto 112:6f327212ef96 1008
Kojto 112:6f327212ef96 1009
Kojto 112:6f327212ef96 1010 /** \brief Get FPSCR
Kojto 112:6f327212ef96 1011
Kojto 112:6f327212ef96 1012 This function returns the current value of the Floating Point Status/Control register.
Kojto 112:6f327212ef96 1013
Kojto 112:6f327212ef96 1014 \return Floating Point Status/Control register value
Kojto 112:6f327212ef96 1015 */
Kojto 112:6f327212ef96 1016 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_FPSCR(void)
Kojto 112:6f327212ef96 1017 {
Kojto 112:6f327212ef96 1018 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 112:6f327212ef96 1019 #if 1
Kojto 112:6f327212ef96 1020 uint32_t result;
Kojto 112:6f327212ef96 1021
Kojto 112:6f327212ef96 1022 __ASM volatile ("vmrs %0, fpscr" : "=r" (result) );
Kojto 112:6f327212ef96 1023 return (result);
Kojto 112:6f327212ef96 1024 #else
Kojto 112:6f327212ef96 1025 register uint32_t __regfpscr __ASM("fpscr");
Kojto 112:6f327212ef96 1026 return(__regfpscr);
Kojto 112:6f327212ef96 1027 #endif
Kojto 112:6f327212ef96 1028 #else
Kojto 112:6f327212ef96 1029 return(0);
Kojto 112:6f327212ef96 1030 #endif
Kojto 112:6f327212ef96 1031 }
Kojto 112:6f327212ef96 1032
Kojto 112:6f327212ef96 1033
Kojto 112:6f327212ef96 1034 /** \brief Set FPSCR
Kojto 112:6f327212ef96 1035
Kojto 112:6f327212ef96 1036 This function assigns the given value to the Floating Point Status/Control register.
Kojto 112:6f327212ef96 1037
Kojto 112:6f327212ef96 1038 \param [in] fpscr Floating Point Status/Control value to set
Kojto 112:6f327212ef96 1039 */
Kojto 112:6f327212ef96 1040 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_FPSCR(uint32_t fpscr)
Kojto 112:6f327212ef96 1041 {
Kojto 112:6f327212ef96 1042 #if (__FPU_PRESENT == 1) && (__FPU_USED == 1)
Kojto 112:6f327212ef96 1043 #if 1
Kojto 112:6f327212ef96 1044 __ASM volatile ("vmsr fpscr, %0" : : "r" (fpscr) );
Kojto 112:6f327212ef96 1045 #else
Kojto 112:6f327212ef96 1046 register uint32_t __regfpscr __ASM("fpscr");
Kojto 112:6f327212ef96 1047 __regfpscr = (fpscr);
Kojto 112:6f327212ef96 1048 #endif
Kojto 112:6f327212ef96 1049 #endif
Kojto 112:6f327212ef96 1050 }
Kojto 112:6f327212ef96 1051
Kojto 112:6f327212ef96 1052 /** \brief Get FPEXC
Kojto 112:6f327212ef96 1053
Kojto 112:6f327212ef96 1054 This function returns the current value of the Floating Point Exception Control register.
Kojto 112:6f327212ef96 1055
Kojto 112:6f327212ef96 1056 \return Floating Point Exception Control register value
Kojto 112:6f327212ef96 1057 */
Kojto 112:6f327212ef96 1058 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_FPEXC(void)
Kojto 112:6f327212ef96 1059 {
Kojto 112:6f327212ef96 1060 #if (__FPU_PRESENT == 1)
Kojto 112:6f327212ef96 1061 #if 1
Kojto 112:6f327212ef96 1062 uint32_t result;
Kojto 112:6f327212ef96 1063
Kojto 112:6f327212ef96 1064 __ASM volatile ("vmrs %0, fpexc" : "=r" (result));
Kojto 112:6f327212ef96 1065 return (result);
Kojto 112:6f327212ef96 1066 #else
Kojto 112:6f327212ef96 1067 register uint32_t __regfpexc __ASM("fpexc");
Kojto 112:6f327212ef96 1068 return(__regfpexc);
Kojto 112:6f327212ef96 1069 #endif
Kojto 112:6f327212ef96 1070 #else
Kojto 112:6f327212ef96 1071 return(0);
Kojto 112:6f327212ef96 1072 #endif
Kojto 112:6f327212ef96 1073 }
Kojto 112:6f327212ef96 1074
Kojto 112:6f327212ef96 1075
Kojto 112:6f327212ef96 1076 /** \brief Set FPEXC
Kojto 112:6f327212ef96 1077
Kojto 112:6f327212ef96 1078 This function assigns the given value to the Floating Point Exception Control register.
Kojto 112:6f327212ef96 1079
Kojto 112:6f327212ef96 1080 \param [in] fpscr Floating Point Exception Control value to set
Kojto 112:6f327212ef96 1081 */
Kojto 112:6f327212ef96 1082 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_FPEXC(uint32_t fpexc)
Kojto 112:6f327212ef96 1083 {
Kojto 112:6f327212ef96 1084 #if (__FPU_PRESENT == 1)
Kojto 112:6f327212ef96 1085 #if 1
Kojto 112:6f327212ef96 1086 __ASM volatile ("vmsr fpexc, %0" : : "r" (fpexc));
Kojto 112:6f327212ef96 1087 #else
Kojto 112:6f327212ef96 1088 register uint32_t __regfpexc __ASM("fpexc");
Kojto 112:6f327212ef96 1089 __regfpexc = (fpexc);
Kojto 112:6f327212ef96 1090 #endif
Kojto 112:6f327212ef96 1091 #endif
Kojto 112:6f327212ef96 1092 }
Kojto 112:6f327212ef96 1093
Kojto 112:6f327212ef96 1094 /** \brief Get CPACR
Kojto 112:6f327212ef96 1095
Kojto 112:6f327212ef96 1096 This function returns the current value of the Coprocessor Access Control register.
Kojto 112:6f327212ef96 1097
Kojto 112:6f327212ef96 1098 \return Coprocessor Access Control register value
Kojto 112:6f327212ef96 1099 */
Kojto 112:6f327212ef96 1100 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CPACR(void)
Kojto 112:6f327212ef96 1101 {
Kojto 112:6f327212ef96 1102 #if 1
Kojto 112:6f327212ef96 1103 register uint32_t __regCPACR;
Kojto 112:6f327212ef96 1104 __ASM volatile ("mrc p15, 0, %0, c1, c0, 2" : "=r" (__regCPACR));
Kojto 112:6f327212ef96 1105 #else
Kojto 112:6f327212ef96 1106 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 112:6f327212ef96 1107 #endif
Kojto 112:6f327212ef96 1108 return __regCPACR;
Kojto 112:6f327212ef96 1109 }
Kojto 112:6f327212ef96 1110
Kojto 112:6f327212ef96 1111 /** \brief Set CPACR
Kojto 112:6f327212ef96 1112
Kojto 112:6f327212ef96 1113 This function assigns the given value to the Coprocessor Access Control register.
Kojto 112:6f327212ef96 1114
Kojto 112:6f327212ef96 1115 \param [in] cpacr Coprocessor Acccess Control value to set
Kojto 112:6f327212ef96 1116 */
Kojto 112:6f327212ef96 1117 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_CPACR(uint32_t cpacr)
Kojto 112:6f327212ef96 1118 {
Kojto 112:6f327212ef96 1119 #if 1
Kojto 112:6f327212ef96 1120 __ASM volatile ("mcr p15, 0, %0, c1, c0, 2" : : "r" (cpacr));
Kojto 112:6f327212ef96 1121 #else
Kojto 112:6f327212ef96 1122 register uint32_t __regCPACR __ASM("cp15:0:c1:c0:2");
Kojto 112:6f327212ef96 1123 __regCPACR = cpacr;
Kojto 112:6f327212ef96 1124 #endif
Kojto 112:6f327212ef96 1125 __ISB();
Kojto 112:6f327212ef96 1126 }
Kojto 112:6f327212ef96 1127
Kojto 112:6f327212ef96 1128 /** \brief Get CBAR
Kojto 112:6f327212ef96 1129
Kojto 112:6f327212ef96 1130 This function returns the value of the Configuration Base Address register.
Kojto 112:6f327212ef96 1131
Kojto 112:6f327212ef96 1132 \return Configuration Base Address register value
Kojto 112:6f327212ef96 1133 */
Kojto 112:6f327212ef96 1134 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_CBAR() {
Kojto 112:6f327212ef96 1135 #if 1
Kojto 112:6f327212ef96 1136 register uint32_t __regCBAR;
Kojto 112:6f327212ef96 1137 __ASM volatile ("mrc p15, 4, %0, c15, c0, 0" : "=r" (__regCBAR));
Kojto 112:6f327212ef96 1138 #else
Kojto 112:6f327212ef96 1139 register uint32_t __regCBAR __ASM("cp15:4:c15:c0:0");
Kojto 112:6f327212ef96 1140 #endif
Kojto 112:6f327212ef96 1141 return(__regCBAR);
Kojto 112:6f327212ef96 1142 }
Kojto 112:6f327212ef96 1143
Kojto 112:6f327212ef96 1144 /** \brief Get TTBR0
Kojto 112:6f327212ef96 1145
Kojto 112:6f327212ef96 1146 This function returns the value of the Translation Table Base Register 0.
Kojto 112:6f327212ef96 1147
Kojto 112:6f327212ef96 1148 \return Translation Table Base Register 0 value
Kojto 112:6f327212ef96 1149 */
Kojto 112:6f327212ef96 1150 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_TTBR0() {
Kojto 112:6f327212ef96 1151 #if 1
Kojto 112:6f327212ef96 1152 register uint32_t __regTTBR0;
Kojto 112:6f327212ef96 1153 __ASM volatile ("mrc p15, 0, %0, c2, c0, 0" : "=r" (__regTTBR0));
Kojto 112:6f327212ef96 1154 #else
Kojto 112:6f327212ef96 1155 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 112:6f327212ef96 1156 #endif
Kojto 112:6f327212ef96 1157 return(__regTTBR0);
Kojto 112:6f327212ef96 1158 }
Kojto 112:6f327212ef96 1159
Kojto 112:6f327212ef96 1160 /** \brief Set TTBR0
Kojto 112:6f327212ef96 1161
Kojto 112:6f327212ef96 1162 This function assigns the given value to the Translation Table Base Register 0.
Kojto 112:6f327212ef96 1163
Kojto 112:6f327212ef96 1164 \param [in] ttbr0 Translation Table Base Register 0 value to set
Kojto 112:6f327212ef96 1165 */
Kojto 112:6f327212ef96 1166 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_TTBR0(uint32_t ttbr0) {
Kojto 112:6f327212ef96 1167 #if 1
Kojto 112:6f327212ef96 1168 __ASM volatile ("mcr p15, 0, %0, c2, c0, 0" : : "r" (ttbr0));
Kojto 112:6f327212ef96 1169 #else
Kojto 112:6f327212ef96 1170 register uint32_t __regTTBR0 __ASM("cp15:0:c2:c0:0");
Kojto 112:6f327212ef96 1171 __regTTBR0 = ttbr0;
Kojto 112:6f327212ef96 1172 #endif
Kojto 112:6f327212ef96 1173 __ISB();
Kojto 112:6f327212ef96 1174 }
Kojto 112:6f327212ef96 1175
Kojto 112:6f327212ef96 1176 /** \brief Get DACR
Kojto 112:6f327212ef96 1177
Kojto 112:6f327212ef96 1178 This function returns the value of the Domain Access Control Register.
Kojto 112:6f327212ef96 1179
Kojto 112:6f327212ef96 1180 \return Domain Access Control Register value
Kojto 112:6f327212ef96 1181 */
Kojto 112:6f327212ef96 1182 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_DACR() {
Kojto 112:6f327212ef96 1183 #if 1
Kojto 112:6f327212ef96 1184 register uint32_t __regDACR;
Kojto 112:6f327212ef96 1185 __ASM volatile ("mrc p15, 0, %0, c3, c0, 0" : "=r" (__regDACR));
Kojto 112:6f327212ef96 1186 #else
Kojto 112:6f327212ef96 1187 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 112:6f327212ef96 1188 #endif
Kojto 112:6f327212ef96 1189 return(__regDACR);
Kojto 112:6f327212ef96 1190 }
Kojto 112:6f327212ef96 1191
Kojto 112:6f327212ef96 1192 /** \brief Set DACR
Kojto 112:6f327212ef96 1193
Kojto 112:6f327212ef96 1194 This function assigns the given value to the Domain Access Control Register.
Kojto 112:6f327212ef96 1195
Kojto 112:6f327212ef96 1196 \param [in] dacr Domain Access Control Register value to set
Kojto 112:6f327212ef96 1197 */
Kojto 112:6f327212ef96 1198 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_DACR(uint32_t dacr) {
Kojto 112:6f327212ef96 1199 #if 1
Kojto 112:6f327212ef96 1200 __ASM volatile ("mcr p15, 0, %0, c3, c0, 0" : : "r" (dacr));
Kojto 112:6f327212ef96 1201 #else
Kojto 112:6f327212ef96 1202 register uint32_t __regDACR __ASM("cp15:0:c3:c0:0");
Kojto 112:6f327212ef96 1203 __regDACR = dacr;
Kojto 112:6f327212ef96 1204 #endif
Kojto 112:6f327212ef96 1205 __ISB();
Kojto 112:6f327212ef96 1206 }
Kojto 112:6f327212ef96 1207
Kojto 112:6f327212ef96 1208 /******************************** Cache and BTAC enable ****************************************************/
Kojto 112:6f327212ef96 1209
Kojto 112:6f327212ef96 1210 /** \brief Set SCTLR
Kojto 112:6f327212ef96 1211
Kojto 112:6f327212ef96 1212 This function assigns the given value to the System Control Register.
Kojto 112:6f327212ef96 1213
Kojto 112:6f327212ef96 1214 \param [in] sctlr System Control Register value to set
Kojto 112:6f327212ef96 1215 */
Kojto 112:6f327212ef96 1216 __attribute__( ( always_inline ) ) __STATIC_INLINE void __set_SCTLR(uint32_t sctlr)
Kojto 112:6f327212ef96 1217 {
Kojto 112:6f327212ef96 1218 #if 1
Kojto 112:6f327212ef96 1219 __ASM volatile ("mcr p15, 0, %0, c1, c0, 0" : : "r" (sctlr));
Kojto 112:6f327212ef96 1220 #else
Kojto 112:6f327212ef96 1221 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 112:6f327212ef96 1222 __regSCTLR = sctlr;
Kojto 112:6f327212ef96 1223 #endif
Kojto 112:6f327212ef96 1224 }
Kojto 112:6f327212ef96 1225
Kojto 112:6f327212ef96 1226 /** \brief Get SCTLR
Kojto 112:6f327212ef96 1227
Kojto 112:6f327212ef96 1228 This function returns the value of the System Control Register.
Kojto 112:6f327212ef96 1229
Kojto 112:6f327212ef96 1230 \return System Control Register value
Kojto 112:6f327212ef96 1231 */
Kojto 112:6f327212ef96 1232 __attribute__( ( always_inline ) ) __STATIC_INLINE uint32_t __get_SCTLR() {
Kojto 112:6f327212ef96 1233 #if 1
Kojto 112:6f327212ef96 1234 register uint32_t __regSCTLR;
Kojto 112:6f327212ef96 1235 __ASM volatile ("mrc p15, 0, %0, c1, c0, 0" : "=r" (__regSCTLR));
Kojto 112:6f327212ef96 1236 #else
Kojto 112:6f327212ef96 1237 register uint32_t __regSCTLR __ASM("cp15:0:c1:c0:0");
Kojto 112:6f327212ef96 1238 #endif
Kojto 112:6f327212ef96 1239 return(__regSCTLR);
Kojto 112:6f327212ef96 1240 }
Kojto 112:6f327212ef96 1241
Kojto 112:6f327212ef96 1242 /** \brief Enable Caches
Kojto 112:6f327212ef96 1243
Kojto 112:6f327212ef96 1244 Enable Caches
Kojto 112:6f327212ef96 1245 */
Kojto 112:6f327212ef96 1246 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_caches(void) {
Kojto 112:6f327212ef96 1247 // Set I bit 12 to enable I Cache
Kojto 112:6f327212ef96 1248 // Set C bit 2 to enable D Cache
Kojto 112:6f327212ef96 1249 __set_SCTLR( __get_SCTLR() | (1 << 12) | (1 << 2));
Kojto 112:6f327212ef96 1250 }
Kojto 112:6f327212ef96 1251
Kojto 112:6f327212ef96 1252 /** \brief Disable Caches
Kojto 112:6f327212ef96 1253
Kojto 112:6f327212ef96 1254 Disable Caches
Kojto 112:6f327212ef96 1255 */
Kojto 112:6f327212ef96 1256 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_caches(void) {
Kojto 112:6f327212ef96 1257 // Clear I bit 12 to disable I Cache
Kojto 112:6f327212ef96 1258 // Clear C bit 2 to disable D Cache
Kojto 112:6f327212ef96 1259 __set_SCTLR( __get_SCTLR() & ~(1 << 12) & ~(1 << 2));
Kojto 112:6f327212ef96 1260 __ISB();
Kojto 112:6f327212ef96 1261 }
Kojto 112:6f327212ef96 1262
Kojto 112:6f327212ef96 1263 /** \brief Enable BTAC
Kojto 112:6f327212ef96 1264
Kojto 112:6f327212ef96 1265 Enable BTAC
Kojto 112:6f327212ef96 1266 */
Kojto 112:6f327212ef96 1267 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_btac(void) {
Kojto 112:6f327212ef96 1268 // Set Z bit 11 to enable branch prediction
Kojto 112:6f327212ef96 1269 __set_SCTLR( __get_SCTLR() | (1 << 11));
Kojto 112:6f327212ef96 1270 __ISB();
Kojto 112:6f327212ef96 1271 }
Kojto 112:6f327212ef96 1272
Kojto 112:6f327212ef96 1273 /** \brief Disable BTAC
Kojto 112:6f327212ef96 1274
Kojto 112:6f327212ef96 1275 Disable BTAC
Kojto 112:6f327212ef96 1276 */
Kojto 112:6f327212ef96 1277 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_btac(void) {
Kojto 112:6f327212ef96 1278 // Clear Z bit 11 to disable branch prediction
Kojto 112:6f327212ef96 1279 __set_SCTLR( __get_SCTLR() & ~(1 << 11));
Kojto 112:6f327212ef96 1280 }
Kojto 112:6f327212ef96 1281
Kojto 112:6f327212ef96 1282
Kojto 112:6f327212ef96 1283 /** \brief Enable MMU
Kojto 112:6f327212ef96 1284
Kojto 112:6f327212ef96 1285 Enable MMU
Kojto 112:6f327212ef96 1286 */
Kojto 112:6f327212ef96 1287 __attribute__( ( always_inline ) ) __STATIC_INLINE void __enable_mmu(void) {
Kojto 112:6f327212ef96 1288 // Set M bit 0 to enable the MMU
Kojto 112:6f327212ef96 1289 // Set AFE bit to enable simplified access permissions model
Kojto 112:6f327212ef96 1290 // Clear TRE bit to disable TEX remap and A bit to disable strict alignment fault checking
Kojto 112:6f327212ef96 1291 __set_SCTLR( (__get_SCTLR() & ~(1 << 28) & ~(1 << 1)) | 1 | (1 << 29));
Kojto 112:6f327212ef96 1292 __ISB();
Kojto 112:6f327212ef96 1293 }
Kojto 112:6f327212ef96 1294
Kojto 112:6f327212ef96 1295 /** \brief Disable MMU
Kojto 112:6f327212ef96 1296
Kojto 112:6f327212ef96 1297 Disable MMU
Kojto 112:6f327212ef96 1298 */
Kojto 112:6f327212ef96 1299 __attribute__( ( always_inline ) ) __STATIC_INLINE void __disable_mmu(void) {
Kojto 112:6f327212ef96 1300 // Clear M bit 0 to disable the MMU
Kojto 112:6f327212ef96 1301 __set_SCTLR( __get_SCTLR() & ~1);
Kojto 112:6f327212ef96 1302 __ISB();
Kojto 112:6f327212ef96 1303 }
Kojto 112:6f327212ef96 1304
Kojto 112:6f327212ef96 1305 /******************************** TLB maintenance operations ************************************************/
Kojto 112:6f327212ef96 1306 /** \brief Invalidate the whole tlb
Kojto 112:6f327212ef96 1307
Kojto 112:6f327212ef96 1308 TLBIALL. Invalidate the whole tlb
Kojto 112:6f327212ef96 1309 */
Kojto 112:6f327212ef96 1310
Kojto 112:6f327212ef96 1311 __attribute__( ( always_inline ) ) __STATIC_INLINE void __ca9u_inv_tlb_all(void) {
Kojto 112:6f327212ef96 1312 #if 1
Kojto 112:6f327212ef96 1313 __ASM volatile ("mcr p15, 0, %0, c8, c7, 0" : : "r" (0));
Kojto 112:6f327212ef96 1314 #else
Kojto 112:6f327212ef96 1315 register uint32_t __TLBIALL __ASM("cp15:0:c8:c7:0");
Kojto 112:6f327212ef96 1316 __TLBIALL = 0;
Kojto 112:6f327212ef96 1317 #endif
Kojto 112:6f327212ef96 1318 __DSB();
Kojto 112:6f327212ef96 1319 __ISB();
Kojto 112:6f327212ef96 1320 }
Kojto 112:6f327212ef96 1321
Kojto 112:6f327212ef96 1322 /******************************** BTB maintenance operations ************************************************/
Kojto 112:6f327212ef96 1323 /** \brief Invalidate entire branch predictor array
Kojto 112:6f327212ef96 1324
Kojto 112:6f327212ef96 1325 BPIALL. Branch Predictor Invalidate All.
Kojto 112:6f327212ef96 1326 */
Kojto 112:6f327212ef96 1327
Kojto 112:6f327212ef96 1328 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_btac(void) {
Kojto 112:6f327212ef96 1329 #if 1
Kojto 112:6f327212ef96 1330 __ASM volatile ("mcr p15, 0, %0, c7, c5, 6" : : "r" (0));
Kojto 112:6f327212ef96 1331 #else
Kojto 112:6f327212ef96 1332 register uint32_t __BPIALL __ASM("cp15:0:c7:c5:6");
Kojto 112:6f327212ef96 1333 __BPIALL = 0;
Kojto 112:6f327212ef96 1334 #endif
Kojto 112:6f327212ef96 1335 __DSB(); //ensure completion of the invalidation
Kojto 112:6f327212ef96 1336 __ISB(); //ensure instruction fetch path sees new state
Kojto 112:6f327212ef96 1337 }
Kojto 112:6f327212ef96 1338
Kojto 112:6f327212ef96 1339
Kojto 112:6f327212ef96 1340 /******************************** L1 cache operations ******************************************************/
Kojto 112:6f327212ef96 1341
Kojto 112:6f327212ef96 1342 /** \brief Invalidate the whole I$
Kojto 112:6f327212ef96 1343
Kojto 112:6f327212ef96 1344 ICIALLU. Instruction Cache Invalidate All to PoU
Kojto 112:6f327212ef96 1345 */
Kojto 112:6f327212ef96 1346 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_icache_all(void) {
Kojto 112:6f327212ef96 1347 #if 1
Kojto 112:6f327212ef96 1348 __ASM volatile ("mcr p15, 0, %0, c7, c5, 0" : : "r" (0));
Kojto 112:6f327212ef96 1349 #else
Kojto 112:6f327212ef96 1350 register uint32_t __ICIALLU __ASM("cp15:0:c7:c5:0");
Kojto 112:6f327212ef96 1351 __ICIALLU = 0;
Kojto 112:6f327212ef96 1352 #endif
Kojto 112:6f327212ef96 1353 __DSB(); //ensure completion of the invalidation
Kojto 112:6f327212ef96 1354 __ISB(); //ensure instruction fetch path sees new I cache state
Kojto 112:6f327212ef96 1355 }
Kojto 112:6f327212ef96 1356
Kojto 112:6f327212ef96 1357 /** \brief Clean D$ by MVA
Kojto 112:6f327212ef96 1358
Kojto 112:6f327212ef96 1359 DCCMVAC. Data cache clean by MVA to PoC
Kojto 112:6f327212ef96 1360 */
Kojto 112:6f327212ef96 1361 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_dcache_mva(void *va) {
Kojto 112:6f327212ef96 1362 #if 1
Kojto 112:6f327212ef96 1363 __ASM volatile ("mcr p15, 0, %0, c7, c10, 1" : : "r" ((uint32_t)va));
Kojto 112:6f327212ef96 1364 #else
Kojto 112:6f327212ef96 1365 register uint32_t __DCCMVAC __ASM("cp15:0:c7:c10:1");
Kojto 112:6f327212ef96 1366 __DCCMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 1367 #endif
Kojto 112:6f327212ef96 1368 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 1369 }
Kojto 112:6f327212ef96 1370
Kojto 112:6f327212ef96 1371 /** \brief Invalidate D$ by MVA
Kojto 112:6f327212ef96 1372
Kojto 112:6f327212ef96 1373 DCIMVAC. Data cache invalidate by MVA to PoC
Kojto 112:6f327212ef96 1374 */
Kojto 112:6f327212ef96 1375 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_dcache_mva(void *va) {
Kojto 112:6f327212ef96 1376 #if 1
Kojto 112:6f327212ef96 1377 __ASM volatile ("mcr p15, 0, %0, c7, c6, 1" : : "r" ((uint32_t)va));
Kojto 112:6f327212ef96 1378 #else
Kojto 112:6f327212ef96 1379 register uint32_t __DCIMVAC __ASM("cp15:0:c7:c6:1");
Kojto 112:6f327212ef96 1380 __DCIMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 1381 #endif
Kojto 112:6f327212ef96 1382 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 1383 }
Kojto 112:6f327212ef96 1384
Kojto 112:6f327212ef96 1385 /** \brief Clean and Invalidate D$ by MVA
Kojto 112:6f327212ef96 1386
Kojto 112:6f327212ef96 1387 DCCIMVAC. Data cache clean and invalidate by MVA to PoC
Kojto 112:6f327212ef96 1388 */
Kojto 112:6f327212ef96 1389 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_inv_dcache_mva(void *va) {
Kojto 112:6f327212ef96 1390 #if 1
Kojto 112:6f327212ef96 1391 __ASM volatile ("mcr p15, 0, %0, c7, c14, 1" : : "r" ((uint32_t)va));
Kojto 112:6f327212ef96 1392 #else
Kojto 112:6f327212ef96 1393 register uint32_t __DCCIMVAC __ASM("cp15:0:c7:c14:1");
Kojto 112:6f327212ef96 1394 __DCCIMVAC = (uint32_t)va;
Kojto 112:6f327212ef96 1395 #endif
Kojto 112:6f327212ef96 1396 __DMB(); //ensure the ordering of data cache maintenance operations and their effects
Kojto 112:6f327212ef96 1397 }
Kojto 112:6f327212ef96 1398
Kojto 112:6f327212ef96 1399 /** \brief Clean and Invalidate the entire data or unified cache
Kojto 112:6f327212ef96 1400
Kojto 112:6f327212ef96 1401 Generic mechanism for cleaning/invalidating the entire data or unified cache to the point of coherency.
Kojto 112:6f327212ef96 1402 */
Kojto 112:6f327212ef96 1403 extern void __v7_all_cache(uint32_t op);
Kojto 112:6f327212ef96 1404
Kojto 112:6f327212ef96 1405
Kojto 112:6f327212ef96 1406 /** \brief Invalidate the whole D$
Kojto 112:6f327212ef96 1407
Kojto 112:6f327212ef96 1408 DCISW. Invalidate by Set/Way
Kojto 112:6f327212ef96 1409 */
Kojto 112:6f327212ef96 1410
Kojto 112:6f327212ef96 1411 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_inv_dcache_all(void) {
Kojto 112:6f327212ef96 1412 __v7_all_cache(0);
Kojto 112:6f327212ef96 1413 }
Kojto 112:6f327212ef96 1414
Kojto 112:6f327212ef96 1415 /** \brief Clean the whole D$
Kojto 112:6f327212ef96 1416
Kojto 112:6f327212ef96 1417 DCCSW. Clean by Set/Way
Kojto 112:6f327212ef96 1418 */
Kojto 112:6f327212ef96 1419
Kojto 112:6f327212ef96 1420 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_dcache_all(void) {
Kojto 112:6f327212ef96 1421 __v7_all_cache(1);
Kojto 112:6f327212ef96 1422 }
Kojto 112:6f327212ef96 1423
Kojto 112:6f327212ef96 1424 /** \brief Clean and invalidate the whole D$
Kojto 112:6f327212ef96 1425
Kojto 112:6f327212ef96 1426 DCCISW. Clean and Invalidate by Set/Way
Kojto 112:6f327212ef96 1427 */
Kojto 112:6f327212ef96 1428
Kojto 112:6f327212ef96 1429 __attribute__( ( always_inline ) ) __STATIC_INLINE void __v7_clean_inv_dcache_all(void) {
Kojto 112:6f327212ef96 1430 __v7_all_cache(2);
Kojto 112:6f327212ef96 1431 }
Kojto 112:6f327212ef96 1432
Kojto 112:6f327212ef96 1433 #include "core_ca_mmu.h"
Kojto 112:6f327212ef96 1434
Kojto 112:6f327212ef96 1435 #elif (defined (__TASKING__)) /*--------------- TASKING Compiler -----------------*/
Kojto 112:6f327212ef96 1436
Kojto 112:6f327212ef96 1437 #error TASKING Compiler support not implemented for Cortex-A
Kojto 112:6f327212ef96 1438
Kojto 112:6f327212ef96 1439 #endif
Kojto 112:6f327212ef96 1440
Kojto 112:6f327212ef96 1441 /*@} end of CMSIS_Core_RegAccFunctions */
Kojto 112:6f327212ef96 1442
Kojto 112:6f327212ef96 1443
Kojto 112:6f327212ef96 1444 #endif /* __CORE_CAFUNC_H__ */