Fork of the official mbed C/C SDK provides the software platform and libraries to build your applications for RenBED.

Dependents:   1-RenBuggyTimed RenBED_RGB RenBED_RGB_PWM RenBED_RGB

Fork of mbed by mbed official

Committer:
Kojto
Date:
Wed Jan 13 09:48:29 2016 +0000
Revision:
112:6f327212ef96
Release 112 of the mbed library

Changes:
- new platforms - STM32 B96B F446, MOTE_L152RC
- nrf51 - fix serial init bug (character sent)
- stm all devices - fix RTC clocking in the init
- stm f0 - SystemInit clock fix, for SetVector()
- RawSerial - fix for microlib (vsnprintf with size 0)

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 112:6f327212ef96 1 /**
Kojto 112:6f327212ef96 2 ******************************************************************************
Kojto 112:6f327212ef96 3 * @file stm32_hal_legacy.h
Kojto 112:6f327212ef96 4 * @author MCD Application Team
Kojto 112:6f327212ef96 5 * @version V1.4.1
Kojto 112:6f327212ef96 6 * @date 09-October-2015
Kojto 112:6f327212ef96 7 * @brief This file contains aliases definition for the STM32Cube HAL constants
Kojto 112:6f327212ef96 8 * macros and functions maintained for legacy purpose.
Kojto 112:6f327212ef96 9 ******************************************************************************
Kojto 112:6f327212ef96 10 * @attention
Kojto 112:6f327212ef96 11 *
Kojto 112:6f327212ef96 12 * <h2><center>&copy; COPYRIGHT(c) 2015 STMicroelectronics</center></h2>
Kojto 112:6f327212ef96 13 *
Kojto 112:6f327212ef96 14 * Redistribution and use in source and binary forms, with or without modification,
Kojto 112:6f327212ef96 15 * are permitted provided that the following conditions are met:
Kojto 112:6f327212ef96 16 * 1. Redistributions of source code must retain the above copyright notice,
Kojto 112:6f327212ef96 17 * this list of conditions and the following disclaimer.
Kojto 112:6f327212ef96 18 * 2. Redistributions in binary form must reproduce the above copyright notice,
Kojto 112:6f327212ef96 19 * this list of conditions and the following disclaimer in the documentation
Kojto 112:6f327212ef96 20 * and/or other materials provided with the distribution.
Kojto 112:6f327212ef96 21 * 3. Neither the name of STMicroelectronics nor the names of its contributors
Kojto 112:6f327212ef96 22 * may be used to endorse or promote products derived from this software
Kojto 112:6f327212ef96 23 * without specific prior written permission.
Kojto 112:6f327212ef96 24 *
Kojto 112:6f327212ef96 25 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 112:6f327212ef96 26 * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 112:6f327212ef96 27 * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
Kojto 112:6f327212ef96 28 * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
Kojto 112:6f327212ef96 29 * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
Kojto 112:6f327212ef96 30 * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
Kojto 112:6f327212ef96 31 * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
Kojto 112:6f327212ef96 32 * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
Kojto 112:6f327212ef96 33 * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
Kojto 112:6f327212ef96 34 * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
Kojto 112:6f327212ef96 35 *
Kojto 112:6f327212ef96 36 ******************************************************************************
Kojto 112:6f327212ef96 37 */
Kojto 112:6f327212ef96 38
Kojto 112:6f327212ef96 39 /* Define to prevent recursive inclusion -------------------------------------*/
Kojto 112:6f327212ef96 40 #ifndef __STM32_HAL_LEGACY
Kojto 112:6f327212ef96 41 #define __STM32_HAL_LEGACY
Kojto 112:6f327212ef96 42
Kojto 112:6f327212ef96 43 #ifdef __cplusplus
Kojto 112:6f327212ef96 44 extern "C" {
Kojto 112:6f327212ef96 45 #endif
Kojto 112:6f327212ef96 46
Kojto 112:6f327212ef96 47 /* Includes ------------------------------------------------------------------*/
Kojto 112:6f327212ef96 48 /* Exported types ------------------------------------------------------------*/
Kojto 112:6f327212ef96 49 /* Exported constants --------------------------------------------------------*/
Kojto 112:6f327212ef96 50
Kojto 112:6f327212ef96 51 /** @defgroup HAL_AES_Aliased_Defines HAL CRYP Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 52 * @{
Kojto 112:6f327212ef96 53 */
Kojto 112:6f327212ef96 54 #define AES_FLAG_RDERR CRYP_FLAG_RDERR
Kojto 112:6f327212ef96 55 #define AES_FLAG_WRERR CRYP_FLAG_WRERR
Kojto 112:6f327212ef96 56 #define AES_CLEARFLAG_CCF CRYP_CLEARFLAG_CCF
Kojto 112:6f327212ef96 57 #define AES_CLEARFLAG_RDERR CRYP_CLEARFLAG_RDERR
Kojto 112:6f327212ef96 58 #define AES_CLEARFLAG_WRERR CRYP_CLEARFLAG_WRERR
Kojto 112:6f327212ef96 59
Kojto 112:6f327212ef96 60 /**
Kojto 112:6f327212ef96 61 * @}
Kojto 112:6f327212ef96 62 */
Kojto 112:6f327212ef96 63
Kojto 112:6f327212ef96 64 /** @defgroup HAL_ADC_Aliased_Defines HAL ADC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 65 * @{
Kojto 112:6f327212ef96 66 */
Kojto 112:6f327212ef96 67 #define ADC_RESOLUTION12b ADC_RESOLUTION_12B
Kojto 112:6f327212ef96 68 #define ADC_RESOLUTION10b ADC_RESOLUTION_10B
Kojto 112:6f327212ef96 69 #define ADC_RESOLUTION8b ADC_RESOLUTION_8B
Kojto 112:6f327212ef96 70 #define ADC_RESOLUTION6b ADC_RESOLUTION_6B
Kojto 112:6f327212ef96 71 #define OVR_DATA_OVERWRITTEN ADC_OVR_DATA_OVERWRITTEN
Kojto 112:6f327212ef96 72 #define OVR_DATA_PRESERVED ADC_OVR_DATA_PRESERVED
Kojto 112:6f327212ef96 73 #define EOC_SINGLE_CONV ADC_EOC_SINGLE_CONV
Kojto 112:6f327212ef96 74 #define EOC_SEQ_CONV ADC_EOC_SEQ_CONV
Kojto 112:6f327212ef96 75 #define EOC_SINGLE_SEQ_CONV ADC_EOC_SINGLE_SEQ_CONV
Kojto 112:6f327212ef96 76 #define REGULAR_GROUP ADC_REGULAR_GROUP
Kojto 112:6f327212ef96 77 #define INJECTED_GROUP ADC_INJECTED_GROUP
Kojto 112:6f327212ef96 78 #define REGULAR_INJECTED_GROUP ADC_REGULAR_INJECTED_GROUP
Kojto 112:6f327212ef96 79 #define AWD_EVENT ADC_AWD_EVENT
Kojto 112:6f327212ef96 80 #define AWD1_EVENT ADC_AWD1_EVENT
Kojto 112:6f327212ef96 81 #define AWD2_EVENT ADC_AWD2_EVENT
Kojto 112:6f327212ef96 82 #define AWD3_EVENT ADC_AWD3_EVENT
Kojto 112:6f327212ef96 83 #define OVR_EVENT ADC_OVR_EVENT
Kojto 112:6f327212ef96 84 #define JQOVF_EVENT ADC_JQOVF_EVENT
Kojto 112:6f327212ef96 85 #define ALL_CHANNELS ADC_ALL_CHANNELS
Kojto 112:6f327212ef96 86 #define REGULAR_CHANNELS ADC_REGULAR_CHANNELS
Kojto 112:6f327212ef96 87 #define INJECTED_CHANNELS ADC_INJECTED_CHANNELS
Kojto 112:6f327212ef96 88 #define SYSCFG_FLAG_SENSOR_ADC ADC_FLAG_SENSOR
Kojto 112:6f327212ef96 89 #define SYSCFG_FLAG_VREF_ADC ADC_FLAG_VREFINT
Kojto 112:6f327212ef96 90 #define ADC_CLOCKPRESCALER_PCLK_DIV1 ADC_CLOCK_SYNC_PCLK_DIV1
Kojto 112:6f327212ef96 91 #define ADC_CLOCKPRESCALER_PCLK_DIV2 ADC_CLOCK_SYNC_PCLK_DIV2
Kojto 112:6f327212ef96 92 #define ADC_CLOCKPRESCALER_PCLK_DIV4 ADC_CLOCK_SYNC_PCLK_DIV4
Kojto 112:6f327212ef96 93 #define ADC_CLOCKPRESCALER_PCLK_DIV6 ADC_CLOCK_SYNC_PCLK_DIV6
Kojto 112:6f327212ef96 94 #define ADC_CLOCKPRESCALER_PCLK_DIV8 ADC_CLOCK_SYNC_PCLK_DIV8
Kojto 112:6f327212ef96 95 #define ADC_EXTERNALTRIG0_T6_TRGO ADC_EXTERNALTRIGCONV_T6_TRGO
Kojto 112:6f327212ef96 96 #define ADC_EXTERNALTRIG1_T21_CC2 ADC_EXTERNALTRIGCONV_T21_CC2
Kojto 112:6f327212ef96 97 #define ADC_EXTERNALTRIG2_T2_TRGO ADC_EXTERNALTRIGCONV_T2_TRGO
Kojto 112:6f327212ef96 98 #define ADC_EXTERNALTRIG3_T2_CC4 ADC_EXTERNALTRIGCONV_T2_CC4
Kojto 112:6f327212ef96 99 #define ADC_EXTERNALTRIG4_T22_TRGO ADC_EXTERNALTRIGCONV_T22_TRGO
Kojto 112:6f327212ef96 100 #define ADC_EXTERNALTRIG7_EXT_IT11 ADC_EXTERNALTRIGCONV_EXT_IT11
Kojto 112:6f327212ef96 101 #define ADC_CLOCK_ASYNC ADC_CLOCK_ASYNC_DIV1
Kojto 112:6f327212ef96 102 #define ADC_EXTERNALTRIG_EDGE_NONE ADC_EXTERNALTRIGCONVEDGE_NONE
Kojto 112:6f327212ef96 103 #define ADC_EXTERNALTRIG_EDGE_RISING ADC_EXTERNALTRIGCONVEDGE_RISING
Kojto 112:6f327212ef96 104 #define ADC_EXTERNALTRIG_EDGE_FALLING ADC_EXTERNALTRIGCONVEDGE_FALLING
Kojto 112:6f327212ef96 105 #define ADC_EXTERNALTRIG_EDGE_RISINGFALLING ADC_EXTERNALTRIGCONVEDGE_RISINGFALLING
Kojto 112:6f327212ef96 106 /**
Kojto 112:6f327212ef96 107 * @}
Kojto 112:6f327212ef96 108 */
Kojto 112:6f327212ef96 109
Kojto 112:6f327212ef96 110 /** @defgroup HAL_CEC_Aliased_Defines HAL CEC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 111 * @{
Kojto 112:6f327212ef96 112 */
Kojto 112:6f327212ef96 113
Kojto 112:6f327212ef96 114 #define __HAL_CEC_GET_IT __HAL_CEC_GET_FLAG
Kojto 112:6f327212ef96 115
Kojto 112:6f327212ef96 116 /**
Kojto 112:6f327212ef96 117 * @}
Kojto 112:6f327212ef96 118 */
Kojto 112:6f327212ef96 119
Kojto 112:6f327212ef96 120 /** @defgroup HAL_COMP_Aliased_Defines HAL COMP Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 121 * @{
Kojto 112:6f327212ef96 122 */
Kojto 112:6f327212ef96 123
Kojto 112:6f327212ef96 124 #define COMP_WINDOWMODE_DISABLED COMP_WINDOWMODE_DISABLE
Kojto 112:6f327212ef96 125 #define COMP_WINDOWMODE_ENABLED COMP_WINDOWMODE_ENABLE
Kojto 112:6f327212ef96 126 #define COMP_EXTI_LINE_COMP1_EVENT COMP_EXTI_LINE_COMP1
Kojto 112:6f327212ef96 127 #define COMP_EXTI_LINE_COMP2_EVENT COMP_EXTI_LINE_COMP2
Kojto 112:6f327212ef96 128
Kojto 112:6f327212ef96 129 /**
Kojto 112:6f327212ef96 130 * @}
Kojto 112:6f327212ef96 131 */
Kojto 112:6f327212ef96 132
Kojto 112:6f327212ef96 133 /** @defgroup HAL_CRC_Aliased_Defines HAL CRC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 134 * @{
Kojto 112:6f327212ef96 135 */
Kojto 112:6f327212ef96 136
Kojto 112:6f327212ef96 137 #define CRC_OUTPUTDATA_INVERSION_DISABLED CRC_OUTPUTDATA_INVERSION_DISABLE
Kojto 112:6f327212ef96 138 #define CRC_OUTPUTDATA_INVERSION_ENABLED CRC_OUTPUTDATA_INVERSION_ENABLE
Kojto 112:6f327212ef96 139
Kojto 112:6f327212ef96 140 /**
Kojto 112:6f327212ef96 141 * @}
Kojto 112:6f327212ef96 142 */
Kojto 112:6f327212ef96 143
Kojto 112:6f327212ef96 144 /** @defgroup HAL_DAC_Aliased_Defines HAL DAC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 145 * @{
Kojto 112:6f327212ef96 146 */
Kojto 112:6f327212ef96 147
Kojto 112:6f327212ef96 148 #define DAC1_CHANNEL_1 DAC_CHANNEL_1
Kojto 112:6f327212ef96 149 #define DAC1_CHANNEL_2 DAC_CHANNEL_2
Kojto 112:6f327212ef96 150 #define DAC2_CHANNEL_1 DAC_CHANNEL_1
Kojto 112:6f327212ef96 151 #define DAC_WAVE_NONE ((uint32_t)0x00000000)
Kojto 112:6f327212ef96 152 #define DAC_WAVE_NOISE ((uint32_t)DAC_CR_WAVE1_0)
Kojto 112:6f327212ef96 153 #define DAC_WAVE_TRIANGLE ((uint32_t)DAC_CR_WAVE1_1)
Kojto 112:6f327212ef96 154 #define DAC_WAVEGENERATION_NONE DAC_WAVE_NONE
Kojto 112:6f327212ef96 155 #define DAC_WAVEGENERATION_NOISE DAC_WAVE_NOISE
Kojto 112:6f327212ef96 156 #define DAC_WAVEGENERATION_TRIANGLE DAC_WAVE_TRIANGLE
Kojto 112:6f327212ef96 157
Kojto 112:6f327212ef96 158 /**
Kojto 112:6f327212ef96 159 * @}
Kojto 112:6f327212ef96 160 */
Kojto 112:6f327212ef96 161
Kojto 112:6f327212ef96 162 /** @defgroup HAL_DMA_Aliased_Defines HAL DMA Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 163 * @{
Kojto 112:6f327212ef96 164 */
Kojto 112:6f327212ef96 165 #define HAL_REMAPDMA_ADC_DMA_CH2 DMA_REMAP_ADC_DMA_CH2
Kojto 112:6f327212ef96 166 #define HAL_REMAPDMA_USART1_TX_DMA_CH4 DMA_REMAP_USART1_TX_DMA_CH4
Kojto 112:6f327212ef96 167 #define HAL_REMAPDMA_USART1_RX_DMA_CH5 DMA_REMAP_USART1_RX_DMA_CH5
Kojto 112:6f327212ef96 168 #define HAL_REMAPDMA_TIM16_DMA_CH4 DMA_REMAP_TIM16_DMA_CH4
Kojto 112:6f327212ef96 169 #define HAL_REMAPDMA_TIM17_DMA_CH2 DMA_REMAP_TIM17_DMA_CH2
Kojto 112:6f327212ef96 170 #define HAL_REMAPDMA_USART3_DMA_CH32 DMA_REMAP_USART3_DMA_CH32
Kojto 112:6f327212ef96 171 #define HAL_REMAPDMA_TIM16_DMA_CH6 DMA_REMAP_TIM16_DMA_CH6
Kojto 112:6f327212ef96 172 #define HAL_REMAPDMA_TIM17_DMA_CH7 DMA_REMAP_TIM17_DMA_CH7
Kojto 112:6f327212ef96 173 #define HAL_REMAPDMA_SPI2_DMA_CH67 DMA_REMAP_SPI2_DMA_CH67
Kojto 112:6f327212ef96 174 #define HAL_REMAPDMA_USART2_DMA_CH67 DMA_REMAP_USART2_DMA_CH67
Kojto 112:6f327212ef96 175 #define HAL_REMAPDMA_USART3_DMA_CH32 DMA_REMAP_USART3_DMA_CH32
Kojto 112:6f327212ef96 176 #define HAL_REMAPDMA_I2C1_DMA_CH76 DMA_REMAP_I2C1_DMA_CH76
Kojto 112:6f327212ef96 177 #define HAL_REMAPDMA_TIM1_DMA_CH6 DMA_REMAP_TIM1_DMA_CH6
Kojto 112:6f327212ef96 178 #define HAL_REMAPDMA_TIM2_DMA_CH7 DMA_REMAP_TIM2_DMA_CH7
Kojto 112:6f327212ef96 179 #define HAL_REMAPDMA_TIM3_DMA_CH6 DMA_REMAP_TIM3_DMA_CH6
Kojto 112:6f327212ef96 180
Kojto 112:6f327212ef96 181 #define IS_HAL_REMAPDMA IS_DMA_REMAP
Kojto 112:6f327212ef96 182 #define __HAL_REMAPDMA_CHANNEL_ENABLE __HAL_DMA_REMAP_CHANNEL_ENABLE
Kojto 112:6f327212ef96 183 #define __HAL_REMAPDMA_CHANNEL_DISABLE __HAL_DMA_REMAP_CHANNEL_DISABLE
Kojto 112:6f327212ef96 184
Kojto 112:6f327212ef96 185
Kojto 112:6f327212ef96 186
Kojto 112:6f327212ef96 187 /**
Kojto 112:6f327212ef96 188 * @}
Kojto 112:6f327212ef96 189 */
Kojto 112:6f327212ef96 190
Kojto 112:6f327212ef96 191 /** @defgroup HAL_FLASH_Aliased_Defines HAL FLASH Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 192 * @{
Kojto 112:6f327212ef96 193 */
Kojto 112:6f327212ef96 194
Kojto 112:6f327212ef96 195 #define TYPEPROGRAM_BYTE FLASH_TYPEPROGRAM_BYTE
Kojto 112:6f327212ef96 196 #define TYPEPROGRAM_HALFWORD FLASH_TYPEPROGRAM_HALFWORD
Kojto 112:6f327212ef96 197 #define TYPEPROGRAM_WORD FLASH_TYPEPROGRAM_WORD
Kojto 112:6f327212ef96 198 #define TYPEPROGRAM_DOUBLEWORD FLASH_TYPEPROGRAM_DOUBLEWORD
Kojto 112:6f327212ef96 199 #define TYPEERASE_SECTORS FLASH_TYPEERASE_SECTORS
Kojto 112:6f327212ef96 200 #define TYPEERASE_PAGES FLASH_TYPEERASE_PAGES
Kojto 112:6f327212ef96 201 #define TYPEERASE_PAGEERASE FLASH_TYPEERASE_PAGES
Kojto 112:6f327212ef96 202 #define TYPEERASE_MASSERASE FLASH_TYPEERASE_MASSERASE
Kojto 112:6f327212ef96 203 #define WRPSTATE_DISABLE OB_WRPSTATE_DISABLE
Kojto 112:6f327212ef96 204 #define WRPSTATE_ENABLE OB_WRPSTATE_ENABLE
Kojto 112:6f327212ef96 205 #define HAL_FLASH_TIMEOUT_VALUE FLASH_TIMEOUT_VALUE
Kojto 112:6f327212ef96 206 #define OBEX_PCROP OPTIONBYTE_PCROP
Kojto 112:6f327212ef96 207 #define OBEX_BOOTCONFIG OPTIONBYTE_BOOTCONFIG
Kojto 112:6f327212ef96 208 #define PCROPSTATE_DISABLE OB_PCROP_STATE_DISABLE
Kojto 112:6f327212ef96 209 #define PCROPSTATE_ENABLE OB_PCROP_STATE_ENABLE
Kojto 112:6f327212ef96 210 #define TYPEERASEDATA_BYTE FLASH_TYPEERASEDATA_BYTE
Kojto 112:6f327212ef96 211 #define TYPEERASEDATA_HALFWORD FLASH_TYPEERASEDATA_HALFWORD
Kojto 112:6f327212ef96 212 #define TYPEERASEDATA_WORD FLASH_TYPEERASEDATA_WORD
Kojto 112:6f327212ef96 213 #define TYPEPROGRAMDATA_BYTE FLASH_TYPEPROGRAMDATA_BYTE
Kojto 112:6f327212ef96 214 #define TYPEPROGRAMDATA_HALFWORD FLASH_TYPEPROGRAMDATA_HALFWORD
Kojto 112:6f327212ef96 215 #define TYPEPROGRAMDATA_WORD FLASH_TYPEPROGRAMDATA_WORD
Kojto 112:6f327212ef96 216 #define TYPEPROGRAMDATA_FASTBYTE FLASH_TYPEPROGRAMDATA_FASTBYTE
Kojto 112:6f327212ef96 217 #define TYPEPROGRAMDATA_FASTHALFWORD FLASH_TYPEPROGRAMDATA_FASTHALFWORD
Kojto 112:6f327212ef96 218 #define TYPEPROGRAMDATA_FASTWORD FLASH_TYPEPROGRAMDATA_FASTWORD
Kojto 112:6f327212ef96 219 #define PAGESIZE FLASH_PAGE_SIZE
Kojto 112:6f327212ef96 220 #define TYPEPROGRAM_FASTBYTE FLASH_TYPEPROGRAM_BYTE
Kojto 112:6f327212ef96 221 #define TYPEPROGRAM_FASTHALFWORD FLASH_TYPEPROGRAM_HALFWORD
Kojto 112:6f327212ef96 222 #define TYPEPROGRAM_FASTWORD FLASH_TYPEPROGRAM_WORD
Kojto 112:6f327212ef96 223 #define VOLTAGE_RANGE_1 FLASH_VOLTAGE_RANGE_1
Kojto 112:6f327212ef96 224 #define VOLTAGE_RANGE_2 FLASH_VOLTAGE_RANGE_2
Kojto 112:6f327212ef96 225 #define VOLTAGE_RANGE_3 FLASH_VOLTAGE_RANGE_3
Kojto 112:6f327212ef96 226 #define VOLTAGE_RANGE_4 FLASH_VOLTAGE_RANGE_4
Kojto 112:6f327212ef96 227 #define TYPEPROGRAM_FAST FLASH_TYPEPROGRAM_FAST
Kojto 112:6f327212ef96 228 #define TYPEPROGRAM_FAST_AND_LAST FLASH_TYPEPROGRAM_FAST_AND_LAST
Kojto 112:6f327212ef96 229 #define WRPAREA_BANK1_AREAA OB_WRPAREA_BANK1_AREAA
Kojto 112:6f327212ef96 230 #define WRPAREA_BANK1_AREAB OB_WRPAREA_BANK1_AREAB
Kojto 112:6f327212ef96 231 #define WRPAREA_BANK2_AREAA OB_WRPAREA_BANK2_AREAA
Kojto 112:6f327212ef96 232 #define WRPAREA_BANK2_AREAB OB_WRPAREA_BANK2_AREAB
Kojto 112:6f327212ef96 233 #define IWDG_STDBY_FREEZE OB_IWDG_STDBY_FREEZE
Kojto 112:6f327212ef96 234 #define IWDG_STDBY_ACTIVE OB_IWDG_STDBY_RUN
Kojto 112:6f327212ef96 235 #define IWDG_STOP_FREEZE OB_IWDG_STOP_FREEZE
Kojto 112:6f327212ef96 236 #define IWDG_STOP_ACTIVE OB_IWDG_STOP_RUN
Kojto 112:6f327212ef96 237 #define FLASH_ERROR_NONE HAL_FLASH_ERROR_NONE
Kojto 112:6f327212ef96 238 #define FLASH_ERROR_RD HAL_FLASH_ERROR_RD
Kojto 112:6f327212ef96 239 #define FLASH_ERROR_PG HAL_FLASH_ERROR_PROG
Kojto 112:6f327212ef96 240 #define FLASH_ERROR_PGP HAL_FLASH_ERROR_PGS
Kojto 112:6f327212ef96 241 #define FLASH_ERROR_WRP HAL_FLASH_ERROR_WRP
Kojto 112:6f327212ef96 242 #define FLASH_ERROR_OPTV HAL_FLASH_ERROR_OPTV
Kojto 112:6f327212ef96 243 #define FLASH_ERROR_OPTVUSR HAL_FLASH_ERROR_OPTVUSR
Kojto 112:6f327212ef96 244 #define FLASH_ERROR_PROG HAL_FLASH_ERROR_PROG
Kojto 112:6f327212ef96 245 #define FLASH_ERROR_OP HAL_FLASH_ERROR_OPERATION
Kojto 112:6f327212ef96 246 #define FLASH_ERROR_PGA HAL_FLASH_ERROR_PGA
Kojto 112:6f327212ef96 247 #define FLASH_ERROR_SIZE HAL_FLASH_ERROR_SIZE
Kojto 112:6f327212ef96 248 #define FLASH_ERROR_SIZ HAL_FLASH_ERROR_SIZE
Kojto 112:6f327212ef96 249 #define FLASH_ERROR_PGS HAL_FLASH_ERROR_PGS
Kojto 112:6f327212ef96 250 #define FLASH_ERROR_MIS HAL_FLASH_ERROR_MIS
Kojto 112:6f327212ef96 251 #define FLASH_ERROR_FAST HAL_FLASH_ERROR_FAST
Kojto 112:6f327212ef96 252 #define FLASH_ERROR_FWWERR HAL_FLASH_ERROR_FWWERR
Kojto 112:6f327212ef96 253 #define FLASH_ERROR_NOTZERO HAL_FLASH_ERROR_NOTZERO
Kojto 112:6f327212ef96 254 #define FLASH_ERROR_OPERATION HAL_FLASH_ERROR_OPERATION
Kojto 112:6f327212ef96 255 #define FLASH_ERROR_ERS HAL_FLASH_ERROR_ERS
Kojto 112:6f327212ef96 256 #define OB_WDG_SW OB_IWDG_SW
Kojto 112:6f327212ef96 257 #define OB_WDG_HW OB_IWDG_HW
Kojto 112:6f327212ef96 258 #define OB_SDADC12_VDD_MONITOR_SET OB_SDACD_VDD_MONITOR_SET
Kojto 112:6f327212ef96 259 #define OB_SDADC12_VDD_MONITOR_RESET OB_SDACD_VDD_MONITOR_RESET
Kojto 112:6f327212ef96 260 #define OB_RAM_PARITY_CHECK_SET OB_SRAM_PARITY_SET
Kojto 112:6f327212ef96 261 #define OB_RAM_PARITY_CHECK_RESET OB_SRAM_PARITY_RESET
Kojto 112:6f327212ef96 262 #define IS_OB_SDADC12_VDD_MONITOR IS_OB_SDACD_VDD_MONITOR
Kojto 112:6f327212ef96 263 #define OB_RDP_LEVEL0 OB_RDP_LEVEL_0
Kojto 112:6f327212ef96 264 #define OB_RDP_LEVEL1 OB_RDP_LEVEL_1
Kojto 112:6f327212ef96 265 #define OB_RDP_LEVEL2 OB_RDP_LEVEL_2
Kojto 112:6f327212ef96 266 /**
Kojto 112:6f327212ef96 267 * @}
Kojto 112:6f327212ef96 268 */
Kojto 112:6f327212ef96 269
Kojto 112:6f327212ef96 270 /** @defgroup HAL_SYSCFG_Aliased_Defines HAL SYSCFG Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 271 * @{
Kojto 112:6f327212ef96 272 */
Kojto 112:6f327212ef96 273
Kojto 112:6f327212ef96 274 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PA9 I2C_FASTMODEPLUS_PA9
Kojto 112:6f327212ef96 275 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PA10 I2C_FASTMODEPLUS_PA10
Kojto 112:6f327212ef96 276 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PB6 I2C_FASTMODEPLUS_PB6
Kojto 112:6f327212ef96 277 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PB7 I2C_FASTMODEPLUS_PB7
Kojto 112:6f327212ef96 278 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PB8 I2C_FASTMODEPLUS_PB8
Kojto 112:6f327212ef96 279 #define HAL_SYSCFG_FASTMODEPLUS_I2C_PB9 I2C_FASTMODEPLUS_PB9
Kojto 112:6f327212ef96 280 #define HAL_SYSCFG_FASTMODEPLUS_I2C1 I2C_FASTMODEPLUS_I2C1
Kojto 112:6f327212ef96 281 #define HAL_SYSCFG_FASTMODEPLUS_I2C2 I2C_FASTMODEPLUS_I2C2
Kojto 112:6f327212ef96 282 #define HAL_SYSCFG_FASTMODEPLUS_I2C3 I2C_FASTMODEPLUS_I2C3
Kojto 112:6f327212ef96 283 /**
Kojto 112:6f327212ef96 284 * @}
Kojto 112:6f327212ef96 285 */
Kojto 112:6f327212ef96 286
Kojto 112:6f327212ef96 287
Kojto 112:6f327212ef96 288 /** @defgroup LL_FMC_Aliased_Defines LL FMC Aliased Defines maintained for compatibility purpose
Kojto 112:6f327212ef96 289 * @{
Kojto 112:6f327212ef96 290 */
Kojto 112:6f327212ef96 291 #if defined(STM32L4) || defined(STM32F7)
Kojto 112:6f327212ef96 292 #define FMC_NAND_PCC_WAIT_FEATURE_DISABLE FMC_NAND_WAIT_FEATURE_DISABLE
Kojto 112:6f327212ef96 293 #define FMC_NAND_PCC_WAIT_FEATURE_ENABLE FMC_NAND_WAIT_FEATURE_ENABLE
Kojto 112:6f327212ef96 294 #define FMC_NAND_PCC_MEM_BUS_WIDTH_8 FMC_NAND_MEM_BUS_WIDTH_8
Kojto 112:6f327212ef96 295 #define FMC_NAND_PCC_MEM_BUS_WIDTH_16 FMC_NAND_MEM_BUS_WIDTH_16
Kojto 112:6f327212ef96 296 #else
Kojto 112:6f327212ef96 297 #define FMC_NAND_WAIT_FEATURE_DISABLE FMC_NAND_PCC_WAIT_FEATURE_DISABLE
Kojto 112:6f327212ef96 298 #define FMC_NAND_WAIT_FEATURE_ENABLE FMC_NAND_PCC_WAIT_FEATURE_ENABLE
Kojto 112:6f327212ef96 299 #define FMC_NAND_MEM_BUS_WIDTH_8 FMC_NAND_PCC_MEM_BUS_WIDTH_8
Kojto 112:6f327212ef96 300 #define FMC_NAND_MEM_BUS_WIDTH_16 FMC_NAND_PCC_MEM_BUS_WIDTH_16
Kojto 112:6f327212ef96 301 #endif
Kojto 112:6f327212ef96 302 /**
Kojto 112:6f327212ef96 303 * @}
Kojto 112:6f327212ef96 304 */
Kojto 112:6f327212ef96 305
Kojto 112:6f327212ef96 306 /** @defgroup LL_FSMC_Aliased_Defines LL FSMC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 307 * @{
Kojto 112:6f327212ef96 308 */
Kojto 112:6f327212ef96 309
Kojto 112:6f327212ef96 310 #define FSMC_NORSRAM_TYPEDEF FSMC_NORSRAM_TypeDef
Kojto 112:6f327212ef96 311 #define FSMC_NORSRAM_EXTENDED_TYPEDEF FSMC_NORSRAM_EXTENDED_TypeDef
Kojto 112:6f327212ef96 312 /**
Kojto 112:6f327212ef96 313 * @}
Kojto 112:6f327212ef96 314 */
Kojto 112:6f327212ef96 315
Kojto 112:6f327212ef96 316 /** @defgroup HAL_GPIO_Aliased_Macros HAL GPIO Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 317 * @{
Kojto 112:6f327212ef96 318 */
Kojto 112:6f327212ef96 319 #define GET_GPIO_SOURCE GPIO_GET_INDEX
Kojto 112:6f327212ef96 320 #define GET_GPIO_INDEX GPIO_GET_INDEX
Kojto 112:6f327212ef96 321
Kojto 112:6f327212ef96 322 #if defined(STM32F4)
Kojto 112:6f327212ef96 323 #define GPIO_AF12_SDMMC GPIO_AF12_SDIO
Kojto 112:6f327212ef96 324 #define GPIO_AF12_SDMMC1 GPIO_AF12_SDIO
Kojto 112:6f327212ef96 325 #endif
Kojto 112:6f327212ef96 326
Kojto 112:6f327212ef96 327 #if defined(STM32F7)
Kojto 112:6f327212ef96 328 #define GPIO_AF12_SDIO GPIO_AF12_SDMMC1
Kojto 112:6f327212ef96 329 #define GPIO_AF12_SDMMC GPIO_AF12_SDMMC1
Kojto 112:6f327212ef96 330 #endif
Kojto 112:6f327212ef96 331
Kojto 112:6f327212ef96 332 #if defined(STM32L4)
Kojto 112:6f327212ef96 333 #define GPIO_AF12_SDIO GPIO_AF12_SDMMC1
Kojto 112:6f327212ef96 334 #define GPIO_AF12_SDMMC GPIO_AF12_SDMMC1
Kojto 112:6f327212ef96 335 #endif
Kojto 112:6f327212ef96 336
Kojto 112:6f327212ef96 337 #define GPIO_AF0_LPTIM GPIO_AF0_LPTIM1
Kojto 112:6f327212ef96 338 #define GPIO_AF1_LPTIM GPIO_AF1_LPTIM1
Kojto 112:6f327212ef96 339 #define GPIO_AF2_LPTIM GPIO_AF2_LPTIM1
Kojto 112:6f327212ef96 340
Kojto 112:6f327212ef96 341 #if defined(STM32L0) || defined(STM32F4)
Kojto 112:6f327212ef96 342 #define GPIO_SPEED_LOW GPIO_SPEED_FREQ_LOW
Kojto 112:6f327212ef96 343 #define GPIO_SPEED_MEDIUM GPIO_SPEED_FREQ_MEDIUM
Kojto 112:6f327212ef96 344 #define GPIO_SPEED_FAST GPIO_SPEED_FREQ_HIGH
Kojto 112:6f327212ef96 345 #define GPIO_SPEED_HIGH GPIO_SPEED_FREQ_VERY_HIGH
Kojto 112:6f327212ef96 346 #endif /* STM32L0 || STM32F4 */
Kojto 112:6f327212ef96 347
Kojto 112:6f327212ef96 348 /**
Kojto 112:6f327212ef96 349 * @}
Kojto 112:6f327212ef96 350 */
Kojto 112:6f327212ef96 351
Kojto 112:6f327212ef96 352 /** @defgroup HAL_HRTIM_Aliased_Macros HAL HRTIM Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 353 * @{
Kojto 112:6f327212ef96 354 */
Kojto 112:6f327212ef96 355 #define HRTIM_TIMDELAYEDPROTECTION_DISABLED HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DISABLED
Kojto 112:6f327212ef96 356 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDOUT1_EEV68 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDOUT1_EEV6
Kojto 112:6f327212ef96 357 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDOUT2_EEV68 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDOUT2_EEV6
Kojto 112:6f327212ef96 358 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDBOTH_EEV68 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDBOTH_EEV6
Kojto 112:6f327212ef96 359 #define HRTIM_TIMDELAYEDPROTECTION_BALANCED_EEV68 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_BALANCED_EEV6
Kojto 112:6f327212ef96 360 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDOUT1_DEEV79 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDOUT1_DEEV7
Kojto 112:6f327212ef96 361 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDOUT2_DEEV79 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDOUT2_DEEV7
Kojto 112:6f327212ef96 362 #define HRTIM_TIMDELAYEDPROTECTION_DELAYEDBOTH_EEV79 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_DELAYEDBOTH_EEV7
Kojto 112:6f327212ef96 363 #define HRTIM_TIMDELAYEDPROTECTION_BALANCED_EEV79 HRTIM_TIMER_A_B_C_DELAYEDPROTECTION_BALANCED_EEV7
Kojto 112:6f327212ef96 364 /**
Kojto 112:6f327212ef96 365 * @}
Kojto 112:6f327212ef96 366 */
Kojto 112:6f327212ef96 367
Kojto 112:6f327212ef96 368 /** @defgroup HAL_I2C_Aliased_Defines HAL I2C Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 369 * @{
Kojto 112:6f327212ef96 370 */
Kojto 112:6f327212ef96 371 #define I2C_DUALADDRESS_DISABLED I2C_DUALADDRESS_DISABLE
Kojto 112:6f327212ef96 372 #define I2C_DUALADDRESS_ENABLED I2C_DUALADDRESS_ENABLE
Kojto 112:6f327212ef96 373 #define I2C_GENERALCALL_DISABLED I2C_GENERALCALL_DISABLE
Kojto 112:6f327212ef96 374 #define I2C_GENERALCALL_ENABLED I2C_GENERALCALL_ENABLE
Kojto 112:6f327212ef96 375 #define I2C_NOSTRETCH_DISABLED I2C_NOSTRETCH_DISABLE
Kojto 112:6f327212ef96 376 #define I2C_NOSTRETCH_ENABLED I2C_NOSTRETCH_ENABLE
Kojto 112:6f327212ef96 377 #define I2C_ANALOGFILTER_ENABLED I2C_ANALOGFILTER_ENABLE
Kojto 112:6f327212ef96 378 #define I2C_ANALOGFILTER_DISABLED I2C_ANALOGFILTER_DISABLE
Kojto 112:6f327212ef96 379 /**
Kojto 112:6f327212ef96 380 * @}
Kojto 112:6f327212ef96 381 */
Kojto 112:6f327212ef96 382
Kojto 112:6f327212ef96 383 /** @defgroup HAL_IRDA_Aliased_Defines HAL IRDA Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 384 * @{
Kojto 112:6f327212ef96 385 */
Kojto 112:6f327212ef96 386 #define IRDA_ONE_BIT_SAMPLE_DISABLED IRDA_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 387 #define IRDA_ONE_BIT_SAMPLE_ENABLED IRDA_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 388
Kojto 112:6f327212ef96 389 /**
Kojto 112:6f327212ef96 390 * @}
Kojto 112:6f327212ef96 391 */
Kojto 112:6f327212ef96 392
Kojto 112:6f327212ef96 393 /** @defgroup HAL_IWDG_Aliased_Defines HAL IWDG Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 394 * @{
Kojto 112:6f327212ef96 395 */
Kojto 112:6f327212ef96 396 #define KR_KEY_RELOAD IWDG_KEY_RELOAD
Kojto 112:6f327212ef96 397 #define KR_KEY_ENABLE IWDG_KEY_ENABLE
Kojto 112:6f327212ef96 398 #define KR_KEY_EWA IWDG_KEY_WRITE_ACCESS_ENABLE
Kojto 112:6f327212ef96 399 #define KR_KEY_DWA IWDG_KEY_WRITE_ACCESS_DISABLE
Kojto 112:6f327212ef96 400 /**
Kojto 112:6f327212ef96 401 * @}
Kojto 112:6f327212ef96 402 */
Kojto 112:6f327212ef96 403
Kojto 112:6f327212ef96 404 /** @defgroup HAL_LPTIM_Aliased_Defines HAL LPTIM Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 405 * @{
Kojto 112:6f327212ef96 406 */
Kojto 112:6f327212ef96 407
Kojto 112:6f327212ef96 408 #define LPTIM_CLOCKSAMPLETIME_DIRECTTRANSISTION LPTIM_CLOCKSAMPLETIME_DIRECTTRANSITION
Kojto 112:6f327212ef96 409 #define LPTIM_CLOCKSAMPLETIME_2TRANSISTIONS LPTIM_CLOCKSAMPLETIME_2TRANSITIONS
Kojto 112:6f327212ef96 410 #define LPTIM_CLOCKSAMPLETIME_4TRANSISTIONS LPTIM_CLOCKSAMPLETIME_4TRANSITIONS
Kojto 112:6f327212ef96 411 #define LPTIM_CLOCKSAMPLETIME_8TRANSISTIONS LPTIM_CLOCKSAMPLETIME_8TRANSITIONS
Kojto 112:6f327212ef96 412
Kojto 112:6f327212ef96 413 #define LPTIM_CLOCKPOLARITY_RISINGEDGE LPTIM_CLOCKPOLARITY_RISING
Kojto 112:6f327212ef96 414 #define LPTIM_CLOCKPOLARITY_FALLINGEDGE LPTIM_CLOCKPOLARITY_FALLING
Kojto 112:6f327212ef96 415 #define LPTIM_CLOCKPOLARITY_BOTHEDGES LPTIM_CLOCKPOLARITY_RISING_FALLING
Kojto 112:6f327212ef96 416
Kojto 112:6f327212ef96 417 #define LPTIM_TRIGSAMPLETIME_DIRECTTRANSISTION LPTIM_TRIGSAMPLETIME_DIRECTTRANSITION
Kojto 112:6f327212ef96 418 #define LPTIM_TRIGSAMPLETIME_2TRANSISTIONS LPTIM_TRIGSAMPLETIME_2TRANSITIONS
Kojto 112:6f327212ef96 419 #define LPTIM_TRIGSAMPLETIME_4TRANSISTIONS LPTIM_TRIGSAMPLETIME_4TRANSITIONS
Kojto 112:6f327212ef96 420 #define LPTIM_TRIGSAMPLETIME_8TRANSISTIONS LPTIM_TRIGSAMPLETIME_8TRANSITIONS
Kojto 112:6f327212ef96 421
Kojto 112:6f327212ef96 422 /* The following 3 definition have also been present in a temporary version of lptim.h */
Kojto 112:6f327212ef96 423 /* They need to be renamed also to the right name, just in case */
Kojto 112:6f327212ef96 424 #define LPTIM_TRIGSAMPLETIME_2TRANSITION LPTIM_TRIGSAMPLETIME_2TRANSITIONS
Kojto 112:6f327212ef96 425 #define LPTIM_TRIGSAMPLETIME_4TRANSITION LPTIM_TRIGSAMPLETIME_4TRANSITIONS
Kojto 112:6f327212ef96 426 #define LPTIM_TRIGSAMPLETIME_8TRANSITION LPTIM_TRIGSAMPLETIME_8TRANSITIONS
Kojto 112:6f327212ef96 427
Kojto 112:6f327212ef96 428 /**
Kojto 112:6f327212ef96 429 * @}
Kojto 112:6f327212ef96 430 */
Kojto 112:6f327212ef96 431
Kojto 112:6f327212ef96 432 /** @defgroup HAL_NAND_Aliased_Defines HAL NAND Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 433 * @{
Kojto 112:6f327212ef96 434 */
Kojto 112:6f327212ef96 435 #define NAND_AddressTypedef NAND_AddressTypeDef
Kojto 112:6f327212ef96 436
Kojto 112:6f327212ef96 437 #define __ARRAY_ADDRESS ARRAY_ADDRESS
Kojto 112:6f327212ef96 438 #define __ADDR_1st_CYCLE ADDR_1ST_CYCLE
Kojto 112:6f327212ef96 439 #define __ADDR_2nd_CYCLE ADDR_2ND_CYCLE
Kojto 112:6f327212ef96 440 #define __ADDR_3rd_CYCLE ADDR_3RD_CYCLE
Kojto 112:6f327212ef96 441 #define __ADDR_4th_CYCLE ADDR_4TH_CYCLE
Kojto 112:6f327212ef96 442 /**
Kojto 112:6f327212ef96 443 * @}
Kojto 112:6f327212ef96 444 */
Kojto 112:6f327212ef96 445
Kojto 112:6f327212ef96 446 /** @defgroup HAL_NOR_Aliased_Defines HAL NOR Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 447 * @{
Kojto 112:6f327212ef96 448 */
Kojto 112:6f327212ef96 449 #define NOR_StatusTypedef HAL_NOR_StatusTypeDef
Kojto 112:6f327212ef96 450 #define NOR_SUCCESS HAL_NOR_STATUS_SUCCESS
Kojto 112:6f327212ef96 451 #define NOR_ONGOING HAL_NOR_STATUS_ONGOING
Kojto 112:6f327212ef96 452 #define NOR_ERROR HAL_NOR_STATUS_ERROR
Kojto 112:6f327212ef96 453 #define NOR_TIMEOUT HAL_NOR_STATUS_TIMEOUT
Kojto 112:6f327212ef96 454
Kojto 112:6f327212ef96 455 #define __NOR_WRITE NOR_WRITE
Kojto 112:6f327212ef96 456 #define __NOR_ADDR_SHIFT NOR_ADDR_SHIFT
Kojto 112:6f327212ef96 457 /**
Kojto 112:6f327212ef96 458 * @}
Kojto 112:6f327212ef96 459 */
Kojto 112:6f327212ef96 460
Kojto 112:6f327212ef96 461 /** @defgroup HAL_OPAMP_Aliased_Defines HAL OPAMP Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 462 * @{
Kojto 112:6f327212ef96 463 */
Kojto 112:6f327212ef96 464
Kojto 112:6f327212ef96 465 #define OPAMP_NONINVERTINGINPUT_VP0 OPAMP_NONINVERTINGINPUT_IO0
Kojto 112:6f327212ef96 466 #define OPAMP_NONINVERTINGINPUT_VP1 OPAMP_NONINVERTINGINPUT_IO1
Kojto 112:6f327212ef96 467 #define OPAMP_NONINVERTINGINPUT_VP2 OPAMP_NONINVERTINGINPUT_IO2
Kojto 112:6f327212ef96 468 #define OPAMP_NONINVERTINGINPUT_VP3 OPAMP_NONINVERTINGINPUT_IO3
Kojto 112:6f327212ef96 469
Kojto 112:6f327212ef96 470 #define OPAMP_SEC_NONINVERTINGINPUT_VP0 OPAMP_SEC_NONINVERTINGINPUT_IO0
Kojto 112:6f327212ef96 471 #define OPAMP_SEC_NONINVERTINGINPUT_VP1 OPAMP_SEC_NONINVERTINGINPUT_IO1
Kojto 112:6f327212ef96 472 #define OPAMP_SEC_NONINVERTINGINPUT_VP2 OPAMP_SEC_NONINVERTINGINPUT_IO2
Kojto 112:6f327212ef96 473 #define OPAMP_SEC_NONINVERTINGINPUT_VP3 OPAMP_SEC_NONINVERTINGINPUT_IO3
Kojto 112:6f327212ef96 474
Kojto 112:6f327212ef96 475 #define OPAMP_INVERTINGINPUT_VM0 OPAMP_INVERTINGINPUT_IO0
Kojto 112:6f327212ef96 476 #define OPAMP_INVERTINGINPUT_VM1 OPAMP_INVERTINGINPUT_IO1
Kojto 112:6f327212ef96 477
Kojto 112:6f327212ef96 478 #define IOPAMP_INVERTINGINPUT_VM0 OPAMP_INVERTINGINPUT_IO0
Kojto 112:6f327212ef96 479 #define IOPAMP_INVERTINGINPUT_VM1 OPAMP_INVERTINGINPUT_IO1
Kojto 112:6f327212ef96 480
Kojto 112:6f327212ef96 481 #define OPAMP_SEC_INVERTINGINPUT_VM0 OPAMP_SEC_INVERTINGINPUT_IO0
Kojto 112:6f327212ef96 482 #define OPAMP_SEC_INVERTINGINPUT_VM1 OPAMP_SEC_INVERTINGINPUT_IO1
Kojto 112:6f327212ef96 483
Kojto 112:6f327212ef96 484 #define OPAMP_INVERTINGINPUT_VINM OPAMP_SEC_INVERTINGINPUT_IO1
Kojto 112:6f327212ef96 485
Kojto 112:6f327212ef96 486 #define OPAMP_PGACONNECT_NO OPAMP_PGA_CONNECT_INVERTINGINPUT_NO
Kojto 112:6f327212ef96 487 #define OPAMP_PGACONNECT_VM0 OPAMP_PGA_CONNECT_INVERTINGINPUT_IO0
Kojto 112:6f327212ef96 488 #define OPAMP_PGACONNECT_VM1 OPAMP_PGA_CONNECT_INVERTINGINPUT_IO1
Kojto 112:6f327212ef96 489
Kojto 112:6f327212ef96 490 /**
Kojto 112:6f327212ef96 491 * @}
Kojto 112:6f327212ef96 492 */
Kojto 112:6f327212ef96 493
Kojto 112:6f327212ef96 494 /** @defgroup HAL_I2S_Aliased_Defines HAL I2S Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 495 * @{
Kojto 112:6f327212ef96 496 */
Kojto 112:6f327212ef96 497 #define I2S_STANDARD_PHILLIPS I2S_STANDARD_PHILIPS
Kojto 112:6f327212ef96 498 /**
Kojto 112:6f327212ef96 499 * @}
Kojto 112:6f327212ef96 500 */
Kojto 112:6f327212ef96 501
Kojto 112:6f327212ef96 502 /** @defgroup HAL_PCCARD_Aliased_Defines HAL PCCARD Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 503 * @{
Kojto 112:6f327212ef96 504 */
Kojto 112:6f327212ef96 505
Kojto 112:6f327212ef96 506 /* Compact Flash-ATA registers description */
Kojto 112:6f327212ef96 507 #define CF_DATA ATA_DATA
Kojto 112:6f327212ef96 508 #define CF_SECTOR_COUNT ATA_SECTOR_COUNT
Kojto 112:6f327212ef96 509 #define CF_SECTOR_NUMBER ATA_SECTOR_NUMBER
Kojto 112:6f327212ef96 510 #define CF_CYLINDER_LOW ATA_CYLINDER_LOW
Kojto 112:6f327212ef96 511 #define CF_CYLINDER_HIGH ATA_CYLINDER_HIGH
Kojto 112:6f327212ef96 512 #define CF_CARD_HEAD ATA_CARD_HEAD
Kojto 112:6f327212ef96 513 #define CF_STATUS_CMD ATA_STATUS_CMD
Kojto 112:6f327212ef96 514 #define CF_STATUS_CMD_ALTERNATE ATA_STATUS_CMD_ALTERNATE
Kojto 112:6f327212ef96 515 #define CF_COMMON_DATA_AREA ATA_COMMON_DATA_AREA
Kojto 112:6f327212ef96 516
Kojto 112:6f327212ef96 517 /* Compact Flash-ATA commands */
Kojto 112:6f327212ef96 518 #define CF_READ_SECTOR_CMD ATA_READ_SECTOR_CMD
Kojto 112:6f327212ef96 519 #define CF_WRITE_SECTOR_CMD ATA_WRITE_SECTOR_CMD
Kojto 112:6f327212ef96 520 #define CF_ERASE_SECTOR_CMD ATA_ERASE_SECTOR_CMD
Kojto 112:6f327212ef96 521 #define CF_IDENTIFY_CMD ATA_IDENTIFY_CMD
Kojto 112:6f327212ef96 522
Kojto 112:6f327212ef96 523 #define PCCARD_StatusTypedef HAL_PCCARD_StatusTypeDef
Kojto 112:6f327212ef96 524 #define PCCARD_SUCCESS HAL_PCCARD_STATUS_SUCCESS
Kojto 112:6f327212ef96 525 #define PCCARD_ONGOING HAL_PCCARD_STATUS_ONGOING
Kojto 112:6f327212ef96 526 #define PCCARD_ERROR HAL_PCCARD_STATUS_ERROR
Kojto 112:6f327212ef96 527 #define PCCARD_TIMEOUT HAL_PCCARD_STATUS_TIMEOUT
Kojto 112:6f327212ef96 528 /**
Kojto 112:6f327212ef96 529 * @}
Kojto 112:6f327212ef96 530 */
Kojto 112:6f327212ef96 531
Kojto 112:6f327212ef96 532 /** @defgroup HAL_RTC_Aliased_Defines HAL RTC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 533 * @{
Kojto 112:6f327212ef96 534 */
Kojto 112:6f327212ef96 535
Kojto 112:6f327212ef96 536 #define FORMAT_BIN RTC_FORMAT_BIN
Kojto 112:6f327212ef96 537 #define FORMAT_BCD RTC_FORMAT_BCD
Kojto 112:6f327212ef96 538
Kojto 112:6f327212ef96 539 #define RTC_ALARMSUBSECONDMASK_None RTC_ALARMSUBSECONDMASK_NONE
Kojto 112:6f327212ef96 540 #define RTC_TAMPERERASEBACKUP_ENABLED RTC_TAMPER_ERASE_BACKUP_ENABLE
Kojto 112:6f327212ef96 541 #define RTC_TAMPERERASEBACKUP_DISABLED RTC_TAMPER_ERASE_BACKUP_DISABLE
Kojto 112:6f327212ef96 542 #define RTC_TAMPERMASK_FLAG_DISABLED RTC_TAMPERMASK_FLAG_DISABLE
Kojto 112:6f327212ef96 543 #define RTC_TAMPERMASK_FLAG_ENABLED RTC_TAMPERMASK_FLAG_ENABLE
Kojto 112:6f327212ef96 544
Kojto 112:6f327212ef96 545 #define RTC_MASKTAMPERFLAG_DISABLED RTC_TAMPERMASK_FLAG_DISABLE
Kojto 112:6f327212ef96 546 #define RTC_MASKTAMPERFLAG_ENABLED RTC_TAMPERMASK_FLAG_ENABLE
Kojto 112:6f327212ef96 547 #define RTC_TAMPERERASEBACKUP_ENABLED RTC_TAMPER_ERASE_BACKUP_ENABLE
Kojto 112:6f327212ef96 548 #define RTC_TAMPERERASEBACKUP_DISABLED RTC_TAMPER_ERASE_BACKUP_DISABLE
Kojto 112:6f327212ef96 549 #define RTC_MASKTAMPERFLAG_DISABLED RTC_TAMPERMASK_FLAG_DISABLE
Kojto 112:6f327212ef96 550 #define RTC_MASKTAMPERFLAG_ENABLED RTC_TAMPERMASK_FLAG_ENABLE
Kojto 112:6f327212ef96 551 #define RTC_TAMPER1_2_INTERRUPT RTC_ALL_TAMPER_INTERRUPT
Kojto 112:6f327212ef96 552 #define RTC_TAMPER1_2_3_INTERRUPT RTC_ALL_TAMPER_INTERRUPT
Kojto 112:6f327212ef96 553
Kojto 112:6f327212ef96 554 #define RTC_TIMESTAMPPIN_PC13 RTC_TIMESTAMPPIN_DEFAULT
Kojto 112:6f327212ef96 555 #define RTC_TIMESTAMPPIN_PA0 RTC_TIMESTAMPPIN_POS1
Kojto 112:6f327212ef96 556 #define RTC_TIMESTAMPPIN_PI8 RTC_TIMESTAMPPIN_POS1
Kojto 112:6f327212ef96 557 #define RTC_TIMESTAMPPIN_PC1 RTC_TIMESTAMPPIN_POS2
Kojto 112:6f327212ef96 558
Kojto 112:6f327212ef96 559 #define RTC_OUTPUT_REMAP_PC13 RTC_OUTPUT_REMAP_NONE
Kojto 112:6f327212ef96 560 #define RTC_OUTPUT_REMAP_PB14 RTC_OUTPUT_REMAP_POS1
Kojto 112:6f327212ef96 561 #define RTC_OUTPUT_REMAP_PB2 RTC_OUTPUT_REMAP_POS1
Kojto 112:6f327212ef96 562
Kojto 112:6f327212ef96 563 #define RTC_TAMPERPIN_PC13 RTC_TAMPERPIN_DEFAULT
Kojto 112:6f327212ef96 564 #define RTC_TAMPERPIN_PA0 RTC_TAMPERPIN_POS1
Kojto 112:6f327212ef96 565 #define RTC_TAMPERPIN_PI8 RTC_TAMPERPIN_POS1
Kojto 112:6f327212ef96 566
Kojto 112:6f327212ef96 567 /**
Kojto 112:6f327212ef96 568 * @}
Kojto 112:6f327212ef96 569 */
Kojto 112:6f327212ef96 570
Kojto 112:6f327212ef96 571
Kojto 112:6f327212ef96 572 /** @defgroup HAL_SMARTCARD_Aliased_Defines HAL SMARTCARD Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 573 * @{
Kojto 112:6f327212ef96 574 */
Kojto 112:6f327212ef96 575 #define SMARTCARD_NACK_ENABLED SMARTCARD_NACK_ENABLE
Kojto 112:6f327212ef96 576 #define SMARTCARD_NACK_DISABLED SMARTCARD_NACK_DISABLE
Kojto 112:6f327212ef96 577
Kojto 112:6f327212ef96 578 #define SMARTCARD_ONEBIT_SAMPLING_DISABLED SMARTCARD_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 579 #define SMARTCARD_ONEBIT_SAMPLING_ENABLED SMARTCARD_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 580 #define SMARTCARD_ONEBIT_SAMPLING_DISABLE SMARTCARD_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 581 #define SMARTCARD_ONEBIT_SAMPLING_ENABLE SMARTCARD_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 582
Kojto 112:6f327212ef96 583 #define SMARTCARD_TIMEOUT_DISABLED SMARTCARD_TIMEOUT_DISABLE
Kojto 112:6f327212ef96 584 #define SMARTCARD_TIMEOUT_ENABLED SMARTCARD_TIMEOUT_ENABLE
Kojto 112:6f327212ef96 585
Kojto 112:6f327212ef96 586 #define SMARTCARD_LASTBIT_DISABLED SMARTCARD_LASTBIT_DISABLE
Kojto 112:6f327212ef96 587 #define SMARTCARD_LASTBIT_ENABLED SMARTCARD_LASTBIT_ENABLE
Kojto 112:6f327212ef96 588 /**
Kojto 112:6f327212ef96 589 * @}
Kojto 112:6f327212ef96 590 */
Kojto 112:6f327212ef96 591
Kojto 112:6f327212ef96 592
Kojto 112:6f327212ef96 593 /** @defgroup HAL_SMBUS_Aliased_Defines HAL SMBUS Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 594 * @{
Kojto 112:6f327212ef96 595 */
Kojto 112:6f327212ef96 596 #define SMBUS_DUALADDRESS_DISABLED SMBUS_DUALADDRESS_DISABLE
Kojto 112:6f327212ef96 597 #define SMBUS_DUALADDRESS_ENABLED SMBUS_DUALADDRESS_ENABLE
Kojto 112:6f327212ef96 598 #define SMBUS_GENERALCALL_DISABLED SMBUS_GENERALCALL_DISABLE
Kojto 112:6f327212ef96 599 #define SMBUS_GENERALCALL_ENABLED SMBUS_GENERALCALL_ENABLE
Kojto 112:6f327212ef96 600 #define SMBUS_NOSTRETCH_DISABLED SMBUS_NOSTRETCH_DISABLE
Kojto 112:6f327212ef96 601 #define SMBUS_NOSTRETCH_ENABLED SMBUS_NOSTRETCH_ENABLE
Kojto 112:6f327212ef96 602 #define SMBUS_ANALOGFILTER_ENABLED SMBUS_ANALOGFILTER_ENABLE
Kojto 112:6f327212ef96 603 #define SMBUS_ANALOGFILTER_DISABLED SMBUS_ANALOGFILTER_DISABLE
Kojto 112:6f327212ef96 604 #define SMBUS_PEC_DISABLED SMBUS_PEC_DISABLE
Kojto 112:6f327212ef96 605 #define SMBUS_PEC_ENABLED SMBUS_PEC_ENABLE
Kojto 112:6f327212ef96 606 #define HAL_SMBUS_STATE_SLAVE_LISTEN HAL_SMBUS_STATE_LISTEN
Kojto 112:6f327212ef96 607 /**
Kojto 112:6f327212ef96 608 * @}
Kojto 112:6f327212ef96 609 */
Kojto 112:6f327212ef96 610
Kojto 112:6f327212ef96 611 /** @defgroup HAL_SPI_Aliased_Defines HAL SPI Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 612 * @{
Kojto 112:6f327212ef96 613 */
Kojto 112:6f327212ef96 614 #define SPI_TIMODE_DISABLED SPI_TIMODE_DISABLE
Kojto 112:6f327212ef96 615 #define SPI_TIMODE_ENABLED SPI_TIMODE_ENABLE
Kojto 112:6f327212ef96 616
Kojto 112:6f327212ef96 617 #define SPI_CRCCALCULATION_DISABLED SPI_CRCCALCULATION_DISABLE
Kojto 112:6f327212ef96 618 #define SPI_CRCCALCULATION_ENABLED SPI_CRCCALCULATION_ENABLE
Kojto 112:6f327212ef96 619
Kojto 112:6f327212ef96 620 #define SPI_NSS_PULSE_DISABLED SPI_NSS_PULSE_DISABLE
Kojto 112:6f327212ef96 621 #define SPI_NSS_PULSE_ENABLED SPI_NSS_PULSE_ENABLE
Kojto 112:6f327212ef96 622
Kojto 112:6f327212ef96 623 /**
Kojto 112:6f327212ef96 624 * @}
Kojto 112:6f327212ef96 625 */
Kojto 112:6f327212ef96 626
Kojto 112:6f327212ef96 627 /** @defgroup HAL_TIM_Aliased_Defines HAL TIM Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 628 * @{
Kojto 112:6f327212ef96 629 */
Kojto 112:6f327212ef96 630 #define CCER_CCxE_MASK TIM_CCER_CCxE_MASK
Kojto 112:6f327212ef96 631 #define CCER_CCxNE_MASK TIM_CCER_CCxNE_MASK
Kojto 112:6f327212ef96 632
Kojto 112:6f327212ef96 633 #define TIM_DMABase_CR1 TIM_DMABASE_CR1
Kojto 112:6f327212ef96 634 #define TIM_DMABase_CR2 TIM_DMABASE_CR2
Kojto 112:6f327212ef96 635 #define TIM_DMABase_SMCR TIM_DMABASE_SMCR
Kojto 112:6f327212ef96 636 #define TIM_DMABase_DIER TIM_DMABASE_DIER
Kojto 112:6f327212ef96 637 #define TIM_DMABase_SR TIM_DMABASE_SR
Kojto 112:6f327212ef96 638 #define TIM_DMABase_EGR TIM_DMABASE_EGR
Kojto 112:6f327212ef96 639 #define TIM_DMABase_CCMR1 TIM_DMABASE_CCMR1
Kojto 112:6f327212ef96 640 #define TIM_DMABase_CCMR2 TIM_DMABASE_CCMR2
Kojto 112:6f327212ef96 641 #define TIM_DMABase_CCER TIM_DMABASE_CCER
Kojto 112:6f327212ef96 642 #define TIM_DMABase_CNT TIM_DMABASE_CNT
Kojto 112:6f327212ef96 643 #define TIM_DMABase_PSC TIM_DMABASE_PSC
Kojto 112:6f327212ef96 644 #define TIM_DMABase_ARR TIM_DMABASE_ARR
Kojto 112:6f327212ef96 645 #define TIM_DMABase_RCR TIM_DMABASE_RCR
Kojto 112:6f327212ef96 646 #define TIM_DMABase_CCR1 TIM_DMABASE_CCR1
Kojto 112:6f327212ef96 647 #define TIM_DMABase_CCR2 TIM_DMABASE_CCR2
Kojto 112:6f327212ef96 648 #define TIM_DMABase_CCR3 TIM_DMABASE_CCR3
Kojto 112:6f327212ef96 649 #define TIM_DMABase_CCR4 TIM_DMABASE_CCR4
Kojto 112:6f327212ef96 650 #define TIM_DMABase_BDTR TIM_DMABASE_BDTR
Kojto 112:6f327212ef96 651 #define TIM_DMABase_DCR TIM_DMABASE_DCR
Kojto 112:6f327212ef96 652 #define TIM_DMABase_DMAR TIM_DMABASE_DMAR
Kojto 112:6f327212ef96 653 #define TIM_DMABase_OR1 TIM_DMABASE_OR1
Kojto 112:6f327212ef96 654 #define TIM_DMABase_CCMR3 TIM_DMABASE_CCMR3
Kojto 112:6f327212ef96 655 #define TIM_DMABase_CCR5 TIM_DMABASE_CCR5
Kojto 112:6f327212ef96 656 #define TIM_DMABase_CCR6 TIM_DMABASE_CCR6
Kojto 112:6f327212ef96 657 #define TIM_DMABase_OR2 TIM_DMABASE_OR2
Kojto 112:6f327212ef96 658 #define TIM_DMABase_OR3 TIM_DMABASE_OR3
Kojto 112:6f327212ef96 659 #define TIM_DMABase_OR TIM_DMABASE_OR
Kojto 112:6f327212ef96 660
Kojto 112:6f327212ef96 661 #define TIM_EventSource_Update TIM_EVENTSOURCE_UPDATE
Kojto 112:6f327212ef96 662 #define TIM_EventSource_CC1 TIM_EVENTSOURCE_CC1
Kojto 112:6f327212ef96 663 #define TIM_EventSource_CC2 TIM_EVENTSOURCE_CC2
Kojto 112:6f327212ef96 664 #define TIM_EventSource_CC3 TIM_EVENTSOURCE_CC3
Kojto 112:6f327212ef96 665 #define TIM_EventSource_CC4 TIM_EVENTSOURCE_CC4
Kojto 112:6f327212ef96 666 #define TIM_EventSource_COM TIM_EVENTSOURCE_COM
Kojto 112:6f327212ef96 667 #define TIM_EventSource_Trigger TIM_EVENTSOURCE_TRIGGER
Kojto 112:6f327212ef96 668 #define TIM_EventSource_Break TIM_EVENTSOURCE_BREAK
Kojto 112:6f327212ef96 669 #define TIM_EventSource_Break2 TIM_EVENTSOURCE_BREAK2
Kojto 112:6f327212ef96 670
Kojto 112:6f327212ef96 671 #define TIM_DMABurstLength_1Transfer TIM_DMABURSTLENGTH_1TRANSFER
Kojto 112:6f327212ef96 672 #define TIM_DMABurstLength_2Transfers TIM_DMABURSTLENGTH_2TRANSFERS
Kojto 112:6f327212ef96 673 #define TIM_DMABurstLength_3Transfers TIM_DMABURSTLENGTH_3TRANSFERS
Kojto 112:6f327212ef96 674 #define TIM_DMABurstLength_4Transfers TIM_DMABURSTLENGTH_4TRANSFERS
Kojto 112:6f327212ef96 675 #define TIM_DMABurstLength_5Transfers TIM_DMABURSTLENGTH_5TRANSFERS
Kojto 112:6f327212ef96 676 #define TIM_DMABurstLength_6Transfers TIM_DMABURSTLENGTH_6TRANSFERS
Kojto 112:6f327212ef96 677 #define TIM_DMABurstLength_7Transfers TIM_DMABURSTLENGTH_7TRANSFERS
Kojto 112:6f327212ef96 678 #define TIM_DMABurstLength_8Transfers TIM_DMABURSTLENGTH_8TRANSFERS
Kojto 112:6f327212ef96 679 #define TIM_DMABurstLength_9Transfers TIM_DMABURSTLENGTH_9TRANSFERS
Kojto 112:6f327212ef96 680 #define TIM_DMABurstLength_10Transfers TIM_DMABURSTLENGTH_10TRANSFERS
Kojto 112:6f327212ef96 681 #define TIM_DMABurstLength_11Transfers TIM_DMABURSTLENGTH_11TRANSFERS
Kojto 112:6f327212ef96 682 #define TIM_DMABurstLength_12Transfers TIM_DMABURSTLENGTH_12TRANSFERS
Kojto 112:6f327212ef96 683 #define TIM_DMABurstLength_13Transfers TIM_DMABURSTLENGTH_13TRANSFERS
Kojto 112:6f327212ef96 684 #define TIM_DMABurstLength_14Transfers TIM_DMABURSTLENGTH_14TRANSFERS
Kojto 112:6f327212ef96 685 #define TIM_DMABurstLength_15Transfers TIM_DMABURSTLENGTH_15TRANSFERS
Kojto 112:6f327212ef96 686 #define TIM_DMABurstLength_16Transfers TIM_DMABURSTLENGTH_16TRANSFERS
Kojto 112:6f327212ef96 687 #define TIM_DMABurstLength_17Transfers TIM_DMABURSTLENGTH_17TRANSFERS
Kojto 112:6f327212ef96 688 #define TIM_DMABurstLength_18Transfers TIM_DMABURSTLENGTH_18TRANSFERS
Kojto 112:6f327212ef96 689
Kojto 112:6f327212ef96 690 /**
Kojto 112:6f327212ef96 691 * @}
Kojto 112:6f327212ef96 692 */
Kojto 112:6f327212ef96 693
Kojto 112:6f327212ef96 694 /** @defgroup HAL_TSC_Aliased_Defines HAL TSC Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 695 * @{
Kojto 112:6f327212ef96 696 */
Kojto 112:6f327212ef96 697 #define TSC_SYNC_POL_FALL TSC_SYNC_POLARITY_FALLING
Kojto 112:6f327212ef96 698 #define TSC_SYNC_POL_RISE_HIGH TSC_SYNC_POLARITY_RISING
Kojto 112:6f327212ef96 699 /**
Kojto 112:6f327212ef96 700 * @}
Kojto 112:6f327212ef96 701 */
Kojto 112:6f327212ef96 702
Kojto 112:6f327212ef96 703 /** @defgroup HAL_UART_Aliased_Defines HAL UART Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 704 * @{
Kojto 112:6f327212ef96 705 */
Kojto 112:6f327212ef96 706 #define UART_ONEBIT_SAMPLING_DISABLED UART_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 707 #define UART_ONEBIT_SAMPLING_ENABLED UART_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 708 #define UART_ONE_BIT_SAMPLE_DISABLED UART_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 709 #define UART_ONE_BIT_SAMPLE_ENABLED UART_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 710
Kojto 112:6f327212ef96 711 #define __HAL_UART_ONEBIT_ENABLE __HAL_UART_ONE_BIT_SAMPLE_ENABLE
Kojto 112:6f327212ef96 712 #define __HAL_UART_ONEBIT_DISABLE __HAL_UART_ONE_BIT_SAMPLE_DISABLE
Kojto 112:6f327212ef96 713
Kojto 112:6f327212ef96 714 #define __DIV_SAMPLING16 UART_DIV_SAMPLING16
Kojto 112:6f327212ef96 715 #define __DIVMANT_SAMPLING16 UART_DIVMANT_SAMPLING16
Kojto 112:6f327212ef96 716 #define __DIVFRAQ_SAMPLING16 UART_DIVFRAQ_SAMPLING16
Kojto 112:6f327212ef96 717 #define __UART_BRR_SAMPLING16 UART_BRR_SAMPLING16
Kojto 112:6f327212ef96 718
Kojto 112:6f327212ef96 719 #define __DIV_SAMPLING8 UART_DIV_SAMPLING8
Kojto 112:6f327212ef96 720 #define __DIVMANT_SAMPLING8 UART_DIVMANT_SAMPLING8
Kojto 112:6f327212ef96 721 #define __DIVFRAQ_SAMPLING8 UART_DIVFRAQ_SAMPLING8
Kojto 112:6f327212ef96 722 #define __UART_BRR_SAMPLING8 UART_BRR_SAMPLING8
Kojto 112:6f327212ef96 723
Kojto 112:6f327212ef96 724 #define UART_WAKEUPMETHODE_IDLELINE UART_WAKEUPMETHOD_IDLELINE
Kojto 112:6f327212ef96 725 #define UART_WAKEUPMETHODE_ADDRESSMARK UART_WAKEUPMETHOD_ADDRESSMARK
Kojto 112:6f327212ef96 726
Kojto 112:6f327212ef96 727 /**
Kojto 112:6f327212ef96 728 * @}
Kojto 112:6f327212ef96 729 */
Kojto 112:6f327212ef96 730
Kojto 112:6f327212ef96 731
Kojto 112:6f327212ef96 732 /** @defgroup HAL_USART_Aliased_Defines HAL USART Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 733 * @{
Kojto 112:6f327212ef96 734 */
Kojto 112:6f327212ef96 735
Kojto 112:6f327212ef96 736 #define USART_CLOCK_DISABLED USART_CLOCK_DISABLE
Kojto 112:6f327212ef96 737 #define USART_CLOCK_ENABLED USART_CLOCK_ENABLE
Kojto 112:6f327212ef96 738
Kojto 112:6f327212ef96 739 #define USARTNACK_ENABLED USART_NACK_ENABLE
Kojto 112:6f327212ef96 740 #define USARTNACK_DISABLED USART_NACK_DISABLE
Kojto 112:6f327212ef96 741 /**
Kojto 112:6f327212ef96 742 * @}
Kojto 112:6f327212ef96 743 */
Kojto 112:6f327212ef96 744
Kojto 112:6f327212ef96 745 /** @defgroup HAL_WWDG_Aliased_Defines HAL WWDG Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 746 * @{
Kojto 112:6f327212ef96 747 */
Kojto 112:6f327212ef96 748 #define CFR_BASE WWDG_CFR_BASE
Kojto 112:6f327212ef96 749
Kojto 112:6f327212ef96 750 /**
Kojto 112:6f327212ef96 751 * @}
Kojto 112:6f327212ef96 752 */
Kojto 112:6f327212ef96 753
Kojto 112:6f327212ef96 754 /** @defgroup HAL_CAN_Aliased_Defines HAL CAN Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 755 * @{
Kojto 112:6f327212ef96 756 */
Kojto 112:6f327212ef96 757 #define CAN_FilterFIFO0 CAN_FILTER_FIFO0
Kojto 112:6f327212ef96 758 #define CAN_FilterFIFO1 CAN_FILTER_FIFO1
Kojto 112:6f327212ef96 759 #define CAN_IT_RQCP0 CAN_IT_TME
Kojto 112:6f327212ef96 760 #define CAN_IT_RQCP1 CAN_IT_TME
Kojto 112:6f327212ef96 761 #define CAN_IT_RQCP2 CAN_IT_TME
Kojto 112:6f327212ef96 762 #define INAK_TIMEOUT CAN_TIMEOUT_VALUE
Kojto 112:6f327212ef96 763 #define SLAK_TIMEOUT CAN_TIMEOUT_VALUE
Kojto 112:6f327212ef96 764 #define CAN_TXSTATUS_FAILED ((uint8_t)0x00)
Kojto 112:6f327212ef96 765 #define CAN_TXSTATUS_OK ((uint8_t)0x01)
Kojto 112:6f327212ef96 766 #define CAN_TXSTATUS_PENDING ((uint8_t)0x02)
Kojto 112:6f327212ef96 767
Kojto 112:6f327212ef96 768 /**
Kojto 112:6f327212ef96 769 * @}
Kojto 112:6f327212ef96 770 */
Kojto 112:6f327212ef96 771
Kojto 112:6f327212ef96 772 /** @defgroup HAL_ETH_Aliased_Defines HAL ETH Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 773 * @{
Kojto 112:6f327212ef96 774 */
Kojto 112:6f327212ef96 775
Kojto 112:6f327212ef96 776 #define VLAN_TAG ETH_VLAN_TAG
Kojto 112:6f327212ef96 777 #define MIN_ETH_PAYLOAD ETH_MIN_ETH_PAYLOAD
Kojto 112:6f327212ef96 778 #define MAX_ETH_PAYLOAD ETH_MAX_ETH_PAYLOAD
Kojto 112:6f327212ef96 779 #define JUMBO_FRAME_PAYLOAD ETH_JUMBO_FRAME_PAYLOAD
Kojto 112:6f327212ef96 780 #define MACMIIAR_CR_MASK ETH_MACMIIAR_CR_MASK
Kojto 112:6f327212ef96 781 #define MACCR_CLEAR_MASK ETH_MACCR_CLEAR_MASK
Kojto 112:6f327212ef96 782 #define MACFCR_CLEAR_MASK ETH_MACFCR_CLEAR_MASK
Kojto 112:6f327212ef96 783 #define DMAOMR_CLEAR_MASK ETH_DMAOMR_CLEAR_MASK
Kojto 112:6f327212ef96 784
Kojto 112:6f327212ef96 785 #define ETH_MMCCR ((uint32_t)0x00000100)
Kojto 112:6f327212ef96 786 #define ETH_MMCRIR ((uint32_t)0x00000104)
Kojto 112:6f327212ef96 787 #define ETH_MMCTIR ((uint32_t)0x00000108)
Kojto 112:6f327212ef96 788 #define ETH_MMCRIMR ((uint32_t)0x0000010C)
Kojto 112:6f327212ef96 789 #define ETH_MMCTIMR ((uint32_t)0x00000110)
Kojto 112:6f327212ef96 790 #define ETH_MMCTGFSCCR ((uint32_t)0x0000014C)
Kojto 112:6f327212ef96 791 #define ETH_MMCTGFMSCCR ((uint32_t)0x00000150)
Kojto 112:6f327212ef96 792 #define ETH_MMCTGFCR ((uint32_t)0x00000168)
Kojto 112:6f327212ef96 793 #define ETH_MMCRFCECR ((uint32_t)0x00000194)
Kojto 112:6f327212ef96 794 #define ETH_MMCRFAECR ((uint32_t)0x00000198)
Kojto 112:6f327212ef96 795 #define ETH_MMCRGUFCR ((uint32_t)0x000001C4)
Kojto 112:6f327212ef96 796
Kojto 112:6f327212ef96 797 /**
Kojto 112:6f327212ef96 798 * @}
Kojto 112:6f327212ef96 799 */
Kojto 112:6f327212ef96 800
Kojto 112:6f327212ef96 801 /** @defgroup HAL_PPP_Aliased_Defines HAL PPP Aliased Defines maintained for legacy purpose
Kojto 112:6f327212ef96 802 * @{
Kojto 112:6f327212ef96 803 */
Kojto 112:6f327212ef96 804
Kojto 112:6f327212ef96 805 /**
Kojto 112:6f327212ef96 806 * @}
Kojto 112:6f327212ef96 807 */
Kojto 112:6f327212ef96 808
Kojto 112:6f327212ef96 809 /* Exported functions --------------------------------------------------------*/
Kojto 112:6f327212ef96 810
Kojto 112:6f327212ef96 811 /** @defgroup HAL_CRYP_Aliased_Functions HAL CRYP Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 812 * @{
Kojto 112:6f327212ef96 813 */
Kojto 112:6f327212ef96 814 #define HAL_CRYP_ComputationCpltCallback HAL_CRYPEx_ComputationCpltCallback
Kojto 112:6f327212ef96 815 /**
Kojto 112:6f327212ef96 816 * @}
Kojto 112:6f327212ef96 817 */
Kojto 112:6f327212ef96 818
Kojto 112:6f327212ef96 819 /** @defgroup HAL_HASH_Aliased_Functions HAL HASH Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 820 * @{
Kojto 112:6f327212ef96 821 */
Kojto 112:6f327212ef96 822
Kojto 112:6f327212ef96 823 #define HAL_HMAC_MD5_Finish HAL_HASH_MD5_Finish
Kojto 112:6f327212ef96 824 #define HAL_HMAC_SHA1_Finish HAL_HASH_SHA1_Finish
Kojto 112:6f327212ef96 825 #define HAL_HMAC_SHA224_Finish HAL_HASH_SHA224_Finish
Kojto 112:6f327212ef96 826 #define HAL_HMAC_SHA256_Finish HAL_HASH_SHA256_Finish
Kojto 112:6f327212ef96 827
Kojto 112:6f327212ef96 828 /*HASH Algorithm Selection*/
Kojto 112:6f327212ef96 829
Kojto 112:6f327212ef96 830 #define HASH_AlgoSelection_SHA1 HASH_ALGOSELECTION_SHA1
Kojto 112:6f327212ef96 831 #define HASH_AlgoSelection_SHA224 HASH_ALGOSELECTION_SHA224
Kojto 112:6f327212ef96 832 #define HASH_AlgoSelection_SHA256 HASH_ALGOSELECTION_SHA256
Kojto 112:6f327212ef96 833 #define HASH_AlgoSelection_MD5 HASH_ALGOSELECTION_MD5
Kojto 112:6f327212ef96 834
Kojto 112:6f327212ef96 835 #define HASH_AlgoMode_HASH HASH_ALGOMODE_HASH
Kojto 112:6f327212ef96 836 #define HASH_AlgoMode_HMAC HASH_ALGOMODE_HMAC
Kojto 112:6f327212ef96 837
Kojto 112:6f327212ef96 838 #define HASH_HMACKeyType_ShortKey HASH_HMAC_KEYTYPE_SHORTKEY
Kojto 112:6f327212ef96 839 #define HASH_HMACKeyType_LongKey HASH_HMAC_KEYTYPE_LONGKEY
Kojto 112:6f327212ef96 840 /**
Kojto 112:6f327212ef96 841 * @}
Kojto 112:6f327212ef96 842 */
Kojto 112:6f327212ef96 843
Kojto 112:6f327212ef96 844 /** @defgroup HAL_Aliased_Functions HAL Generic Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 845 * @{
Kojto 112:6f327212ef96 846 */
Kojto 112:6f327212ef96 847 #define HAL_EnableDBGSleepMode HAL_DBGMCU_EnableDBGSleepMode
Kojto 112:6f327212ef96 848 #define HAL_DisableDBGSleepMode HAL_DBGMCU_DisableDBGSleepMode
Kojto 112:6f327212ef96 849 #define HAL_EnableDBGStopMode HAL_DBGMCU_EnableDBGStopMode
Kojto 112:6f327212ef96 850 #define HAL_DisableDBGStopMode HAL_DBGMCU_DisableDBGStopMode
Kojto 112:6f327212ef96 851 #define HAL_EnableDBGStandbyMode HAL_DBGMCU_EnableDBGStandbyMode
Kojto 112:6f327212ef96 852 #define HAL_DisableDBGStandbyMode HAL_DBGMCU_DisableDBGStandbyMode
Kojto 112:6f327212ef96 853 #define HAL_DBG_LowPowerConfig(Periph, cmd) (((cmd)==ENABLE)? HAL_DBGMCU_DBG_EnableLowPowerConfig(Periph) : HAL_DBGMCU_DBG_DisableLowPowerConfig(Periph))
Kojto 112:6f327212ef96 854 #define HAL_VREFINT_OutputSelect HAL_SYSCFG_VREFINT_OutputSelect
Kojto 112:6f327212ef96 855 #define HAL_Lock_Cmd(cmd) (((cmd)==ENABLE) ? HAL_SYSCFG_Enable_Lock_VREFINT() : HAL_SYSCFG_Disable_Lock_VREFINT())
Kojto 112:6f327212ef96 856 #define HAL_VREFINT_Cmd(cmd) (((cmd)==ENABLE)? HAL_SYSCFG_EnableVREFINT() : HAL_SYSCFG_DisableVREFINT())
Kojto 112:6f327212ef96 857 #define HAL_ADC_EnableBuffer_Cmd(cmd) (((cmd)==ENABLE) ? HAL_ADCEx_EnableVREFINT() : HAL_ADCEx_DisableVREFINT())
Kojto 112:6f327212ef96 858 #define HAL_ADC_EnableBufferSensor_Cmd(cmd) (((cmd)==ENABLE) ? HAL_ADCEx_EnableVREFINTTempSensor() : HAL_ADCEx_DisableVREFINTTempSensor())
Kojto 112:6f327212ef96 859 /**
Kojto 112:6f327212ef96 860 * @}
Kojto 112:6f327212ef96 861 */
Kojto 112:6f327212ef96 862
Kojto 112:6f327212ef96 863 /** @defgroup HAL_FLASH_Aliased_Functions HAL FLASH Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 864 * @{
Kojto 112:6f327212ef96 865 */
Kojto 112:6f327212ef96 866 #define FLASH_HalfPageProgram HAL_FLASHEx_HalfPageProgram
Kojto 112:6f327212ef96 867 #define FLASH_EnableRunPowerDown HAL_FLASHEx_EnableRunPowerDown
Kojto 112:6f327212ef96 868 #define FLASH_DisableRunPowerDown HAL_FLASHEx_DisableRunPowerDown
Kojto 112:6f327212ef96 869 #define HAL_DATA_EEPROMEx_Unlock HAL_FLASHEx_DATAEEPROM_Unlock
Kojto 112:6f327212ef96 870 #define HAL_DATA_EEPROMEx_Lock HAL_FLASHEx_DATAEEPROM_Lock
Kojto 112:6f327212ef96 871 #define HAL_DATA_EEPROMEx_Erase HAL_FLASHEx_DATAEEPROM_Erase
Kojto 112:6f327212ef96 872 #define HAL_DATA_EEPROMEx_Program HAL_FLASHEx_DATAEEPROM_Program
Kojto 112:6f327212ef96 873
Kojto 112:6f327212ef96 874 /**
Kojto 112:6f327212ef96 875 * @}
Kojto 112:6f327212ef96 876 */
Kojto 112:6f327212ef96 877
Kojto 112:6f327212ef96 878 /** @defgroup HAL_I2C_Aliased_Functions HAL I2C Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 879 * @{
Kojto 112:6f327212ef96 880 */
Kojto 112:6f327212ef96 881 #define HAL_I2CEx_AnalogFilter_Config HAL_I2CEx_ConfigAnalogFilter
Kojto 112:6f327212ef96 882 #define HAL_I2CEx_DigitalFilter_Config HAL_I2CEx_ConfigDigitalFilter
Kojto 112:6f327212ef96 883
Kojto 112:6f327212ef96 884 #define HAL_I2CFastModePlusConfig(SYSCFG_I2CFastModePlus, cmd) (((cmd)==ENABLE)? HAL_I2CEx_EnableFastModePlus(SYSCFG_I2CFastModePlus): HAL_I2CEx_DisableFastModePlus(SYSCFG_I2CFastModePlus))
Kojto 112:6f327212ef96 885 /**
Kojto 112:6f327212ef96 886 * @}
Kojto 112:6f327212ef96 887 */
Kojto 112:6f327212ef96 888
Kojto 112:6f327212ef96 889 /** @defgroup HAL_PWR_Aliased HAL PWR Aliased maintained for legacy purpose
Kojto 112:6f327212ef96 890 * @{
Kojto 112:6f327212ef96 891 */
Kojto 112:6f327212ef96 892 #define HAL_PWR_PVDConfig HAL_PWR_ConfigPVD
Kojto 112:6f327212ef96 893 #define HAL_PWR_DisableBkUpReg HAL_PWREx_DisableBkUpReg
Kojto 112:6f327212ef96 894 #define HAL_PWR_DisableFlashPowerDown HAL_PWREx_DisableFlashPowerDown
Kojto 112:6f327212ef96 895 #define HAL_PWR_DisableVddio2Monitor HAL_PWREx_DisableVddio2Monitor
Kojto 112:6f327212ef96 896 #define HAL_PWR_EnableBkUpReg HAL_PWREx_EnableBkUpReg
Kojto 112:6f327212ef96 897 #define HAL_PWR_EnableFlashPowerDown HAL_PWREx_EnableFlashPowerDown
Kojto 112:6f327212ef96 898 #define HAL_PWR_EnableVddio2Monitor HAL_PWREx_EnableVddio2Monitor
Kojto 112:6f327212ef96 899 #define HAL_PWR_PVD_PVM_IRQHandler HAL_PWREx_PVD_PVM_IRQHandler
Kojto 112:6f327212ef96 900 #define HAL_PWR_PVDLevelConfig HAL_PWR_ConfigPVD
Kojto 112:6f327212ef96 901 #define HAL_PWR_Vddio2Monitor_IRQHandler HAL_PWREx_Vddio2Monitor_IRQHandler
Kojto 112:6f327212ef96 902 #define HAL_PWR_Vddio2MonitorCallback HAL_PWREx_Vddio2MonitorCallback
Kojto 112:6f327212ef96 903 #define HAL_PWREx_ActivateOverDrive HAL_PWREx_EnableOverDrive
Kojto 112:6f327212ef96 904 #define HAL_PWREx_DeactivateOverDrive HAL_PWREx_DisableOverDrive
Kojto 112:6f327212ef96 905 #define HAL_PWREx_DisableSDADCAnalog HAL_PWREx_DisableSDADC
Kojto 112:6f327212ef96 906 #define HAL_PWREx_EnableSDADCAnalog HAL_PWREx_EnableSDADC
Kojto 112:6f327212ef96 907 #define HAL_PWREx_PVMConfig HAL_PWREx_ConfigPVM
Kojto 112:6f327212ef96 908
Kojto 112:6f327212ef96 909 #define PWR_MODE_NORMAL PWR_PVD_MODE_NORMAL
Kojto 112:6f327212ef96 910 #define PWR_MODE_IT_RISING PWR_PVD_MODE_IT_RISING
Kojto 112:6f327212ef96 911 #define PWR_MODE_IT_FALLING PWR_PVD_MODE_IT_FALLING
Kojto 112:6f327212ef96 912 #define PWR_MODE_IT_RISING_FALLING PWR_PVD_MODE_IT_RISING_FALLING
Kojto 112:6f327212ef96 913 #define PWR_MODE_EVENT_RISING PWR_PVD_MODE_EVENT_RISING
Kojto 112:6f327212ef96 914 #define PWR_MODE_EVENT_FALLING PWR_PVD_MODE_EVENT_FALLING
Kojto 112:6f327212ef96 915 #define PWR_MODE_EVENT_RISING_FALLING PWR_PVD_MODE_EVENT_RISING_FALLING
Kojto 112:6f327212ef96 916
Kojto 112:6f327212ef96 917 #define CR_OFFSET_BB PWR_CR_OFFSET_BB
Kojto 112:6f327212ef96 918 #define CSR_OFFSET_BB PWR_CSR_OFFSET_BB
Kojto 112:6f327212ef96 919
Kojto 112:6f327212ef96 920 #define DBP_BitNumber DBP_BIT_NUMBER
Kojto 112:6f327212ef96 921 #define PVDE_BitNumber PVDE_BIT_NUMBER
Kojto 112:6f327212ef96 922 #define PMODE_BitNumber PMODE_BIT_NUMBER
Kojto 112:6f327212ef96 923 #define EWUP_BitNumber EWUP_BIT_NUMBER
Kojto 112:6f327212ef96 924 #define FPDS_BitNumber FPDS_BIT_NUMBER
Kojto 112:6f327212ef96 925 #define ODEN_BitNumber ODEN_BIT_NUMBER
Kojto 112:6f327212ef96 926 #define ODSWEN_BitNumber ODSWEN_BIT_NUMBER
Kojto 112:6f327212ef96 927 #define MRLVDS_BitNumber MRLVDS_BIT_NUMBER
Kojto 112:6f327212ef96 928 #define LPLVDS_BitNumber LPLVDS_BIT_NUMBER
Kojto 112:6f327212ef96 929 #define BRE_BitNumber BRE_BIT_NUMBER
Kojto 112:6f327212ef96 930
Kojto 112:6f327212ef96 931 #define PWR_MODE_EVT PWR_PVD_MODE_NORMAL
Kojto 112:6f327212ef96 932
Kojto 112:6f327212ef96 933 /**
Kojto 112:6f327212ef96 934 * @}
Kojto 112:6f327212ef96 935 */
Kojto 112:6f327212ef96 936
Kojto 112:6f327212ef96 937 /** @defgroup HAL_SMBUS_Aliased_Functions HAL SMBUS Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 938 * @{
Kojto 112:6f327212ef96 939 */
Kojto 112:6f327212ef96 940 #define HAL_SMBUS_Slave_Listen_IT HAL_SMBUS_EnableListen_IT
Kojto 112:6f327212ef96 941 #define HAL_SMBUS_SlaveAddrCallback HAL_SMBUS_AddrCallback
Kojto 112:6f327212ef96 942 #define HAL_SMBUS_SlaveListenCpltCallback HAL_SMBUS_ListenCpltCallback
Kojto 112:6f327212ef96 943 /**
Kojto 112:6f327212ef96 944 * @}
Kojto 112:6f327212ef96 945 */
Kojto 112:6f327212ef96 946
Kojto 112:6f327212ef96 947 /** @defgroup HAL_SPI_Aliased_Functions HAL SPI Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 948 * @{
Kojto 112:6f327212ef96 949 */
Kojto 112:6f327212ef96 950 #define HAL_SPI_FlushRxFifo HAL_SPIEx_FlushRxFifo
Kojto 112:6f327212ef96 951 /**
Kojto 112:6f327212ef96 952 * @}
Kojto 112:6f327212ef96 953 */
Kojto 112:6f327212ef96 954
Kojto 112:6f327212ef96 955 /** @defgroup HAL_TIM_Aliased_Functions HAL TIM Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 956 * @{
Kojto 112:6f327212ef96 957 */
Kojto 112:6f327212ef96 958 #define HAL_TIM_DMADelayPulseCplt TIM_DMADelayPulseCplt
Kojto 112:6f327212ef96 959 #define HAL_TIM_DMAError TIM_DMAError
Kojto 112:6f327212ef96 960 #define HAL_TIM_DMACaptureCplt TIM_DMACaptureCplt
Kojto 112:6f327212ef96 961 #define HAL_TIMEx_DMACommutationCplt TIMEx_DMACommutationCplt
Kojto 112:6f327212ef96 962 /**
Kojto 112:6f327212ef96 963 * @}
Kojto 112:6f327212ef96 964 */
Kojto 112:6f327212ef96 965
Kojto 112:6f327212ef96 966 /** @defgroup HAL_UART_Aliased_Functions HAL UART Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 967 * @{
Kojto 112:6f327212ef96 968 */
Kojto 112:6f327212ef96 969 #define HAL_UART_WakeupCallback HAL_UARTEx_WakeupCallback
Kojto 112:6f327212ef96 970 /**
Kojto 112:6f327212ef96 971 * @}
Kojto 112:6f327212ef96 972 */
Kojto 112:6f327212ef96 973
Kojto 112:6f327212ef96 974 /** @defgroup HAL_LTDC_Aliased_Functions HAL LTDC Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 975 * @{
Kojto 112:6f327212ef96 976 */
Kojto 112:6f327212ef96 977 #define HAL_LTDC_LineEvenCallback HAL_LTDC_LineEventCallback
Kojto 112:6f327212ef96 978 /**
Kojto 112:6f327212ef96 979 * @}
Kojto 112:6f327212ef96 980 */
Kojto 112:6f327212ef96 981
Kojto 112:6f327212ef96 982
Kojto 112:6f327212ef96 983 /** @defgroup HAL_PPP_Aliased_Functions HAL PPP Aliased Functions maintained for legacy purpose
Kojto 112:6f327212ef96 984 * @{
Kojto 112:6f327212ef96 985 */
Kojto 112:6f327212ef96 986
Kojto 112:6f327212ef96 987 /**
Kojto 112:6f327212ef96 988 * @}
Kojto 112:6f327212ef96 989 */
Kojto 112:6f327212ef96 990
Kojto 112:6f327212ef96 991 /* Exported macros ------------------------------------------------------------*/
Kojto 112:6f327212ef96 992
Kojto 112:6f327212ef96 993 /** @defgroup HAL_AES_Aliased_Macros HAL CRYP Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 994 * @{
Kojto 112:6f327212ef96 995 */
Kojto 112:6f327212ef96 996 #define AES_IT_CC CRYP_IT_CC
Kojto 112:6f327212ef96 997 #define AES_IT_ERR CRYP_IT_ERR
Kojto 112:6f327212ef96 998 #define AES_FLAG_CCF CRYP_FLAG_CCF
Kojto 112:6f327212ef96 999 /**
Kojto 112:6f327212ef96 1000 * @}
Kojto 112:6f327212ef96 1001 */
Kojto 112:6f327212ef96 1002
Kojto 112:6f327212ef96 1003 /** @defgroup HAL_Aliased_Macros HAL Generic Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1004 * @{
Kojto 112:6f327212ef96 1005 */
Kojto 112:6f327212ef96 1006 #define __HAL_GET_BOOT_MODE __HAL_SYSCFG_GET_BOOT_MODE
Kojto 112:6f327212ef96 1007 #define __HAL_REMAPMEMORY_FLASH __HAL_SYSCFG_REMAPMEMORY_FLASH
Kojto 112:6f327212ef96 1008 #define __HAL_REMAPMEMORY_SYSTEMFLASH __HAL_SYSCFG_REMAPMEMORY_SYSTEMFLASH
Kojto 112:6f327212ef96 1009 #define __HAL_REMAPMEMORY_SRAM __HAL_SYSCFG_REMAPMEMORY_SRAM
Kojto 112:6f327212ef96 1010 #define __HAL_REMAPMEMORY_FMC __HAL_SYSCFG_REMAPMEMORY_FMC
Kojto 112:6f327212ef96 1011 #define __HAL_REMAPMEMORY_FMC_SDRAM __HAL_SYSCFG_REMAPMEMORY_FMC_SDRAM
Kojto 112:6f327212ef96 1012 #define __HAL_REMAPMEMORY_FSMC __HAL_SYSCFG_REMAPMEMORY_FSMC
Kojto 112:6f327212ef96 1013 #define __HAL_REMAPMEMORY_QUADSPI __HAL_SYSCFG_REMAPMEMORY_QUADSPI
Kojto 112:6f327212ef96 1014 #define __HAL_FMC_BANK __HAL_SYSCFG_FMC_BANK
Kojto 112:6f327212ef96 1015 #define __HAL_GET_FLAG __HAL_SYSCFG_GET_FLAG
Kojto 112:6f327212ef96 1016 #define __HAL_CLEAR_FLAG __HAL_SYSCFG_CLEAR_FLAG
Kojto 112:6f327212ef96 1017 #define __HAL_VREFINT_OUT_ENABLE __HAL_SYSCFG_VREFINT_OUT_ENABLE
Kojto 112:6f327212ef96 1018 #define __HAL_VREFINT_OUT_DISABLE __HAL_SYSCFG_VREFINT_OUT_DISABLE
Kojto 112:6f327212ef96 1019
Kojto 112:6f327212ef96 1020 #define SYSCFG_FLAG_VREF_READY SYSCFG_FLAG_VREFINT_READY
Kojto 112:6f327212ef96 1021 #define SYSCFG_FLAG_RC48 RCC_FLAG_HSI48
Kojto 112:6f327212ef96 1022 #define IS_SYSCFG_FASTMODEPLUS_CONFIG IS_I2C_FASTMODEPLUS
Kojto 112:6f327212ef96 1023 #define UFB_MODE_BitNumber UFB_MODE_BIT_NUMBER
Kojto 112:6f327212ef96 1024 #define CMP_PD_BitNumber CMP_PD_BIT_NUMBER
Kojto 112:6f327212ef96 1025
Kojto 112:6f327212ef96 1026 /**
Kojto 112:6f327212ef96 1027 * @}
Kojto 112:6f327212ef96 1028 */
Kojto 112:6f327212ef96 1029
Kojto 112:6f327212ef96 1030
Kojto 112:6f327212ef96 1031 /** @defgroup HAL_ADC_Aliased_Macros HAL ADC Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1032 * @{
Kojto 112:6f327212ef96 1033 */
Kojto 112:6f327212ef96 1034 #define __ADC_ENABLE __HAL_ADC_ENABLE
Kojto 112:6f327212ef96 1035 #define __ADC_DISABLE __HAL_ADC_DISABLE
Kojto 112:6f327212ef96 1036 #define __HAL_ADC_ENABLING_CONDITIONS ADC_ENABLING_CONDITIONS
Kojto 112:6f327212ef96 1037 #define __HAL_ADC_DISABLING_CONDITIONS ADC_DISABLING_CONDITIONS
Kojto 112:6f327212ef96 1038 #define __HAL_ADC_IS_ENABLED ADC_IS_ENABLE
Kojto 112:6f327212ef96 1039 #define __ADC_IS_ENABLED ADC_IS_ENABLE
Kojto 112:6f327212ef96 1040 #define __HAL_ADC_IS_SOFTWARE_START_REGULAR ADC_IS_SOFTWARE_START_REGULAR
Kojto 112:6f327212ef96 1041 #define __HAL_ADC_IS_SOFTWARE_START_INJECTED ADC_IS_SOFTWARE_START_INJECTED
Kojto 112:6f327212ef96 1042 #define __HAL_ADC_IS_CONVERSION_ONGOING_REGULAR_INJECTED ADC_IS_CONVERSION_ONGOING_REGULAR_INJECTED
Kojto 112:6f327212ef96 1043 #define __HAL_ADC_IS_CONVERSION_ONGOING_REGULAR ADC_IS_CONVERSION_ONGOING_REGULAR
Kojto 112:6f327212ef96 1044 #define __HAL_ADC_IS_CONVERSION_ONGOING_INJECTED ADC_IS_CONVERSION_ONGOING_INJECTED
Kojto 112:6f327212ef96 1045 #define __HAL_ADC_IS_CONVERSION_ONGOING ADC_IS_CONVERSION_ONGOING
Kojto 112:6f327212ef96 1046 #define __HAL_ADC_CLEAR_ERRORCODE ADC_CLEAR_ERRORCODE
Kojto 112:6f327212ef96 1047
Kojto 112:6f327212ef96 1048 #define __HAL_ADC_GET_RESOLUTION ADC_GET_RESOLUTION
Kojto 112:6f327212ef96 1049 #define __HAL_ADC_JSQR_RK ADC_JSQR_RK
Kojto 112:6f327212ef96 1050 #define __HAL_ADC_CFGR_AWD1CH ADC_CFGR_AWD1CH_SHIFT
Kojto 112:6f327212ef96 1051 #define __HAL_ADC_CFGR_AWD23CR ADC_CFGR_AWD23CR
Kojto 112:6f327212ef96 1052 #define __HAL_ADC_CFGR_INJECT_AUTO_CONVERSION ADC_CFGR_INJECT_AUTO_CONVERSION
Kojto 112:6f327212ef96 1053 #define __HAL_ADC_CFGR_INJECT_CONTEXT_QUEUE ADC_CFGR_INJECT_CONTEXT_QUEUE
Kojto 112:6f327212ef96 1054 #define __HAL_ADC_CFGR_INJECT_DISCCONTINUOUS ADC_CFGR_INJECT_DISCCONTINUOUS
Kojto 112:6f327212ef96 1055 #define __HAL_ADC_CFGR_REG_DISCCONTINUOUS ADC_CFGR_REG_DISCCONTINUOUS
Kojto 112:6f327212ef96 1056 #define __HAL_ADC_CFGR_DISCONTINUOUS_NUM ADC_CFGR_DISCONTINUOUS_NUM
Kojto 112:6f327212ef96 1057 #define __HAL_ADC_CFGR_AUTOWAIT ADC_CFGR_AUTOWAIT
Kojto 112:6f327212ef96 1058 #define __HAL_ADC_CFGR_CONTINUOUS ADC_CFGR_CONTINUOUS
Kojto 112:6f327212ef96 1059 #define __HAL_ADC_CFGR_OVERRUN ADC_CFGR_OVERRUN
Kojto 112:6f327212ef96 1060 #define __HAL_ADC_CFGR_DMACONTREQ ADC_CFGR_DMACONTREQ
Kojto 112:6f327212ef96 1061 #define __HAL_ADC_CFGR_EXTSEL ADC_CFGR_EXTSEL_SET
Kojto 112:6f327212ef96 1062 #define __HAL_ADC_JSQR_JEXTSEL ADC_JSQR_JEXTSEL_SET
Kojto 112:6f327212ef96 1063 #define __HAL_ADC_OFR_CHANNEL ADC_OFR_CHANNEL
Kojto 112:6f327212ef96 1064 #define __HAL_ADC_DIFSEL_CHANNEL ADC_DIFSEL_CHANNEL
Kojto 112:6f327212ef96 1065 #define __HAL_ADC_CALFACT_DIFF_SET ADC_CALFACT_DIFF_SET
Kojto 112:6f327212ef96 1066 #define __HAL_ADC_CALFACT_DIFF_GET ADC_CALFACT_DIFF_GET
Kojto 112:6f327212ef96 1067 #define __HAL_ADC_TRX_HIGHTHRESHOLD ADC_TRX_HIGHTHRESHOLD
Kojto 112:6f327212ef96 1068
Kojto 112:6f327212ef96 1069 #define __HAL_ADC_OFFSET_SHIFT_RESOLUTION ADC_OFFSET_SHIFT_RESOLUTION
Kojto 112:6f327212ef96 1070 #define __HAL_ADC_AWD1THRESHOLD_SHIFT_RESOLUTION ADC_AWD1THRESHOLD_SHIFT_RESOLUTION
Kojto 112:6f327212ef96 1071 #define __HAL_ADC_AWD23THRESHOLD_SHIFT_RESOLUTION ADC_AWD23THRESHOLD_SHIFT_RESOLUTION
Kojto 112:6f327212ef96 1072 #define __HAL_ADC_COMMON_REGISTER ADC_COMMON_REGISTER
Kojto 112:6f327212ef96 1073 #define __HAL_ADC_COMMON_CCR_MULTI ADC_COMMON_CCR_MULTI
Kojto 112:6f327212ef96 1074 #define __HAL_ADC_MULTIMODE_IS_ENABLED ADC_MULTIMODE_IS_ENABLE
Kojto 112:6f327212ef96 1075 #define __ADC_MULTIMODE_IS_ENABLED ADC_MULTIMODE_IS_ENABLE
Kojto 112:6f327212ef96 1076 #define __HAL_ADC_NONMULTIMODE_OR_MULTIMODEMASTER ADC_NONMULTIMODE_OR_MULTIMODEMASTER
Kojto 112:6f327212ef96 1077 #define __HAL_ADC_COMMON_ADC_OTHER ADC_COMMON_ADC_OTHER
Kojto 112:6f327212ef96 1078 #define __HAL_ADC_MULTI_SLAVE ADC_MULTI_SLAVE
Kojto 112:6f327212ef96 1079
Kojto 112:6f327212ef96 1080 #define __HAL_ADC_SQR1_L ADC_SQR1_L_SHIFT
Kojto 112:6f327212ef96 1081 #define __HAL_ADC_JSQR_JL ADC_JSQR_JL_SHIFT
Kojto 112:6f327212ef96 1082 #define __HAL_ADC_JSQR_RK_JL ADC_JSQR_RK_JL
Kojto 112:6f327212ef96 1083 #define __HAL_ADC_CR1_DISCONTINUOUS_NUM ADC_CR1_DISCONTINUOUS_NUM
Kojto 112:6f327212ef96 1084 #define __HAL_ADC_CR1_SCAN ADC_CR1_SCAN_SET
Kojto 112:6f327212ef96 1085 #define __HAL_ADC_CONVCYCLES_MAX_RANGE ADC_CONVCYCLES_MAX_RANGE
Kojto 112:6f327212ef96 1086 #define __HAL_ADC_CLOCK_PRESCALER_RANGE ADC_CLOCK_PRESCALER_RANGE
Kojto 112:6f327212ef96 1087 #define __HAL_ADC_GET_CLOCK_PRESCALER ADC_GET_CLOCK_PRESCALER
Kojto 112:6f327212ef96 1088
Kojto 112:6f327212ef96 1089 #define __HAL_ADC_SQR1 ADC_SQR1
Kojto 112:6f327212ef96 1090 #define __HAL_ADC_SMPR1 ADC_SMPR1
Kojto 112:6f327212ef96 1091 #define __HAL_ADC_SMPR2 ADC_SMPR2
Kojto 112:6f327212ef96 1092 #define __HAL_ADC_SQR3_RK ADC_SQR3_RK
Kojto 112:6f327212ef96 1093 #define __HAL_ADC_SQR2_RK ADC_SQR2_RK
Kojto 112:6f327212ef96 1094 #define __HAL_ADC_SQR1_RK ADC_SQR1_RK
Kojto 112:6f327212ef96 1095 #define __HAL_ADC_CR2_CONTINUOUS ADC_CR2_CONTINUOUS
Kojto 112:6f327212ef96 1096 #define __HAL_ADC_CR1_DISCONTINUOUS ADC_CR1_DISCONTINUOUS
Kojto 112:6f327212ef96 1097 #define __HAL_ADC_CR1_SCANCONV ADC_CR1_SCANCONV
Kojto 112:6f327212ef96 1098 #define __HAL_ADC_CR2_EOCSelection ADC_CR2_EOCSelection
Kojto 112:6f327212ef96 1099 #define __HAL_ADC_CR2_DMAContReq ADC_CR2_DMAContReq
Kojto 112:6f327212ef96 1100 #define __HAL_ADC_GET_RESOLUTION ADC_GET_RESOLUTION
Kojto 112:6f327212ef96 1101 #define __HAL_ADC_JSQR ADC_JSQR
Kojto 112:6f327212ef96 1102
Kojto 112:6f327212ef96 1103 #define __HAL_ADC_CHSELR_CHANNEL ADC_CHSELR_CHANNEL
Kojto 112:6f327212ef96 1104 #define __HAL_ADC_CFGR1_REG_DISCCONTINUOUS ADC_CFGR1_REG_DISCCONTINUOUS
Kojto 112:6f327212ef96 1105 #define __HAL_ADC_CFGR1_AUTOOFF ADC_CFGR1_AUTOOFF
Kojto 112:6f327212ef96 1106 #define __HAL_ADC_CFGR1_AUTOWAIT ADC_CFGR1_AUTOWAIT
Kojto 112:6f327212ef96 1107 #define __HAL_ADC_CFGR1_CONTINUOUS ADC_CFGR1_CONTINUOUS
Kojto 112:6f327212ef96 1108 #define __HAL_ADC_CFGR1_OVERRUN ADC_CFGR1_OVERRUN
Kojto 112:6f327212ef96 1109 #define __HAL_ADC_CFGR1_SCANDIR ADC_CFGR1_SCANDIR
Kojto 112:6f327212ef96 1110 #define __HAL_ADC_CFGR1_DMACONTREQ ADC_CFGR1_DMACONTREQ
Kojto 112:6f327212ef96 1111
Kojto 112:6f327212ef96 1112 /**
Kojto 112:6f327212ef96 1113 * @}
Kojto 112:6f327212ef96 1114 */
Kojto 112:6f327212ef96 1115
Kojto 112:6f327212ef96 1116 /** @defgroup HAL_DAC_Aliased_Macros HAL DAC Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1117 * @{
Kojto 112:6f327212ef96 1118 */
Kojto 112:6f327212ef96 1119 #define __HAL_DHR12R1_ALIGNEMENT DAC_DHR12R1_ALIGNMENT
Kojto 112:6f327212ef96 1120 #define __HAL_DHR12R2_ALIGNEMENT DAC_DHR12R2_ALIGNMENT
Kojto 112:6f327212ef96 1121 #define __HAL_DHR12RD_ALIGNEMENT DAC_DHR12RD_ALIGNMENT
Kojto 112:6f327212ef96 1122 #define IS_DAC_GENERATE_WAVE IS_DAC_WAVE
Kojto 112:6f327212ef96 1123
Kojto 112:6f327212ef96 1124 /**
Kojto 112:6f327212ef96 1125 * @}
Kojto 112:6f327212ef96 1126 */
Kojto 112:6f327212ef96 1127
Kojto 112:6f327212ef96 1128 /** @defgroup HAL_DBGMCU_Aliased_Macros HAL DBGMCU Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1129 * @{
Kojto 112:6f327212ef96 1130 */
Kojto 112:6f327212ef96 1131 #define __HAL_FREEZE_TIM1_DBGMCU __HAL_DBGMCU_FREEZE_TIM1
Kojto 112:6f327212ef96 1132 #define __HAL_UNFREEZE_TIM1_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM1
Kojto 112:6f327212ef96 1133 #define __HAL_FREEZE_TIM2_DBGMCU __HAL_DBGMCU_FREEZE_TIM2
Kojto 112:6f327212ef96 1134 #define __HAL_UNFREEZE_TIM2_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM2
Kojto 112:6f327212ef96 1135 #define __HAL_FREEZE_TIM3_DBGMCU __HAL_DBGMCU_FREEZE_TIM3
Kojto 112:6f327212ef96 1136 #define __HAL_UNFREEZE_TIM3_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM3
Kojto 112:6f327212ef96 1137 #define __HAL_FREEZE_TIM4_DBGMCU __HAL_DBGMCU_FREEZE_TIM4
Kojto 112:6f327212ef96 1138 #define __HAL_UNFREEZE_TIM4_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM4
Kojto 112:6f327212ef96 1139 #define __HAL_FREEZE_TIM5_DBGMCU __HAL_DBGMCU_FREEZE_TIM5
Kojto 112:6f327212ef96 1140 #define __HAL_UNFREEZE_TIM5_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM5
Kojto 112:6f327212ef96 1141 #define __HAL_FREEZE_TIM6_DBGMCU __HAL_DBGMCU_FREEZE_TIM6
Kojto 112:6f327212ef96 1142 #define __HAL_UNFREEZE_TIM6_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM6
Kojto 112:6f327212ef96 1143 #define __HAL_FREEZE_TIM7_DBGMCU __HAL_DBGMCU_FREEZE_TIM7
Kojto 112:6f327212ef96 1144 #define __HAL_UNFREEZE_TIM7_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM7
Kojto 112:6f327212ef96 1145 #define __HAL_FREEZE_TIM8_DBGMCU __HAL_DBGMCU_FREEZE_TIM8
Kojto 112:6f327212ef96 1146 #define __HAL_UNFREEZE_TIM8_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM8
Kojto 112:6f327212ef96 1147
Kojto 112:6f327212ef96 1148 #define __HAL_FREEZE_TIM9_DBGMCU __HAL_DBGMCU_FREEZE_TIM9
Kojto 112:6f327212ef96 1149 #define __HAL_UNFREEZE_TIM9_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM9
Kojto 112:6f327212ef96 1150 #define __HAL_FREEZE_TIM10_DBGMCU __HAL_DBGMCU_FREEZE_TIM10
Kojto 112:6f327212ef96 1151 #define __HAL_UNFREEZE_TIM10_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM10
Kojto 112:6f327212ef96 1152 #define __HAL_FREEZE_TIM11_DBGMCU __HAL_DBGMCU_FREEZE_TIM11
Kojto 112:6f327212ef96 1153 #define __HAL_UNFREEZE_TIM11_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM11
Kojto 112:6f327212ef96 1154 #define __HAL_FREEZE_TIM12_DBGMCU __HAL_DBGMCU_FREEZE_TIM12
Kojto 112:6f327212ef96 1155 #define __HAL_UNFREEZE_TIM12_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM12
Kojto 112:6f327212ef96 1156 #define __HAL_FREEZE_TIM13_DBGMCU __HAL_DBGMCU_FREEZE_TIM13
Kojto 112:6f327212ef96 1157 #define __HAL_UNFREEZE_TIM13_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM13
Kojto 112:6f327212ef96 1158 #define __HAL_FREEZE_TIM14_DBGMCU __HAL_DBGMCU_FREEZE_TIM14
Kojto 112:6f327212ef96 1159 #define __HAL_UNFREEZE_TIM14_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM14
Kojto 112:6f327212ef96 1160 #define __HAL_FREEZE_CAN2_DBGMCU __HAL_DBGMCU_FREEZE_CAN2
Kojto 112:6f327212ef96 1161 #define __HAL_UNFREEZE_CAN2_DBGMCU __HAL_DBGMCU_UNFREEZE_CAN2
Kojto 112:6f327212ef96 1162
Kojto 112:6f327212ef96 1163
Kojto 112:6f327212ef96 1164 #define __HAL_FREEZE_TIM15_DBGMCU __HAL_DBGMCU_FREEZE_TIM15
Kojto 112:6f327212ef96 1165 #define __HAL_UNFREEZE_TIM15_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM15
Kojto 112:6f327212ef96 1166 #define __HAL_FREEZE_TIM16_DBGMCU __HAL_DBGMCU_FREEZE_TIM16
Kojto 112:6f327212ef96 1167 #define __HAL_UNFREEZE_TIM16_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM16
Kojto 112:6f327212ef96 1168 #define __HAL_FREEZE_TIM17_DBGMCU __HAL_DBGMCU_FREEZE_TIM17
Kojto 112:6f327212ef96 1169 #define __HAL_UNFREEZE_TIM17_DBGMCU __HAL_DBGMCU_UNFREEZE_TIM17
Kojto 112:6f327212ef96 1170 #define __HAL_FREEZE_RTC_DBGMCU __HAL_DBGMCU_FREEZE_RTC
Kojto 112:6f327212ef96 1171 #define __HAL_UNFREEZE_RTC_DBGMCU __HAL_DBGMCU_UNFREEZE_RTC
Kojto 112:6f327212ef96 1172 #define __HAL_FREEZE_WWDG_DBGMCU __HAL_DBGMCU_FREEZE_WWDG
Kojto 112:6f327212ef96 1173 #define __HAL_UNFREEZE_WWDG_DBGMCU __HAL_DBGMCU_UNFREEZE_WWDG
Kojto 112:6f327212ef96 1174 #define __HAL_FREEZE_IWDG_DBGMCU __HAL_DBGMCU_FREEZE_IWDG
Kojto 112:6f327212ef96 1175 #define __HAL_UNFREEZE_IWDG_DBGMCU __HAL_DBGMCU_UNFREEZE_IWDG
Kojto 112:6f327212ef96 1176 #define __HAL_FREEZE_I2C1_TIMEOUT_DBGMCU __HAL_DBGMCU_FREEZE_I2C1_TIMEOUT
Kojto 112:6f327212ef96 1177 #define __HAL_UNFREEZE_I2C1_TIMEOUT_DBGMCU __HAL_DBGMCU_UNFREEZE_I2C1_TIMEOUT
Kojto 112:6f327212ef96 1178 #define __HAL_FREEZE_I2C2_TIMEOUT_DBGMCU __HAL_DBGMCU_FREEZE_I2C2_TIMEOUT
Kojto 112:6f327212ef96 1179 #define __HAL_UNFREEZE_I2C2_TIMEOUT_DBGMCU __HAL_DBGMCU_UNFREEZE_I2C2_TIMEOUT
Kojto 112:6f327212ef96 1180 #define __HAL_FREEZE_I2C3_TIMEOUT_DBGMCU __HAL_DBGMCU_FREEZE_I2C3_TIMEOUT
Kojto 112:6f327212ef96 1181 #define __HAL_UNFREEZE_I2C3_TIMEOUT_DBGMCU __HAL_DBGMCU_UNFREEZE_I2C3_TIMEOUT
Kojto 112:6f327212ef96 1182 #define __HAL_FREEZE_CAN1_DBGMCU __HAL_DBGMCU_FREEZE_CAN1
Kojto 112:6f327212ef96 1183 #define __HAL_UNFREEZE_CAN1_DBGMCU __HAL_DBGMCU_UNFREEZE_CAN1
Kojto 112:6f327212ef96 1184 #define __HAL_FREEZE_LPTIM1_DBGMCU __HAL_DBGMCU_FREEZE_LPTIM1
Kojto 112:6f327212ef96 1185 #define __HAL_UNFREEZE_LPTIM1_DBGMCU __HAL_DBGMCU_UNFREEZE_LPTIM1
Kojto 112:6f327212ef96 1186 #define __HAL_FREEZE_LPTIM2_DBGMCU __HAL_DBGMCU_FREEZE_LPTIM2
Kojto 112:6f327212ef96 1187 #define __HAL_UNFREEZE_LPTIM2_DBGMCU __HAL_DBGMCU_UNFREEZE_LPTIM2
Kojto 112:6f327212ef96 1188
Kojto 112:6f327212ef96 1189 /**
Kojto 112:6f327212ef96 1190 * @}
Kojto 112:6f327212ef96 1191 */
Kojto 112:6f327212ef96 1192
Kojto 112:6f327212ef96 1193 /** @defgroup HAL_COMP_Aliased_Macros HAL COMP Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1194 * @{
Kojto 112:6f327212ef96 1195 */
Kojto 112:6f327212ef96 1196
Kojto 112:6f327212ef96 1197 #define __HAL_COMP_EXTI_RISING_IT_ENABLE(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_ENABLE_RISING_EDGE() : \
Kojto 112:6f327212ef96 1198 __HAL_COMP_COMP2_EXTI_ENABLE_RISING_EDGE())
Kojto 112:6f327212ef96 1199 #define __HAL_COMP_EXTI_RISING_IT_DISABLE(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_ENABLE_RISING_EDGE() : \
Kojto 112:6f327212ef96 1200 __HAL_COMP_COMP2_EXTI_DISABLE_RISING_EDGE())
Kojto 112:6f327212ef96 1201 #define __HAL_COMP_EXTI_FALLING_IT_ENABLE(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_ENABLE_FALLING_EDGE() : \
Kojto 112:6f327212ef96 1202 __HAL_COMP_COMP2_EXTI_ENABLE_FALLING_EDGE())
Kojto 112:6f327212ef96 1203 #define __HAL_COMP_EXTI_FALLING_IT_DISABLE(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_ENABLE_FALLING_EDGE() : \
Kojto 112:6f327212ef96 1204 __HAL_COMP_COMP2_EXTI_DISABLE_FALLING_EDGE())
Kojto 112:6f327212ef96 1205 #define __HAL_COMP_EXTI_ENABLE_IT(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_ENABLE_IT() : \
Kojto 112:6f327212ef96 1206 __HAL_COMP_COMP2_EXTI_ENABLE_IT())
Kojto 112:6f327212ef96 1207 #define __HAL_COMP_EXTI_DISABLE_IT(__EXTILINE__) (((__EXTILINE__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_DISABLE_IT() : \
Kojto 112:6f327212ef96 1208 __HAL_COMP_COMP2_EXTI_DISABLE_IT())
Kojto 112:6f327212ef96 1209 #define __HAL_COMP_EXTI_GET_FLAG(__FLAG__) (((__FLAG__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_GET_FLAG() : \
Kojto 112:6f327212ef96 1210 __HAL_COMP_COMP2_EXTI_GET_FLAG())
Kojto 112:6f327212ef96 1211 #define __HAL_COMP_EXTI_CLEAR_FLAG(__FLAG__) (((__FLAG__) == COMP_EXTI_LINE_COMP1) ? __HAL_COMP_COMP1_EXTI_CLEAR_FLAG() : \
Kojto 112:6f327212ef96 1212 __HAL_COMP_COMP2_EXTI_CLEAR_FLAG())
Kojto 112:6f327212ef96 1213 #define __HAL_COMP_GET_EXTI_LINE COMP_GET_EXTI_LINE
Kojto 112:6f327212ef96 1214
Kojto 112:6f327212ef96 1215 /**
Kojto 112:6f327212ef96 1216 * @}
Kojto 112:6f327212ef96 1217 */
Kojto 112:6f327212ef96 1218
Kojto 112:6f327212ef96 1219 /** @defgroup HAL_DAC_Aliased_Macros HAL DAC Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1220 * @{
Kojto 112:6f327212ef96 1221 */
Kojto 112:6f327212ef96 1222
Kojto 112:6f327212ef96 1223 #define IS_DAC_WAVE(WAVE) (((WAVE) == DAC_WAVE_NONE) || \
Kojto 112:6f327212ef96 1224 ((WAVE) == DAC_WAVE_NOISE)|| \
Kojto 112:6f327212ef96 1225 ((WAVE) == DAC_WAVE_TRIANGLE))
Kojto 112:6f327212ef96 1226
Kojto 112:6f327212ef96 1227 /**
Kojto 112:6f327212ef96 1228 * @}
Kojto 112:6f327212ef96 1229 */
Kojto 112:6f327212ef96 1230
Kojto 112:6f327212ef96 1231 /** @defgroup HAL_FLASH_Aliased_Macros HAL FLASH Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1232 * @{
Kojto 112:6f327212ef96 1233 */
Kojto 112:6f327212ef96 1234
Kojto 112:6f327212ef96 1235 #define IS_WRPAREA IS_OB_WRPAREA
Kojto 112:6f327212ef96 1236 #define IS_TYPEPROGRAM IS_FLASH_TYPEPROGRAM
Kojto 112:6f327212ef96 1237 #define IS_TYPEPROGRAMFLASH IS_FLASH_TYPEPROGRAM
Kojto 112:6f327212ef96 1238 #define IS_TYPEERASE IS_FLASH_TYPEERASE
Kojto 112:6f327212ef96 1239 #define IS_NBSECTORS IS_FLASH_NBSECTORS
Kojto 112:6f327212ef96 1240 #define IS_OB_WDG_SOURCE IS_OB_IWDG_SOURCE
Kojto 112:6f327212ef96 1241
Kojto 112:6f327212ef96 1242 /**
Kojto 112:6f327212ef96 1243 * @}
Kojto 112:6f327212ef96 1244 */
Kojto 112:6f327212ef96 1245
Kojto 112:6f327212ef96 1246 /** @defgroup HAL_I2C_Aliased_Macros HAL I2C Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1247 * @{
Kojto 112:6f327212ef96 1248 */
Kojto 112:6f327212ef96 1249
Kojto 112:6f327212ef96 1250 #define __HAL_I2C_RESET_CR2 I2C_RESET_CR2
Kojto 112:6f327212ef96 1251 #define __HAL_I2C_GENERATE_START I2C_GENERATE_START
Kojto 112:6f327212ef96 1252 #define __HAL_I2C_FREQ_RANGE I2C_FREQ_RANGE
Kojto 112:6f327212ef96 1253 #define __HAL_I2C_RISE_TIME I2C_RISE_TIME
Kojto 112:6f327212ef96 1254 #define __HAL_I2C_SPEED_STANDARD I2C_SPEED_STANDARD
Kojto 112:6f327212ef96 1255 #define __HAL_I2C_SPEED_FAST I2C_SPEED_FAST
Kojto 112:6f327212ef96 1256 #define __HAL_I2C_SPEED I2C_SPEED
Kojto 112:6f327212ef96 1257 #define __HAL_I2C_7BIT_ADD_WRITE I2C_7BIT_ADD_WRITE
Kojto 112:6f327212ef96 1258 #define __HAL_I2C_7BIT_ADD_READ I2C_7BIT_ADD_READ
Kojto 112:6f327212ef96 1259 #define __HAL_I2C_10BIT_ADDRESS I2C_10BIT_ADDRESS
Kojto 112:6f327212ef96 1260 #define __HAL_I2C_10BIT_HEADER_WRITE I2C_10BIT_HEADER_WRITE
Kojto 112:6f327212ef96 1261 #define __HAL_I2C_10BIT_HEADER_READ I2C_10BIT_HEADER_READ
Kojto 112:6f327212ef96 1262 #define __HAL_I2C_MEM_ADD_MSB I2C_MEM_ADD_MSB
Kojto 112:6f327212ef96 1263 #define __HAL_I2C_MEM_ADD_LSB I2C_MEM_ADD_LSB
Kojto 112:6f327212ef96 1264 #define __HAL_I2C_FREQRANGE I2C_FREQRANGE
Kojto 112:6f327212ef96 1265 /**
Kojto 112:6f327212ef96 1266 * @}
Kojto 112:6f327212ef96 1267 */
Kojto 112:6f327212ef96 1268
Kojto 112:6f327212ef96 1269 /** @defgroup HAL_I2S_Aliased_Macros HAL I2S Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1270 * @{
Kojto 112:6f327212ef96 1271 */
Kojto 112:6f327212ef96 1272
Kojto 112:6f327212ef96 1273 #define IS_I2S_INSTANCE IS_I2S_ALL_INSTANCE
Kojto 112:6f327212ef96 1274 #define IS_I2S_INSTANCE_EXT IS_I2S_ALL_INSTANCE_EXT
Kojto 112:6f327212ef96 1275
Kojto 112:6f327212ef96 1276 /**
Kojto 112:6f327212ef96 1277 * @}
Kojto 112:6f327212ef96 1278 */
Kojto 112:6f327212ef96 1279
Kojto 112:6f327212ef96 1280 /** @defgroup HAL_IRDA_Aliased_Macros HAL IRDA Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1281 * @{
Kojto 112:6f327212ef96 1282 */
Kojto 112:6f327212ef96 1283
Kojto 112:6f327212ef96 1284 #define __IRDA_DISABLE __HAL_IRDA_DISABLE
Kojto 112:6f327212ef96 1285 #define __IRDA_ENABLE __HAL_IRDA_ENABLE
Kojto 112:6f327212ef96 1286
Kojto 112:6f327212ef96 1287 #define __HAL_IRDA_GETCLOCKSOURCE IRDA_GETCLOCKSOURCE
Kojto 112:6f327212ef96 1288 #define __HAL_IRDA_MASK_COMPUTATION IRDA_MASK_COMPUTATION
Kojto 112:6f327212ef96 1289 #define __IRDA_GETCLOCKSOURCE IRDA_GETCLOCKSOURCE
Kojto 112:6f327212ef96 1290 #define __IRDA_MASK_COMPUTATION IRDA_MASK_COMPUTATION
Kojto 112:6f327212ef96 1291
Kojto 112:6f327212ef96 1292 #define IS_IRDA_ONEBIT_SAMPLE IS_IRDA_ONE_BIT_SAMPLE
Kojto 112:6f327212ef96 1293
Kojto 112:6f327212ef96 1294
Kojto 112:6f327212ef96 1295 /**
Kojto 112:6f327212ef96 1296 * @}
Kojto 112:6f327212ef96 1297 */
Kojto 112:6f327212ef96 1298
Kojto 112:6f327212ef96 1299
Kojto 112:6f327212ef96 1300 /** @defgroup HAL_IWDG_Aliased_Macros HAL IWDG Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1301 * @{
Kojto 112:6f327212ef96 1302 */
Kojto 112:6f327212ef96 1303 #define __HAL_IWDG_ENABLE_WRITE_ACCESS IWDG_ENABLE_WRITE_ACCESS
Kojto 112:6f327212ef96 1304 #define __HAL_IWDG_DISABLE_WRITE_ACCESS IWDG_DISABLE_WRITE_ACCESS
Kojto 112:6f327212ef96 1305 /**
Kojto 112:6f327212ef96 1306 * @}
Kojto 112:6f327212ef96 1307 */
Kojto 112:6f327212ef96 1308
Kojto 112:6f327212ef96 1309
Kojto 112:6f327212ef96 1310 /** @defgroup HAL_LPTIM_Aliased_Macros HAL LPTIM Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1311 * @{
Kojto 112:6f327212ef96 1312 */
Kojto 112:6f327212ef96 1313
Kojto 112:6f327212ef96 1314 #define __HAL_LPTIM_ENABLE_INTERRUPT __HAL_LPTIM_ENABLE_IT
Kojto 112:6f327212ef96 1315 #define __HAL_LPTIM_DISABLE_INTERRUPT __HAL_LPTIM_DISABLE_IT
Kojto 112:6f327212ef96 1316 #define __HAL_LPTIM_GET_ITSTATUS __HAL_LPTIM_GET_IT_SOURCE
Kojto 112:6f327212ef96 1317
Kojto 112:6f327212ef96 1318 /**
Kojto 112:6f327212ef96 1319 * @}
Kojto 112:6f327212ef96 1320 */
Kojto 112:6f327212ef96 1321
Kojto 112:6f327212ef96 1322
Kojto 112:6f327212ef96 1323 /** @defgroup HAL_OPAMP_Aliased_Macros HAL OPAMP Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1324 * @{
Kojto 112:6f327212ef96 1325 */
Kojto 112:6f327212ef96 1326 #define __OPAMP_CSR_OPAXPD OPAMP_CSR_OPAXPD
Kojto 112:6f327212ef96 1327 #define __OPAMP_CSR_S3SELX OPAMP_CSR_S3SELX
Kojto 112:6f327212ef96 1328 #define __OPAMP_CSR_S4SELX OPAMP_CSR_S4SELX
Kojto 112:6f327212ef96 1329 #define __OPAMP_CSR_S5SELX OPAMP_CSR_S5SELX
Kojto 112:6f327212ef96 1330 #define __OPAMP_CSR_S6SELX OPAMP_CSR_S6SELX
Kojto 112:6f327212ef96 1331 #define __OPAMP_CSR_OPAXCAL_L OPAMP_CSR_OPAXCAL_L
Kojto 112:6f327212ef96 1332 #define __OPAMP_CSR_OPAXCAL_H OPAMP_CSR_OPAXCAL_H
Kojto 112:6f327212ef96 1333 #define __OPAMP_CSR_OPAXLPM OPAMP_CSR_OPAXLPM
Kojto 112:6f327212ef96 1334 #define __OPAMP_CSR_ALL_SWITCHES OPAMP_CSR_ALL_SWITCHES
Kojto 112:6f327212ef96 1335 #define __OPAMP_CSR_ANAWSELX OPAMP_CSR_ANAWSELX
Kojto 112:6f327212ef96 1336 #define __OPAMP_CSR_OPAXCALOUT OPAMP_CSR_OPAXCALOUT
Kojto 112:6f327212ef96 1337 #define __OPAMP_OFFSET_TRIM_BITSPOSITION OPAMP_OFFSET_TRIM_BITSPOSITION
Kojto 112:6f327212ef96 1338 #define __OPAMP_OFFSET_TRIM_SET OPAMP_OFFSET_TRIM_SET
Kojto 112:6f327212ef96 1339
Kojto 112:6f327212ef96 1340 /**
Kojto 112:6f327212ef96 1341 * @}
Kojto 112:6f327212ef96 1342 */
Kojto 112:6f327212ef96 1343
Kojto 112:6f327212ef96 1344
Kojto 112:6f327212ef96 1345 /** @defgroup HAL_PWR_Aliased_Macros HAL PWR Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 1346 * @{
Kojto 112:6f327212ef96 1347 */
Kojto 112:6f327212ef96 1348 #define __HAL_PVD_EVENT_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_EVENT
Kojto 112:6f327212ef96 1349 #define __HAL_PVD_EVENT_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_EVENT
Kojto 112:6f327212ef96 1350 #define __HAL_PVD_EXTI_FALLINGTRIGGER_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1351 #define __HAL_PVD_EXTI_FALLINGTRIGGER_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1352 #define __HAL_PVD_EXTI_RISINGTRIGGER_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_RISING_EDGE
Kojto 112:6f327212ef96 1353 #define __HAL_PVD_EXTI_RISINGTRIGGER_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 1354 #define __HAL_PVM_EVENT_DISABLE __HAL_PWR_PVM_EVENT_DISABLE
Kojto 112:6f327212ef96 1355 #define __HAL_PVM_EVENT_ENABLE __HAL_PWR_PVM_EVENT_ENABLE
Kojto 112:6f327212ef96 1356 #define __HAL_PVM_EXTI_FALLINGTRIGGER_DISABLE __HAL_PWR_PVM_EXTI_FALLINGTRIGGER_DISABLE
Kojto 112:6f327212ef96 1357 #define __HAL_PVM_EXTI_FALLINGTRIGGER_ENABLE __HAL_PWR_PVM_EXTI_FALLINGTRIGGER_ENABLE
Kojto 112:6f327212ef96 1358 #define __HAL_PVM_EXTI_RISINGTRIGGER_DISABLE __HAL_PWR_PVM_EXTI_RISINGTRIGGER_DISABLE
Kojto 112:6f327212ef96 1359 #define __HAL_PVM_EXTI_RISINGTRIGGER_ENABLE __HAL_PWR_PVM_EXTI_RISINGTRIGGER_ENABLE
Kojto 112:6f327212ef96 1360 #define __HAL_PWR_INTERNALWAKEUP_DISABLE HAL_PWREx_DisableInternalWakeUpLine
Kojto 112:6f327212ef96 1361 #define __HAL_PWR_INTERNALWAKEUP_ENABLE HAL_PWREx_EnableInternalWakeUpLine
Kojto 112:6f327212ef96 1362 #define __HAL_PWR_PULL_UP_DOWN_CONFIG_DISABLE HAL_PWREx_DisablePullUpPullDownConfig
Kojto 112:6f327212ef96 1363 #define __HAL_PWR_PULL_UP_DOWN_CONFIG_ENABLE HAL_PWREx_EnablePullUpPullDownConfig
Kojto 112:6f327212ef96 1364 #define __HAL_PWR_PVD_EXTI_CLEAR_EGDE_TRIGGER() __HAL_PWR_PVD_EXTI_DISABLE_RISING_EDGE();__HAL_PWR_PVD_EXTI_DISABLE_FALLING_EDGE()
Kojto 112:6f327212ef96 1365 #define __HAL_PWR_PVD_EXTI_EVENT_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_EVENT
Kojto 112:6f327212ef96 1366 #define __HAL_PWR_PVD_EXTI_EVENT_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_EVENT
Kojto 112:6f327212ef96 1367 #define __HAL_PWR_PVD_EXTI_FALLINGTRIGGER_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1368 #define __HAL_PWR_PVD_EXTI_FALLINGTRIGGER_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1369 #define __HAL_PWR_PVD_EXTI_RISINGTRIGGER_DISABLE __HAL_PWR_PVD_EXTI_DISABLE_RISING_EDGE
Kojto 112:6f327212ef96 1370 #define __HAL_PWR_PVD_EXTI_RISINGTRIGGER_ENABLE __HAL_PWR_PVD_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 1371 #define __HAL_PWR_PVD_EXTI_SET_FALLING_EGDE_TRIGGER __HAL_PWR_PVD_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1372 #define __HAL_PWR_PVD_EXTI_SET_RISING_EDGE_TRIGGER __HAL_PWR_PVD_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 1373 #define __HAL_PWR_PVM_DISABLE() HAL_PWREx_DisablePVM1();HAL_PWREx_DisablePVM2();HAL_PWREx_DisablePVM3();HAL_PWREx_DisablePVM4()
Kojto 112:6f327212ef96 1374 #define __HAL_PWR_PVM_ENABLE() HAL_PWREx_EnablePVM1();HAL_PWREx_EnablePVM2();HAL_PWREx_EnablePVM3();HAL_PWREx_EnablePVM4()
Kojto 112:6f327212ef96 1375 #define __HAL_PWR_SRAM2CONTENT_PRESERVE_DISABLE HAL_PWREx_DisableSRAM2ContentRetention
Kojto 112:6f327212ef96 1376 #define __HAL_PWR_SRAM2CONTENT_PRESERVE_ENABLE HAL_PWREx_EnableSRAM2ContentRetention
Kojto 112:6f327212ef96 1377 #define __HAL_PWR_VDDIO2_DISABLE HAL_PWREx_DisableVddIO2
Kojto 112:6f327212ef96 1378 #define __HAL_PWR_VDDIO2_ENABLE HAL_PWREx_EnableVddIO2
Kojto 112:6f327212ef96 1379 #define __HAL_PWR_VDDIO2_EXTI_CLEAR_EGDE_TRIGGER __HAL_PWR_VDDIO2_EXTI_DISABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1380 #define __HAL_PWR_VDDIO2_EXTI_SET_FALLING_EGDE_TRIGGER __HAL_PWR_VDDIO2_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 1381 #define __HAL_PWR_VDDUSB_DISABLE HAL_PWREx_DisableVddUSB
Kojto 112:6f327212ef96 1382 #define __HAL_PWR_VDDUSB_ENABLE HAL_PWREx_EnableVddUSB
Kojto 112:6f327212ef96 1383
Kojto 112:6f327212ef96 1384 #if defined (STM32F4)
Kojto 112:6f327212ef96 1385 #define __HAL_PVD_EXTI_ENABLE_IT(PWR_EXTI_LINE_PVD) __HAL_PWR_PVD_EXTI_ENABLE_IT()
Kojto 112:6f327212ef96 1386 #define __HAL_PVD_EXTI_DISABLE_IT(PWR_EXTI_LINE_PVD) __HAL_PWR_PVD_EXTI_DISABLE_IT()
Kojto 112:6f327212ef96 1387 #define __HAL_PVD_EXTI_GET_FLAG(PWR_EXTI_LINE_PVD) __HAL_PWR_PVD_EXTI_GET_FLAG()
Kojto 112:6f327212ef96 1388 #define __HAL_PVD_EXTI_CLEAR_FLAG(PWR_EXTI_LINE_PVD) __HAL_PWR_PVD_EXTI_CLEAR_FLAG()
Kojto 112:6f327212ef96 1389 #define __HAL_PVD_EXTI_GENERATE_SWIT(PWR_EXTI_LINE_PVD) __HAL_PWR_PVD_EXTI_GENERATE_SWIT()
Kojto 112:6f327212ef96 1390 #else
Kojto 112:6f327212ef96 1391 #define __HAL_PVD_EXTI_CLEAR_FLAG __HAL_PWR_PVD_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 1392 #define __HAL_PVD_EXTI_DISABLE_IT __HAL_PWR_PVD_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 1393 #define __HAL_PVD_EXTI_ENABLE_IT __HAL_PWR_PVD_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 1394 #define __HAL_PVD_EXTI_GENERATE_SWIT __HAL_PWR_PVD_EXTI_GENERATE_SWIT
Kojto 112:6f327212ef96 1395 #define __HAL_PVD_EXTI_GET_FLAG __HAL_PWR_PVD_EXTI_GET_FLAG
Kojto 112:6f327212ef96 1396 #endif /* STM32F4 */
Kojto 112:6f327212ef96 1397 /**
Kojto 112:6f327212ef96 1398 * @}
Kojto 112:6f327212ef96 1399 */
Kojto 112:6f327212ef96 1400
Kojto 112:6f327212ef96 1401
Kojto 112:6f327212ef96 1402 /** @defgroup HAL_RCC_Aliased HAL RCC Aliased maintained for legacy purpose
Kojto 112:6f327212ef96 1403 * @{
Kojto 112:6f327212ef96 1404 */
Kojto 112:6f327212ef96 1405
Kojto 112:6f327212ef96 1406 #define RCC_StopWakeUpClock_MSI RCC_STOP_WAKEUPCLOCK_MSI
Kojto 112:6f327212ef96 1407 #define RCC_StopWakeUpClock_HSI RCC_STOP_WAKEUPCLOCK_HSI
Kojto 112:6f327212ef96 1408
Kojto 112:6f327212ef96 1409 #define HAL_RCC_CCSCallback HAL_RCC_CSSCallback
Kojto 112:6f327212ef96 1410 #define HAL_RC48_EnableBuffer_Cmd(cmd) (((cmd)==ENABLE) ? HAL_RCCEx_EnableHSI48_VREFINT() : HAL_RCCEx_DisableHSI48_VREFINT())
Kojto 112:6f327212ef96 1411
Kojto 112:6f327212ef96 1412 #define __ADC_CLK_DISABLE __HAL_RCC_ADC_CLK_DISABLE
Kojto 112:6f327212ef96 1413 #define __ADC_CLK_ENABLE __HAL_RCC_ADC_CLK_ENABLE
Kojto 112:6f327212ef96 1414 #define __ADC_CLK_SLEEP_DISABLE __HAL_RCC_ADC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1415 #define __ADC_CLK_SLEEP_ENABLE __HAL_RCC_ADC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1416 #define __ADC_FORCE_RESET __HAL_RCC_ADC_FORCE_RESET
Kojto 112:6f327212ef96 1417 #define __ADC_RELEASE_RESET __HAL_RCC_ADC_RELEASE_RESET
Kojto 112:6f327212ef96 1418 #define __ADC1_CLK_DISABLE __HAL_RCC_ADC1_CLK_DISABLE
Kojto 112:6f327212ef96 1419 #define __ADC1_CLK_ENABLE __HAL_RCC_ADC1_CLK_ENABLE
Kojto 112:6f327212ef96 1420 #define __ADC1_FORCE_RESET __HAL_RCC_ADC1_FORCE_RESET
Kojto 112:6f327212ef96 1421 #define __ADC1_RELEASE_RESET __HAL_RCC_ADC1_RELEASE_RESET
Kojto 112:6f327212ef96 1422 #define __ADC1_CLK_SLEEP_ENABLE __HAL_RCC_ADC1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1423 #define __ADC1_CLK_SLEEP_DISABLE __HAL_RCC_ADC1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1424 #define __ADC2_CLK_DISABLE __HAL_RCC_ADC2_CLK_DISABLE
Kojto 112:6f327212ef96 1425 #define __ADC2_CLK_ENABLE __HAL_RCC_ADC2_CLK_ENABLE
Kojto 112:6f327212ef96 1426 #define __ADC2_FORCE_RESET __HAL_RCC_ADC2_FORCE_RESET
Kojto 112:6f327212ef96 1427 #define __ADC2_RELEASE_RESET __HAL_RCC_ADC2_RELEASE_RESET
Kojto 112:6f327212ef96 1428 #define __ADC3_CLK_DISABLE __HAL_RCC_ADC3_CLK_DISABLE
Kojto 112:6f327212ef96 1429 #define __ADC3_CLK_ENABLE __HAL_RCC_ADC3_CLK_ENABLE
Kojto 112:6f327212ef96 1430 #define __ADC3_FORCE_RESET __HAL_RCC_ADC3_FORCE_RESET
Kojto 112:6f327212ef96 1431 #define __ADC3_RELEASE_RESET __HAL_RCC_ADC3_RELEASE_RESET
Kojto 112:6f327212ef96 1432 #define __AES_CLK_DISABLE __HAL_RCC_AES_CLK_DISABLE
Kojto 112:6f327212ef96 1433 #define __AES_CLK_ENABLE __HAL_RCC_AES_CLK_ENABLE
Kojto 112:6f327212ef96 1434 #define __AES_CLK_SLEEP_DISABLE __HAL_RCC_AES_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1435 #define __AES_CLK_SLEEP_ENABLE __HAL_RCC_AES_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1436 #define __AES_FORCE_RESET __HAL_RCC_AES_FORCE_RESET
Kojto 112:6f327212ef96 1437 #define __AES_RELEASE_RESET __HAL_RCC_AES_RELEASE_RESET
Kojto 112:6f327212ef96 1438 #define __CRYP_CLK_SLEEP_ENABLE __HAL_RCC_CRYP_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1439 #define __CRYP_CLK_SLEEP_DISABLE __HAL_RCC_CRYP_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1440 #define __CRYP_CLK_ENABLE __HAL_RCC_CRYP_CLK_ENABLE
Kojto 112:6f327212ef96 1441 #define __CRYP_CLK_DISABLE __HAL_RCC_CRYP_CLK_DISABLE
Kojto 112:6f327212ef96 1442 #define __CRYP_FORCE_RESET __HAL_RCC_CRYP_FORCE_RESET
Kojto 112:6f327212ef96 1443 #define __CRYP_RELEASE_RESET __HAL_RCC_CRYP_RELEASE_RESET
Kojto 112:6f327212ef96 1444 #define __AFIO_CLK_DISABLE __HAL_RCC_AFIO_CLK_DISABLE
Kojto 112:6f327212ef96 1445 #define __AFIO_CLK_ENABLE __HAL_RCC_AFIO_CLK_ENABLE
Kojto 112:6f327212ef96 1446 #define __AFIO_FORCE_RESET __HAL_RCC_AFIO_FORCE_RESET
Kojto 112:6f327212ef96 1447 #define __AFIO_RELEASE_RESET __HAL_RCC_AFIO_RELEASE_RESET
Kojto 112:6f327212ef96 1448 #define __AHB_FORCE_RESET __HAL_RCC_AHB_FORCE_RESET
Kojto 112:6f327212ef96 1449 #define __AHB_RELEASE_RESET __HAL_RCC_AHB_RELEASE_RESET
Kojto 112:6f327212ef96 1450 #define __AHB1_FORCE_RESET __HAL_RCC_AHB1_FORCE_RESET
Kojto 112:6f327212ef96 1451 #define __AHB1_RELEASE_RESET __HAL_RCC_AHB1_RELEASE_RESET
Kojto 112:6f327212ef96 1452 #define __AHB2_FORCE_RESET __HAL_RCC_AHB2_FORCE_RESET
Kojto 112:6f327212ef96 1453 #define __AHB2_RELEASE_RESET __HAL_RCC_AHB2_RELEASE_RESET
Kojto 112:6f327212ef96 1454 #define __AHB3_FORCE_RESET __HAL_RCC_AHB3_FORCE_RESET
Kojto 112:6f327212ef96 1455 #define __AHB3_RELEASE_RESET __HAL_RCC_AHB3_RELEASE_RESET
Kojto 112:6f327212ef96 1456 #define __APB1_FORCE_RESET __HAL_RCC_APB1_FORCE_RESET
Kojto 112:6f327212ef96 1457 #define __APB1_RELEASE_RESET __HAL_RCC_APB1_RELEASE_RESET
Kojto 112:6f327212ef96 1458 #define __APB2_FORCE_RESET __HAL_RCC_APB2_FORCE_RESET
Kojto 112:6f327212ef96 1459 #define __APB2_RELEASE_RESET __HAL_RCC_APB2_RELEASE_RESET
Kojto 112:6f327212ef96 1460 #define __BKP_CLK_DISABLE __HAL_RCC_BKP_CLK_DISABLE
Kojto 112:6f327212ef96 1461 #define __BKP_CLK_ENABLE __HAL_RCC_BKP_CLK_ENABLE
Kojto 112:6f327212ef96 1462 #define __BKP_FORCE_RESET __HAL_RCC_BKP_FORCE_RESET
Kojto 112:6f327212ef96 1463 #define __BKP_RELEASE_RESET __HAL_RCC_BKP_RELEASE_RESET
Kojto 112:6f327212ef96 1464 #define __CAN1_CLK_DISABLE __HAL_RCC_CAN1_CLK_DISABLE
Kojto 112:6f327212ef96 1465 #define __CAN1_CLK_ENABLE __HAL_RCC_CAN1_CLK_ENABLE
Kojto 112:6f327212ef96 1466 #define __CAN1_CLK_SLEEP_DISABLE __HAL_RCC_CAN1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1467 #define __CAN1_CLK_SLEEP_ENABLE __HAL_RCC_CAN1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1468 #define __CAN1_FORCE_RESET __HAL_RCC_CAN1_FORCE_RESET
Kojto 112:6f327212ef96 1469 #define __CAN1_RELEASE_RESET __HAL_RCC_CAN1_RELEASE_RESET
Kojto 112:6f327212ef96 1470 #define __CAN_CLK_DISABLE __HAL_RCC_CAN1_CLK_DISABLE
Kojto 112:6f327212ef96 1471 #define __CAN_CLK_ENABLE __HAL_RCC_CAN1_CLK_ENABLE
Kojto 112:6f327212ef96 1472 #define __CAN_FORCE_RESET __HAL_RCC_CAN1_FORCE_RESET
Kojto 112:6f327212ef96 1473 #define __CAN_RELEASE_RESET __HAL_RCC_CAN1_RELEASE_RESET
Kojto 112:6f327212ef96 1474 #define __CAN2_CLK_DISABLE __HAL_RCC_CAN2_CLK_DISABLE
Kojto 112:6f327212ef96 1475 #define __CAN2_CLK_ENABLE __HAL_RCC_CAN2_CLK_ENABLE
Kojto 112:6f327212ef96 1476 #define __CAN2_FORCE_RESET __HAL_RCC_CAN2_FORCE_RESET
Kojto 112:6f327212ef96 1477 #define __CAN2_RELEASE_RESET __HAL_RCC_CAN2_RELEASE_RESET
Kojto 112:6f327212ef96 1478 #define __CEC_CLK_DISABLE __HAL_RCC_CEC_CLK_DISABLE
Kojto 112:6f327212ef96 1479 #define __CEC_CLK_ENABLE __HAL_RCC_CEC_CLK_ENABLE
Kojto 112:6f327212ef96 1480 #define __COMP_CLK_DISABLE __HAL_RCC_COMP_CLK_DISABLE
Kojto 112:6f327212ef96 1481 #define __COMP_CLK_ENABLE __HAL_RCC_COMP_CLK_ENABLE
Kojto 112:6f327212ef96 1482 #define __COMP_FORCE_RESET __HAL_RCC_COMP_FORCE_RESET
Kojto 112:6f327212ef96 1483 #define __COMP_RELEASE_RESET __HAL_RCC_COMP_RELEASE_RESET
Kojto 112:6f327212ef96 1484 #define __COMP_CLK_SLEEP_ENABLE __HAL_RCC_COMP_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1485 #define __COMP_CLK_SLEEP_DISABLE __HAL_RCC_COMP_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1486 #define __CEC_FORCE_RESET __HAL_RCC_CEC_FORCE_RESET
Kojto 112:6f327212ef96 1487 #define __CEC_RELEASE_RESET __HAL_RCC_CEC_RELEASE_RESET
Kojto 112:6f327212ef96 1488 #define __CRC_CLK_DISABLE __HAL_RCC_CRC_CLK_DISABLE
Kojto 112:6f327212ef96 1489 #define __CRC_CLK_ENABLE __HAL_RCC_CRC_CLK_ENABLE
Kojto 112:6f327212ef96 1490 #define __CRC_CLK_SLEEP_DISABLE __HAL_RCC_CRC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1491 #define __CRC_CLK_SLEEP_ENABLE __HAL_RCC_CRC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1492 #define __CRC_FORCE_RESET __HAL_RCC_CRC_FORCE_RESET
Kojto 112:6f327212ef96 1493 #define __CRC_RELEASE_RESET __HAL_RCC_CRC_RELEASE_RESET
Kojto 112:6f327212ef96 1494 #define __DAC_CLK_DISABLE __HAL_RCC_DAC_CLK_DISABLE
Kojto 112:6f327212ef96 1495 #define __DAC_CLK_ENABLE __HAL_RCC_DAC_CLK_ENABLE
Kojto 112:6f327212ef96 1496 #define __DAC_FORCE_RESET __HAL_RCC_DAC_FORCE_RESET
Kojto 112:6f327212ef96 1497 #define __DAC_RELEASE_RESET __HAL_RCC_DAC_RELEASE_RESET
Kojto 112:6f327212ef96 1498 #define __DAC1_CLK_DISABLE __HAL_RCC_DAC1_CLK_DISABLE
Kojto 112:6f327212ef96 1499 #define __DAC1_CLK_ENABLE __HAL_RCC_DAC1_CLK_ENABLE
Kojto 112:6f327212ef96 1500 #define __DAC1_CLK_SLEEP_DISABLE __HAL_RCC_DAC1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1501 #define __DAC1_CLK_SLEEP_ENABLE __HAL_RCC_DAC1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1502 #define __DAC1_FORCE_RESET __HAL_RCC_DAC1_FORCE_RESET
Kojto 112:6f327212ef96 1503 #define __DAC1_RELEASE_RESET __HAL_RCC_DAC1_RELEASE_RESET
Kojto 112:6f327212ef96 1504 #define __DBGMCU_CLK_ENABLE __HAL_RCC_DBGMCU_CLK_ENABLE
Kojto 112:6f327212ef96 1505 #define __DBGMCU_CLK_DISABLE __HAL_RCC_DBGMCU_CLK_DISABLE
Kojto 112:6f327212ef96 1506 #define __DBGMCU_FORCE_RESET __HAL_RCC_DBGMCU_FORCE_RESET
Kojto 112:6f327212ef96 1507 #define __DBGMCU_RELEASE_RESET __HAL_RCC_DBGMCU_RELEASE_RESET
Kojto 112:6f327212ef96 1508 #define __DFSDM_CLK_DISABLE __HAL_RCC_DFSDM_CLK_DISABLE
Kojto 112:6f327212ef96 1509 #define __DFSDM_CLK_ENABLE __HAL_RCC_DFSDM_CLK_ENABLE
Kojto 112:6f327212ef96 1510 #define __DFSDM_CLK_SLEEP_DISABLE __HAL_RCC_DFSDM_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1511 #define __DFSDM_CLK_SLEEP_ENABLE __HAL_RCC_DFSDM_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1512 #define __DFSDM_FORCE_RESET __HAL_RCC_DFSDM_FORCE_RESET
Kojto 112:6f327212ef96 1513 #define __DFSDM_RELEASE_RESET __HAL_RCC_DFSDM_RELEASE_RESET
Kojto 112:6f327212ef96 1514 #define __DMA1_CLK_DISABLE __HAL_RCC_DMA1_CLK_DISABLE
Kojto 112:6f327212ef96 1515 #define __DMA1_CLK_ENABLE __HAL_RCC_DMA1_CLK_ENABLE
Kojto 112:6f327212ef96 1516 #define __DMA1_CLK_SLEEP_DISABLE __HAL_RCC_DMA1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1517 #define __DMA1_CLK_SLEEP_ENABLE __HAL_RCC_DMA1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1518 #define __DMA1_FORCE_RESET __HAL_RCC_DMA1_FORCE_RESET
Kojto 112:6f327212ef96 1519 #define __DMA1_RELEASE_RESET __HAL_RCC_DMA1_RELEASE_RESET
Kojto 112:6f327212ef96 1520 #define __DMA2_CLK_DISABLE __HAL_RCC_DMA2_CLK_DISABLE
Kojto 112:6f327212ef96 1521 #define __DMA2_CLK_ENABLE __HAL_RCC_DMA2_CLK_ENABLE
Kojto 112:6f327212ef96 1522 #define __DMA2_CLK_SLEEP_DISABLE __HAL_RCC_DMA2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1523 #define __DMA2_CLK_SLEEP_ENABLE __HAL_RCC_DMA2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1524 #define __DMA2_FORCE_RESET __HAL_RCC_DMA2_FORCE_RESET
Kojto 112:6f327212ef96 1525 #define __DMA2_RELEASE_RESET __HAL_RCC_DMA2_RELEASE_RESET
Kojto 112:6f327212ef96 1526 #define __ETHMAC_CLK_DISABLE __HAL_RCC_ETHMAC_CLK_DISABLE
Kojto 112:6f327212ef96 1527 #define __ETHMAC_CLK_ENABLE __HAL_RCC_ETHMAC_CLK_ENABLE
Kojto 112:6f327212ef96 1528 #define __ETHMAC_FORCE_RESET __HAL_RCC_ETHMAC_FORCE_RESET
Kojto 112:6f327212ef96 1529 #define __ETHMAC_RELEASE_RESET __HAL_RCC_ETHMAC_RELEASE_RESET
Kojto 112:6f327212ef96 1530 #define __ETHMACRX_CLK_DISABLE __HAL_RCC_ETHMACRX_CLK_DISABLE
Kojto 112:6f327212ef96 1531 #define __ETHMACRX_CLK_ENABLE __HAL_RCC_ETHMACRX_CLK_ENABLE
Kojto 112:6f327212ef96 1532 #define __ETHMACTX_CLK_DISABLE __HAL_RCC_ETHMACTX_CLK_DISABLE
Kojto 112:6f327212ef96 1533 #define __ETHMACTX_CLK_ENABLE __HAL_RCC_ETHMACTX_CLK_ENABLE
Kojto 112:6f327212ef96 1534 #define __FIREWALL_CLK_DISABLE __HAL_RCC_FIREWALL_CLK_DISABLE
Kojto 112:6f327212ef96 1535 #define __FIREWALL_CLK_ENABLE __HAL_RCC_FIREWALL_CLK_ENABLE
Kojto 112:6f327212ef96 1536 #define __FLASH_CLK_DISABLE __HAL_RCC_FLASH_CLK_DISABLE
Kojto 112:6f327212ef96 1537 #define __FLASH_CLK_ENABLE __HAL_RCC_FLASH_CLK_ENABLE
Kojto 112:6f327212ef96 1538 #define __FLASH_CLK_SLEEP_DISABLE __HAL_RCC_FLASH_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1539 #define __FLASH_CLK_SLEEP_ENABLE __HAL_RCC_FLASH_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1540 #define __FLASH_FORCE_RESET __HAL_RCC_FLASH_FORCE_RESET
Kojto 112:6f327212ef96 1541 #define __FLASH_RELEASE_RESET __HAL_RCC_FLASH_RELEASE_RESET
Kojto 112:6f327212ef96 1542 #define __FLITF_CLK_DISABLE __HAL_RCC_FLITF_CLK_DISABLE
Kojto 112:6f327212ef96 1543 #define __FLITF_CLK_ENABLE __HAL_RCC_FLITF_CLK_ENABLE
Kojto 112:6f327212ef96 1544 #define __FLITF_FORCE_RESET __HAL_RCC_FLITF_FORCE_RESET
Kojto 112:6f327212ef96 1545 #define __FLITF_RELEASE_RESET __HAL_RCC_FLITF_RELEASE_RESET
Kojto 112:6f327212ef96 1546 #define __FLITF_CLK_SLEEP_ENABLE __HAL_RCC_FLITF_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1547 #define __FLITF_CLK_SLEEP_DISABLE __HAL_RCC_FLITF_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1548 #define __FMC_CLK_DISABLE __HAL_RCC_FMC_CLK_DISABLE
Kojto 112:6f327212ef96 1549 #define __FMC_CLK_ENABLE __HAL_RCC_FMC_CLK_ENABLE
Kojto 112:6f327212ef96 1550 #define __FMC_CLK_SLEEP_DISABLE __HAL_RCC_FMC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1551 #define __FMC_CLK_SLEEP_ENABLE __HAL_RCC_FMC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1552 #define __FMC_FORCE_RESET __HAL_RCC_FMC_FORCE_RESET
Kojto 112:6f327212ef96 1553 #define __FMC_RELEASE_RESET __HAL_RCC_FMC_RELEASE_RESET
Kojto 112:6f327212ef96 1554 #define __FSMC_CLK_DISABLE __HAL_RCC_FSMC_CLK_DISABLE
Kojto 112:6f327212ef96 1555 #define __FSMC_CLK_ENABLE __HAL_RCC_FSMC_CLK_ENABLE
Kojto 112:6f327212ef96 1556 #define __GPIOA_CLK_DISABLE __HAL_RCC_GPIOA_CLK_DISABLE
Kojto 112:6f327212ef96 1557 #define __GPIOA_CLK_ENABLE __HAL_RCC_GPIOA_CLK_ENABLE
Kojto 112:6f327212ef96 1558 #define __GPIOA_CLK_SLEEP_DISABLE __HAL_RCC_GPIOA_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1559 #define __GPIOA_CLK_SLEEP_ENABLE __HAL_RCC_GPIOA_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1560 #define __GPIOA_FORCE_RESET __HAL_RCC_GPIOA_FORCE_RESET
Kojto 112:6f327212ef96 1561 #define __GPIOA_RELEASE_RESET __HAL_RCC_GPIOA_RELEASE_RESET
Kojto 112:6f327212ef96 1562 #define __GPIOB_CLK_DISABLE __HAL_RCC_GPIOB_CLK_DISABLE
Kojto 112:6f327212ef96 1563 #define __GPIOB_CLK_ENABLE __HAL_RCC_GPIOB_CLK_ENABLE
Kojto 112:6f327212ef96 1564 #define __GPIOB_CLK_SLEEP_DISABLE __HAL_RCC_GPIOB_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1565 #define __GPIOB_CLK_SLEEP_ENABLE __HAL_RCC_GPIOB_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1566 #define __GPIOB_FORCE_RESET __HAL_RCC_GPIOB_FORCE_RESET
Kojto 112:6f327212ef96 1567 #define __GPIOB_RELEASE_RESET __HAL_RCC_GPIOB_RELEASE_RESET
Kojto 112:6f327212ef96 1568 #define __GPIOC_CLK_DISABLE __HAL_RCC_GPIOC_CLK_DISABLE
Kojto 112:6f327212ef96 1569 #define __GPIOC_CLK_ENABLE __HAL_RCC_GPIOC_CLK_ENABLE
Kojto 112:6f327212ef96 1570 #define __GPIOC_CLK_SLEEP_DISABLE __HAL_RCC_GPIOC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1571 #define __GPIOC_CLK_SLEEP_ENABLE __HAL_RCC_GPIOC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1572 #define __GPIOC_FORCE_RESET __HAL_RCC_GPIOC_FORCE_RESET
Kojto 112:6f327212ef96 1573 #define __GPIOC_RELEASE_RESET __HAL_RCC_GPIOC_RELEASE_RESET
Kojto 112:6f327212ef96 1574 #define __GPIOD_CLK_DISABLE __HAL_RCC_GPIOD_CLK_DISABLE
Kojto 112:6f327212ef96 1575 #define __GPIOD_CLK_ENABLE __HAL_RCC_GPIOD_CLK_ENABLE
Kojto 112:6f327212ef96 1576 #define __GPIOD_CLK_SLEEP_DISABLE __HAL_RCC_GPIOD_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1577 #define __GPIOD_CLK_SLEEP_ENABLE __HAL_RCC_GPIOD_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1578 #define __GPIOD_FORCE_RESET __HAL_RCC_GPIOD_FORCE_RESET
Kojto 112:6f327212ef96 1579 #define __GPIOD_RELEASE_RESET __HAL_RCC_GPIOD_RELEASE_RESET
Kojto 112:6f327212ef96 1580 #define __GPIOE_CLK_DISABLE __HAL_RCC_GPIOE_CLK_DISABLE
Kojto 112:6f327212ef96 1581 #define __GPIOE_CLK_ENABLE __HAL_RCC_GPIOE_CLK_ENABLE
Kojto 112:6f327212ef96 1582 #define __GPIOE_CLK_SLEEP_DISABLE __HAL_RCC_GPIOE_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1583 #define __GPIOE_CLK_SLEEP_ENABLE __HAL_RCC_GPIOE_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1584 #define __GPIOE_FORCE_RESET __HAL_RCC_GPIOE_FORCE_RESET
Kojto 112:6f327212ef96 1585 #define __GPIOE_RELEASE_RESET __HAL_RCC_GPIOE_RELEASE_RESET
Kojto 112:6f327212ef96 1586 #define __GPIOF_CLK_DISABLE __HAL_RCC_GPIOF_CLK_DISABLE
Kojto 112:6f327212ef96 1587 #define __GPIOF_CLK_ENABLE __HAL_RCC_GPIOF_CLK_ENABLE
Kojto 112:6f327212ef96 1588 #define __GPIOF_CLK_SLEEP_DISABLE __HAL_RCC_GPIOF_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1589 #define __GPIOF_CLK_SLEEP_ENABLE __HAL_RCC_GPIOF_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1590 #define __GPIOF_FORCE_RESET __HAL_RCC_GPIOF_FORCE_RESET
Kojto 112:6f327212ef96 1591 #define __GPIOF_RELEASE_RESET __HAL_RCC_GPIOF_RELEASE_RESET
Kojto 112:6f327212ef96 1592 #define __GPIOG_CLK_DISABLE __HAL_RCC_GPIOG_CLK_DISABLE
Kojto 112:6f327212ef96 1593 #define __GPIOG_CLK_ENABLE __HAL_RCC_GPIOG_CLK_ENABLE
Kojto 112:6f327212ef96 1594 #define __GPIOG_CLK_SLEEP_DISABLE __HAL_RCC_GPIOG_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1595 #define __GPIOG_CLK_SLEEP_ENABLE __HAL_RCC_GPIOG_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1596 #define __GPIOG_FORCE_RESET __HAL_RCC_GPIOG_FORCE_RESET
Kojto 112:6f327212ef96 1597 #define __GPIOG_RELEASE_RESET __HAL_RCC_GPIOG_RELEASE_RESET
Kojto 112:6f327212ef96 1598 #define __GPIOH_CLK_DISABLE __HAL_RCC_GPIOH_CLK_DISABLE
Kojto 112:6f327212ef96 1599 #define __GPIOH_CLK_ENABLE __HAL_RCC_GPIOH_CLK_ENABLE
Kojto 112:6f327212ef96 1600 #define __GPIOH_CLK_SLEEP_DISABLE __HAL_RCC_GPIOH_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1601 #define __GPIOH_CLK_SLEEP_ENABLE __HAL_RCC_GPIOH_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1602 #define __GPIOH_FORCE_RESET __HAL_RCC_GPIOH_FORCE_RESET
Kojto 112:6f327212ef96 1603 #define __GPIOH_RELEASE_RESET __HAL_RCC_GPIOH_RELEASE_RESET
Kojto 112:6f327212ef96 1604 #define __I2C1_CLK_DISABLE __HAL_RCC_I2C1_CLK_DISABLE
Kojto 112:6f327212ef96 1605 #define __I2C1_CLK_ENABLE __HAL_RCC_I2C1_CLK_ENABLE
Kojto 112:6f327212ef96 1606 #define __I2C1_CLK_SLEEP_DISABLE __HAL_RCC_I2C1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1607 #define __I2C1_CLK_SLEEP_ENABLE __HAL_RCC_I2C1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1608 #define __I2C1_FORCE_RESET __HAL_RCC_I2C1_FORCE_RESET
Kojto 112:6f327212ef96 1609 #define __I2C1_RELEASE_RESET __HAL_RCC_I2C1_RELEASE_RESET
Kojto 112:6f327212ef96 1610 #define __I2C2_CLK_DISABLE __HAL_RCC_I2C2_CLK_DISABLE
Kojto 112:6f327212ef96 1611 #define __I2C2_CLK_ENABLE __HAL_RCC_I2C2_CLK_ENABLE
Kojto 112:6f327212ef96 1612 #define __I2C2_CLK_SLEEP_DISABLE __HAL_RCC_I2C2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1613 #define __I2C2_CLK_SLEEP_ENABLE __HAL_RCC_I2C2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1614 #define __I2C2_FORCE_RESET __HAL_RCC_I2C2_FORCE_RESET
Kojto 112:6f327212ef96 1615 #define __I2C2_RELEASE_RESET __HAL_RCC_I2C2_RELEASE_RESET
Kojto 112:6f327212ef96 1616 #define __I2C3_CLK_DISABLE __HAL_RCC_I2C3_CLK_DISABLE
Kojto 112:6f327212ef96 1617 #define __I2C3_CLK_ENABLE __HAL_RCC_I2C3_CLK_ENABLE
Kojto 112:6f327212ef96 1618 #define __I2C3_CLK_SLEEP_DISABLE __HAL_RCC_I2C3_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1619 #define __I2C3_CLK_SLEEP_ENABLE __HAL_RCC_I2C3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1620 #define __I2C3_FORCE_RESET __HAL_RCC_I2C3_FORCE_RESET
Kojto 112:6f327212ef96 1621 #define __I2C3_RELEASE_RESET __HAL_RCC_I2C3_RELEASE_RESET
Kojto 112:6f327212ef96 1622 #define __LCD_CLK_DISABLE __HAL_RCC_LCD_CLK_DISABLE
Kojto 112:6f327212ef96 1623 #define __LCD_CLK_ENABLE __HAL_RCC_LCD_CLK_ENABLE
Kojto 112:6f327212ef96 1624 #define __LCD_CLK_SLEEP_DISABLE __HAL_RCC_LCD_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1625 #define __LCD_CLK_SLEEP_ENABLE __HAL_RCC_LCD_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1626 #define __LCD_FORCE_RESET __HAL_RCC_LCD_FORCE_RESET
Kojto 112:6f327212ef96 1627 #define __LCD_RELEASE_RESET __HAL_RCC_LCD_RELEASE_RESET
Kojto 112:6f327212ef96 1628 #define __LPTIM1_CLK_DISABLE __HAL_RCC_LPTIM1_CLK_DISABLE
Kojto 112:6f327212ef96 1629 #define __LPTIM1_CLK_ENABLE __HAL_RCC_LPTIM1_CLK_ENABLE
Kojto 112:6f327212ef96 1630 #define __LPTIM1_CLK_SLEEP_DISABLE __HAL_RCC_LPTIM1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1631 #define __LPTIM1_CLK_SLEEP_ENABLE __HAL_RCC_LPTIM1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1632 #define __LPTIM1_FORCE_RESET __HAL_RCC_LPTIM1_FORCE_RESET
Kojto 112:6f327212ef96 1633 #define __LPTIM1_RELEASE_RESET __HAL_RCC_LPTIM1_RELEASE_RESET
Kojto 112:6f327212ef96 1634 #define __LPTIM2_CLK_DISABLE __HAL_RCC_LPTIM2_CLK_DISABLE
Kojto 112:6f327212ef96 1635 #define __LPTIM2_CLK_ENABLE __HAL_RCC_LPTIM2_CLK_ENABLE
Kojto 112:6f327212ef96 1636 #define __LPTIM2_CLK_SLEEP_DISABLE __HAL_RCC_LPTIM2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1637 #define __LPTIM2_CLK_SLEEP_ENABLE __HAL_RCC_LPTIM2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1638 #define __LPTIM2_FORCE_RESET __HAL_RCC_LPTIM2_FORCE_RESET
Kojto 112:6f327212ef96 1639 #define __LPTIM2_RELEASE_RESET __HAL_RCC_LPTIM2_RELEASE_RESET
Kojto 112:6f327212ef96 1640 #define __LPUART1_CLK_DISABLE __HAL_RCC_LPUART1_CLK_DISABLE
Kojto 112:6f327212ef96 1641 #define __LPUART1_CLK_ENABLE __HAL_RCC_LPUART1_CLK_ENABLE
Kojto 112:6f327212ef96 1642 #define __LPUART1_CLK_SLEEP_DISABLE __HAL_RCC_LPUART1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1643 #define __LPUART1_CLK_SLEEP_ENABLE __HAL_RCC_LPUART1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1644 #define __LPUART1_FORCE_RESET __HAL_RCC_LPUART1_FORCE_RESET
Kojto 112:6f327212ef96 1645 #define __LPUART1_RELEASE_RESET __HAL_RCC_LPUART1_RELEASE_RESET
Kojto 112:6f327212ef96 1646 #define __OPAMP_CLK_DISABLE __HAL_RCC_OPAMP_CLK_DISABLE
Kojto 112:6f327212ef96 1647 #define __OPAMP_CLK_ENABLE __HAL_RCC_OPAMP_CLK_ENABLE
Kojto 112:6f327212ef96 1648 #define __OPAMP_CLK_SLEEP_DISABLE __HAL_RCC_OPAMP_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1649 #define __OPAMP_CLK_SLEEP_ENABLE __HAL_RCC_OPAMP_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1650 #define __OPAMP_FORCE_RESET __HAL_RCC_OPAMP_FORCE_RESET
Kojto 112:6f327212ef96 1651 #define __OPAMP_RELEASE_RESET __HAL_RCC_OPAMP_RELEASE_RESET
Kojto 112:6f327212ef96 1652 #define __OTGFS_CLK_DISABLE __HAL_RCC_OTGFS_CLK_DISABLE
Kojto 112:6f327212ef96 1653 #define __OTGFS_CLK_ENABLE __HAL_RCC_OTGFS_CLK_ENABLE
Kojto 112:6f327212ef96 1654 #define __OTGFS_CLK_SLEEP_DISABLE __HAL_RCC_OTGFS_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1655 #define __OTGFS_CLK_SLEEP_ENABLE __HAL_RCC_OTGFS_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1656 #define __OTGFS_FORCE_RESET __HAL_RCC_OTGFS_FORCE_RESET
Kojto 112:6f327212ef96 1657 #define __OTGFS_RELEASE_RESET __HAL_RCC_OTGFS_RELEASE_RESET
Kojto 112:6f327212ef96 1658 #define __PWR_CLK_DISABLE __HAL_RCC_PWR_CLK_DISABLE
Kojto 112:6f327212ef96 1659 #define __PWR_CLK_ENABLE __HAL_RCC_PWR_CLK_ENABLE
Kojto 112:6f327212ef96 1660 #define __PWR_CLK_SLEEP_DISABLE __HAL_RCC_PWR_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1661 #define __PWR_CLK_SLEEP_ENABLE __HAL_RCC_PWR_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1662 #define __PWR_FORCE_RESET __HAL_RCC_PWR_FORCE_RESET
Kojto 112:6f327212ef96 1663 #define __PWR_RELEASE_RESET __HAL_RCC_PWR_RELEASE_RESET
Kojto 112:6f327212ef96 1664 #define __QSPI_CLK_DISABLE __HAL_RCC_QSPI_CLK_DISABLE
Kojto 112:6f327212ef96 1665 #define __QSPI_CLK_ENABLE __HAL_RCC_QSPI_CLK_ENABLE
Kojto 112:6f327212ef96 1666 #define __QSPI_CLK_SLEEP_DISABLE __HAL_RCC_QSPI_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1667 #define __QSPI_CLK_SLEEP_ENABLE __HAL_RCC_QSPI_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1668 #define __QSPI_FORCE_RESET __HAL_RCC_QSPI_FORCE_RESET
Kojto 112:6f327212ef96 1669 #define __QSPI_RELEASE_RESET __HAL_RCC_QSPI_RELEASE_RESET
Kojto 112:6f327212ef96 1670 #define __RNG_CLK_DISABLE __HAL_RCC_RNG_CLK_DISABLE
Kojto 112:6f327212ef96 1671 #define __RNG_CLK_ENABLE __HAL_RCC_RNG_CLK_ENABLE
Kojto 112:6f327212ef96 1672 #define __RNG_CLK_SLEEP_DISABLE __HAL_RCC_RNG_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1673 #define __RNG_CLK_SLEEP_ENABLE __HAL_RCC_RNG_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1674 #define __RNG_FORCE_RESET __HAL_RCC_RNG_FORCE_RESET
Kojto 112:6f327212ef96 1675 #define __RNG_RELEASE_RESET __HAL_RCC_RNG_RELEASE_RESET
Kojto 112:6f327212ef96 1676 #define __SAI1_CLK_DISABLE __HAL_RCC_SAI1_CLK_DISABLE
Kojto 112:6f327212ef96 1677 #define __SAI1_CLK_ENABLE __HAL_RCC_SAI1_CLK_ENABLE
Kojto 112:6f327212ef96 1678 #define __SAI1_CLK_SLEEP_DISABLE __HAL_RCC_SAI1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1679 #define __SAI1_CLK_SLEEP_ENABLE __HAL_RCC_SAI1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1680 #define __SAI1_FORCE_RESET __HAL_RCC_SAI1_FORCE_RESET
Kojto 112:6f327212ef96 1681 #define __SAI1_RELEASE_RESET __HAL_RCC_SAI1_RELEASE_RESET
Kojto 112:6f327212ef96 1682 #define __SAI2_CLK_DISABLE __HAL_RCC_SAI2_CLK_DISABLE
Kojto 112:6f327212ef96 1683 #define __SAI2_CLK_ENABLE __HAL_RCC_SAI2_CLK_ENABLE
Kojto 112:6f327212ef96 1684 #define __SAI2_CLK_SLEEP_DISABLE __HAL_RCC_SAI2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1685 #define __SAI2_CLK_SLEEP_ENABLE __HAL_RCC_SAI2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1686 #define __SAI2_FORCE_RESET __HAL_RCC_SAI2_FORCE_RESET
Kojto 112:6f327212ef96 1687 #define __SAI2_RELEASE_RESET __HAL_RCC_SAI2_RELEASE_RESET
Kojto 112:6f327212ef96 1688 #define __SDIO_CLK_DISABLE __HAL_RCC_SDIO_CLK_DISABLE
Kojto 112:6f327212ef96 1689 #define __SDIO_CLK_ENABLE __HAL_RCC_SDIO_CLK_ENABLE
Kojto 112:6f327212ef96 1690 #define __SDMMC_CLK_DISABLE __HAL_RCC_SDMMC_CLK_DISABLE
Kojto 112:6f327212ef96 1691 #define __SDMMC_CLK_ENABLE __HAL_RCC_SDMMC_CLK_ENABLE
Kojto 112:6f327212ef96 1692 #define __SDMMC_CLK_SLEEP_DISABLE __HAL_RCC_SDMMC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1693 #define __SDMMC_CLK_SLEEP_ENABLE __HAL_RCC_SDMMC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1694 #define __SDMMC_FORCE_RESET __HAL_RCC_SDMMC_FORCE_RESET
Kojto 112:6f327212ef96 1695 #define __SDMMC_RELEASE_RESET __HAL_RCC_SDMMC_RELEASE_RESET
Kojto 112:6f327212ef96 1696 #define __SPI1_CLK_DISABLE __HAL_RCC_SPI1_CLK_DISABLE
Kojto 112:6f327212ef96 1697 #define __SPI1_CLK_ENABLE __HAL_RCC_SPI1_CLK_ENABLE
Kojto 112:6f327212ef96 1698 #define __SPI1_CLK_SLEEP_DISABLE __HAL_RCC_SPI1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1699 #define __SPI1_CLK_SLEEP_ENABLE __HAL_RCC_SPI1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1700 #define __SPI1_FORCE_RESET __HAL_RCC_SPI1_FORCE_RESET
Kojto 112:6f327212ef96 1701 #define __SPI1_RELEASE_RESET __HAL_RCC_SPI1_RELEASE_RESET
Kojto 112:6f327212ef96 1702 #define __SPI2_CLK_DISABLE __HAL_RCC_SPI2_CLK_DISABLE
Kojto 112:6f327212ef96 1703 #define __SPI2_CLK_ENABLE __HAL_RCC_SPI2_CLK_ENABLE
Kojto 112:6f327212ef96 1704 #define __SPI2_CLK_SLEEP_DISABLE __HAL_RCC_SPI2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1705 #define __SPI2_CLK_SLEEP_ENABLE __HAL_RCC_SPI2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1706 #define __SPI2_FORCE_RESET __HAL_RCC_SPI2_FORCE_RESET
Kojto 112:6f327212ef96 1707 #define __SPI2_RELEASE_RESET __HAL_RCC_SPI2_RELEASE_RESET
Kojto 112:6f327212ef96 1708 #define __SPI3_CLK_DISABLE __HAL_RCC_SPI3_CLK_DISABLE
Kojto 112:6f327212ef96 1709 #define __SPI3_CLK_ENABLE __HAL_RCC_SPI3_CLK_ENABLE
Kojto 112:6f327212ef96 1710 #define __SPI3_CLK_SLEEP_DISABLE __HAL_RCC_SPI3_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1711 #define __SPI3_CLK_SLEEP_ENABLE __HAL_RCC_SPI3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1712 #define __SPI3_FORCE_RESET __HAL_RCC_SPI3_FORCE_RESET
Kojto 112:6f327212ef96 1713 #define __SPI3_RELEASE_RESET __HAL_RCC_SPI3_RELEASE_RESET
Kojto 112:6f327212ef96 1714 #define __SRAM_CLK_DISABLE __HAL_RCC_SRAM_CLK_DISABLE
Kojto 112:6f327212ef96 1715 #define __SRAM_CLK_ENABLE __HAL_RCC_SRAM_CLK_ENABLE
Kojto 112:6f327212ef96 1716 #define __SRAM1_CLK_SLEEP_DISABLE __HAL_RCC_SRAM1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1717 #define __SRAM1_CLK_SLEEP_ENABLE __HAL_RCC_SRAM1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1718 #define __SRAM2_CLK_SLEEP_DISABLE __HAL_RCC_SRAM2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1719 #define __SRAM2_CLK_SLEEP_ENABLE __HAL_RCC_SRAM2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1720 #define __SWPMI1_CLK_DISABLE __HAL_RCC_SWPMI1_CLK_DISABLE
Kojto 112:6f327212ef96 1721 #define __SWPMI1_CLK_ENABLE __HAL_RCC_SWPMI1_CLK_ENABLE
Kojto 112:6f327212ef96 1722 #define __SWPMI1_CLK_SLEEP_DISABLE __HAL_RCC_SWPMI1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1723 #define __SWPMI1_CLK_SLEEP_ENABLE __HAL_RCC_SWPMI1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1724 #define __SWPMI1_FORCE_RESET __HAL_RCC_SWPMI1_FORCE_RESET
Kojto 112:6f327212ef96 1725 #define __SWPMI1_RELEASE_RESET __HAL_RCC_SWPMI1_RELEASE_RESET
Kojto 112:6f327212ef96 1726 #define __SYSCFG_CLK_DISABLE __HAL_RCC_SYSCFG_CLK_DISABLE
Kojto 112:6f327212ef96 1727 #define __SYSCFG_CLK_ENABLE __HAL_RCC_SYSCFG_CLK_ENABLE
Kojto 112:6f327212ef96 1728 #define __SYSCFG_CLK_SLEEP_DISABLE __HAL_RCC_SYSCFG_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1729 #define __SYSCFG_CLK_SLEEP_ENABLE __HAL_RCC_SYSCFG_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1730 #define __SYSCFG_FORCE_RESET __HAL_RCC_SYSCFG_FORCE_RESET
Kojto 112:6f327212ef96 1731 #define __SYSCFG_RELEASE_RESET __HAL_RCC_SYSCFG_RELEASE_RESET
Kojto 112:6f327212ef96 1732 #define __TIM1_CLK_DISABLE __HAL_RCC_TIM1_CLK_DISABLE
Kojto 112:6f327212ef96 1733 #define __TIM1_CLK_ENABLE __HAL_RCC_TIM1_CLK_ENABLE
Kojto 112:6f327212ef96 1734 #define __TIM1_CLK_SLEEP_DISABLE __HAL_RCC_TIM1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1735 #define __TIM1_CLK_SLEEP_ENABLE __HAL_RCC_TIM1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1736 #define __TIM1_FORCE_RESET __HAL_RCC_TIM1_FORCE_RESET
Kojto 112:6f327212ef96 1737 #define __TIM1_RELEASE_RESET __HAL_RCC_TIM1_RELEASE_RESET
Kojto 112:6f327212ef96 1738 #define __TIM10_CLK_DISABLE __HAL_RCC_TIM10_CLK_DISABLE
Kojto 112:6f327212ef96 1739 #define __TIM10_CLK_ENABLE __HAL_RCC_TIM10_CLK_ENABLE
Kojto 112:6f327212ef96 1740 #define __TIM10_FORCE_RESET __HAL_RCC_TIM10_FORCE_RESET
Kojto 112:6f327212ef96 1741 #define __TIM10_RELEASE_RESET __HAL_RCC_TIM10_RELEASE_RESET
Kojto 112:6f327212ef96 1742 #define __TIM11_CLK_DISABLE __HAL_RCC_TIM11_CLK_DISABLE
Kojto 112:6f327212ef96 1743 #define __TIM11_CLK_ENABLE __HAL_RCC_TIM11_CLK_ENABLE
Kojto 112:6f327212ef96 1744 #define __TIM11_FORCE_RESET __HAL_RCC_TIM11_FORCE_RESET
Kojto 112:6f327212ef96 1745 #define __TIM11_RELEASE_RESET __HAL_RCC_TIM11_RELEASE_RESET
Kojto 112:6f327212ef96 1746 #define __TIM12_CLK_DISABLE __HAL_RCC_TIM12_CLK_DISABLE
Kojto 112:6f327212ef96 1747 #define __TIM12_CLK_ENABLE __HAL_RCC_TIM12_CLK_ENABLE
Kojto 112:6f327212ef96 1748 #define __TIM12_FORCE_RESET __HAL_RCC_TIM12_FORCE_RESET
Kojto 112:6f327212ef96 1749 #define __TIM12_RELEASE_RESET __HAL_RCC_TIM12_RELEASE_RESET
Kojto 112:6f327212ef96 1750 #define __TIM13_CLK_DISABLE __HAL_RCC_TIM13_CLK_DISABLE
Kojto 112:6f327212ef96 1751 #define __TIM13_CLK_ENABLE __HAL_RCC_TIM13_CLK_ENABLE
Kojto 112:6f327212ef96 1752 #define __TIM13_FORCE_RESET __HAL_RCC_TIM13_FORCE_RESET
Kojto 112:6f327212ef96 1753 #define __TIM13_RELEASE_RESET __HAL_RCC_TIM13_RELEASE_RESET
Kojto 112:6f327212ef96 1754 #define __TIM14_CLK_DISABLE __HAL_RCC_TIM14_CLK_DISABLE
Kojto 112:6f327212ef96 1755 #define __TIM14_CLK_ENABLE __HAL_RCC_TIM14_CLK_ENABLE
Kojto 112:6f327212ef96 1756 #define __TIM14_FORCE_RESET __HAL_RCC_TIM14_FORCE_RESET
Kojto 112:6f327212ef96 1757 #define __TIM14_RELEASE_RESET __HAL_RCC_TIM14_RELEASE_RESET
Kojto 112:6f327212ef96 1758 #define __TIM15_CLK_DISABLE __HAL_RCC_TIM15_CLK_DISABLE
Kojto 112:6f327212ef96 1759 #define __TIM15_CLK_ENABLE __HAL_RCC_TIM15_CLK_ENABLE
Kojto 112:6f327212ef96 1760 #define __TIM15_CLK_SLEEP_DISABLE __HAL_RCC_TIM15_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1761 #define __TIM15_CLK_SLEEP_ENABLE __HAL_RCC_TIM15_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1762 #define __TIM15_FORCE_RESET __HAL_RCC_TIM15_FORCE_RESET
Kojto 112:6f327212ef96 1763 #define __TIM15_RELEASE_RESET __HAL_RCC_TIM15_RELEASE_RESET
Kojto 112:6f327212ef96 1764 #define __TIM16_CLK_DISABLE __HAL_RCC_TIM16_CLK_DISABLE
Kojto 112:6f327212ef96 1765 #define __TIM16_CLK_ENABLE __HAL_RCC_TIM16_CLK_ENABLE
Kojto 112:6f327212ef96 1766 #define __TIM16_CLK_SLEEP_DISABLE __HAL_RCC_TIM16_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1767 #define __TIM16_CLK_SLEEP_ENABLE __HAL_RCC_TIM16_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1768 #define __TIM16_FORCE_RESET __HAL_RCC_TIM16_FORCE_RESET
Kojto 112:6f327212ef96 1769 #define __TIM16_RELEASE_RESET __HAL_RCC_TIM16_RELEASE_RESET
Kojto 112:6f327212ef96 1770 #define __TIM17_CLK_DISABLE __HAL_RCC_TIM17_CLK_DISABLE
Kojto 112:6f327212ef96 1771 #define __TIM17_CLK_ENABLE __HAL_RCC_TIM17_CLK_ENABLE
Kojto 112:6f327212ef96 1772 #define __TIM17_CLK_SLEEP_DISABLE __HAL_RCC_TIM17_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1773 #define __TIM17_CLK_SLEEP_ENABLE __HAL_RCC_TIM17_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1774 #define __TIM17_FORCE_RESET __HAL_RCC_TIM17_FORCE_RESET
Kojto 112:6f327212ef96 1775 #define __TIM17_RELEASE_RESET __HAL_RCC_TIM17_RELEASE_RESET
Kojto 112:6f327212ef96 1776 #define __TIM2_CLK_DISABLE __HAL_RCC_TIM2_CLK_DISABLE
Kojto 112:6f327212ef96 1777 #define __TIM2_CLK_ENABLE __HAL_RCC_TIM2_CLK_ENABLE
Kojto 112:6f327212ef96 1778 #define __TIM2_CLK_SLEEP_DISABLE __HAL_RCC_TIM2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1779 #define __TIM2_CLK_SLEEP_ENABLE __HAL_RCC_TIM2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1780 #define __TIM2_FORCE_RESET __HAL_RCC_TIM2_FORCE_RESET
Kojto 112:6f327212ef96 1781 #define __TIM2_RELEASE_RESET __HAL_RCC_TIM2_RELEASE_RESET
Kojto 112:6f327212ef96 1782 #define __TIM3_CLK_DISABLE __HAL_RCC_TIM3_CLK_DISABLE
Kojto 112:6f327212ef96 1783 #define __TIM3_CLK_ENABLE __HAL_RCC_TIM3_CLK_ENABLE
Kojto 112:6f327212ef96 1784 #define __TIM3_CLK_SLEEP_DISABLE __HAL_RCC_TIM3_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1785 #define __TIM3_CLK_SLEEP_ENABLE __HAL_RCC_TIM3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1786 #define __TIM3_FORCE_RESET __HAL_RCC_TIM3_FORCE_RESET
Kojto 112:6f327212ef96 1787 #define __TIM3_RELEASE_RESET __HAL_RCC_TIM3_RELEASE_RESET
Kojto 112:6f327212ef96 1788 #define __TIM4_CLK_DISABLE __HAL_RCC_TIM4_CLK_DISABLE
Kojto 112:6f327212ef96 1789 #define __TIM4_CLK_ENABLE __HAL_RCC_TIM4_CLK_ENABLE
Kojto 112:6f327212ef96 1790 #define __TIM4_CLK_SLEEP_DISABLE __HAL_RCC_TIM4_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1791 #define __TIM4_CLK_SLEEP_ENABLE __HAL_RCC_TIM4_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1792 #define __TIM4_FORCE_RESET __HAL_RCC_TIM4_FORCE_RESET
Kojto 112:6f327212ef96 1793 #define __TIM4_RELEASE_RESET __HAL_RCC_TIM4_RELEASE_RESET
Kojto 112:6f327212ef96 1794 #define __TIM5_CLK_DISABLE __HAL_RCC_TIM5_CLK_DISABLE
Kojto 112:6f327212ef96 1795 #define __TIM5_CLK_ENABLE __HAL_RCC_TIM5_CLK_ENABLE
Kojto 112:6f327212ef96 1796 #define __TIM5_CLK_SLEEP_DISABLE __HAL_RCC_TIM5_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1797 #define __TIM5_CLK_SLEEP_ENABLE __HAL_RCC_TIM5_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1798 #define __TIM5_FORCE_RESET __HAL_RCC_TIM5_FORCE_RESET
Kojto 112:6f327212ef96 1799 #define __TIM5_RELEASE_RESET __HAL_RCC_TIM5_RELEASE_RESET
Kojto 112:6f327212ef96 1800 #define __TIM6_CLK_DISABLE __HAL_RCC_TIM6_CLK_DISABLE
Kojto 112:6f327212ef96 1801 #define __TIM6_CLK_ENABLE __HAL_RCC_TIM6_CLK_ENABLE
Kojto 112:6f327212ef96 1802 #define __TIM6_CLK_SLEEP_DISABLE __HAL_RCC_TIM6_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1803 #define __TIM6_CLK_SLEEP_ENABLE __HAL_RCC_TIM6_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1804 #define __TIM6_FORCE_RESET __HAL_RCC_TIM6_FORCE_RESET
Kojto 112:6f327212ef96 1805 #define __TIM6_RELEASE_RESET __HAL_RCC_TIM6_RELEASE_RESET
Kojto 112:6f327212ef96 1806 #define __TIM7_CLK_DISABLE __HAL_RCC_TIM7_CLK_DISABLE
Kojto 112:6f327212ef96 1807 #define __TIM7_CLK_ENABLE __HAL_RCC_TIM7_CLK_ENABLE
Kojto 112:6f327212ef96 1808 #define __TIM7_CLK_SLEEP_DISABLE __HAL_RCC_TIM7_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1809 #define __TIM7_CLK_SLEEP_ENABLE __HAL_RCC_TIM7_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1810 #define __TIM7_FORCE_RESET __HAL_RCC_TIM7_FORCE_RESET
Kojto 112:6f327212ef96 1811 #define __TIM7_RELEASE_RESET __HAL_RCC_TIM7_RELEASE_RESET
Kojto 112:6f327212ef96 1812 #define __TIM8_CLK_DISABLE __HAL_RCC_TIM8_CLK_DISABLE
Kojto 112:6f327212ef96 1813 #define __TIM8_CLK_ENABLE __HAL_RCC_TIM8_CLK_ENABLE
Kojto 112:6f327212ef96 1814 #define __TIM8_CLK_SLEEP_DISABLE __HAL_RCC_TIM8_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1815 #define __TIM8_CLK_SLEEP_ENABLE __HAL_RCC_TIM8_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1816 #define __TIM8_FORCE_RESET __HAL_RCC_TIM8_FORCE_RESET
Kojto 112:6f327212ef96 1817 #define __TIM8_RELEASE_RESET __HAL_RCC_TIM8_RELEASE_RESET
Kojto 112:6f327212ef96 1818 #define __TIM9_CLK_DISABLE __HAL_RCC_TIM9_CLK_DISABLE
Kojto 112:6f327212ef96 1819 #define __TIM9_CLK_ENABLE __HAL_RCC_TIM9_CLK_ENABLE
Kojto 112:6f327212ef96 1820 #define __TIM9_FORCE_RESET __HAL_RCC_TIM9_FORCE_RESET
Kojto 112:6f327212ef96 1821 #define __TIM9_RELEASE_RESET __HAL_RCC_TIM9_RELEASE_RESET
Kojto 112:6f327212ef96 1822 #define __TSC_CLK_DISABLE __HAL_RCC_TSC_CLK_DISABLE
Kojto 112:6f327212ef96 1823 #define __TSC_CLK_ENABLE __HAL_RCC_TSC_CLK_ENABLE
Kojto 112:6f327212ef96 1824 #define __TSC_CLK_SLEEP_DISABLE __HAL_RCC_TSC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1825 #define __TSC_CLK_SLEEP_ENABLE __HAL_RCC_TSC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1826 #define __TSC_FORCE_RESET __HAL_RCC_TSC_FORCE_RESET
Kojto 112:6f327212ef96 1827 #define __TSC_RELEASE_RESET __HAL_RCC_TSC_RELEASE_RESET
Kojto 112:6f327212ef96 1828 #define __UART4_CLK_DISABLE __HAL_RCC_UART4_CLK_DISABLE
Kojto 112:6f327212ef96 1829 #define __UART4_CLK_ENABLE __HAL_RCC_UART4_CLK_ENABLE
Kojto 112:6f327212ef96 1830 #define __UART4_CLK_SLEEP_DISABLE __HAL_RCC_UART4_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1831 #define __UART4_CLK_SLEEP_ENABLE __HAL_RCC_UART4_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1832 #define __UART4_FORCE_RESET __HAL_RCC_UART4_FORCE_RESET
Kojto 112:6f327212ef96 1833 #define __UART4_RELEASE_RESET __HAL_RCC_UART4_RELEASE_RESET
Kojto 112:6f327212ef96 1834 #define __UART5_CLK_DISABLE __HAL_RCC_UART5_CLK_DISABLE
Kojto 112:6f327212ef96 1835 #define __UART5_CLK_ENABLE __HAL_RCC_UART5_CLK_ENABLE
Kojto 112:6f327212ef96 1836 #define __UART5_CLK_SLEEP_DISABLE __HAL_RCC_UART5_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1837 #define __UART5_CLK_SLEEP_ENABLE __HAL_RCC_UART5_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1838 #define __UART5_FORCE_RESET __HAL_RCC_UART5_FORCE_RESET
Kojto 112:6f327212ef96 1839 #define __UART5_RELEASE_RESET __HAL_RCC_UART5_RELEASE_RESET
Kojto 112:6f327212ef96 1840 #define __USART1_CLK_DISABLE __HAL_RCC_USART1_CLK_DISABLE
Kojto 112:6f327212ef96 1841 #define __USART1_CLK_ENABLE __HAL_RCC_USART1_CLK_ENABLE
Kojto 112:6f327212ef96 1842 #define __USART1_CLK_SLEEP_DISABLE __HAL_RCC_USART1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1843 #define __USART1_CLK_SLEEP_ENABLE __HAL_RCC_USART1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1844 #define __USART1_FORCE_RESET __HAL_RCC_USART1_FORCE_RESET
Kojto 112:6f327212ef96 1845 #define __USART1_RELEASE_RESET __HAL_RCC_USART1_RELEASE_RESET
Kojto 112:6f327212ef96 1846 #define __USART2_CLK_DISABLE __HAL_RCC_USART2_CLK_DISABLE
Kojto 112:6f327212ef96 1847 #define __USART2_CLK_ENABLE __HAL_RCC_USART2_CLK_ENABLE
Kojto 112:6f327212ef96 1848 #define __USART2_CLK_SLEEP_DISABLE __HAL_RCC_USART2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1849 #define __USART2_CLK_SLEEP_ENABLE __HAL_RCC_USART2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1850 #define __USART2_FORCE_RESET __HAL_RCC_USART2_FORCE_RESET
Kojto 112:6f327212ef96 1851 #define __USART2_RELEASE_RESET __HAL_RCC_USART2_RELEASE_RESET
Kojto 112:6f327212ef96 1852 #define __USART3_CLK_DISABLE __HAL_RCC_USART3_CLK_DISABLE
Kojto 112:6f327212ef96 1853 #define __USART3_CLK_ENABLE __HAL_RCC_USART3_CLK_ENABLE
Kojto 112:6f327212ef96 1854 #define __USART3_CLK_SLEEP_DISABLE __HAL_RCC_USART3_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1855 #define __USART3_CLK_SLEEP_ENABLE __HAL_RCC_USART3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1856 #define __USART3_FORCE_RESET __HAL_RCC_USART3_FORCE_RESET
Kojto 112:6f327212ef96 1857 #define __USART3_RELEASE_RESET __HAL_RCC_USART3_RELEASE_RESET
Kojto 112:6f327212ef96 1858 #define __USART4_CLK_DISABLE __HAL_RCC_USART4_CLK_DISABLE
Kojto 112:6f327212ef96 1859 #define __USART4_CLK_ENABLE __HAL_RCC_USART4_CLK_ENABLE
Kojto 112:6f327212ef96 1860 #define __USART4_CLK_SLEEP_ENABLE __HAL_RCC_USART4_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1861 #define __USART4_CLK_SLEEP_DISABLE __HAL_RCC_USART4_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1862 #define __USART4_FORCE_RESET __HAL_RCC_USART4_FORCE_RESET
Kojto 112:6f327212ef96 1863 #define __USART4_RELEASE_RESET __HAL_RCC_USART4_RELEASE_RESET
Kojto 112:6f327212ef96 1864 #define __USART5_CLK_DISABLE __HAL_RCC_USART5_CLK_DISABLE
Kojto 112:6f327212ef96 1865 #define __USART5_CLK_ENABLE __HAL_RCC_USART5_CLK_ENABLE
Kojto 112:6f327212ef96 1866 #define __USART5_CLK_SLEEP_ENABLE __HAL_RCC_USART5_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1867 #define __USART5_CLK_SLEEP_DISABLE __HAL_RCC_USART5_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1868 #define __USART5_FORCE_RESET __HAL_RCC_USART5_FORCE_RESET
Kojto 112:6f327212ef96 1869 #define __USART5_RELEASE_RESET __HAL_RCC_USART5_RELEASE_RESET
Kojto 112:6f327212ef96 1870 #define __USART7_CLK_DISABLE __HAL_RCC_USART7_CLK_DISABLE
Kojto 112:6f327212ef96 1871 #define __USART7_CLK_ENABLE __HAL_RCC_USART7_CLK_ENABLE
Kojto 112:6f327212ef96 1872 #define __USART7_FORCE_RESET __HAL_RCC_USART7_FORCE_RESET
Kojto 112:6f327212ef96 1873 #define __USART7_RELEASE_RESET __HAL_RCC_USART7_RELEASE_RESET
Kojto 112:6f327212ef96 1874 #define __USART8_CLK_DISABLE __HAL_RCC_USART8_CLK_DISABLE
Kojto 112:6f327212ef96 1875 #define __USART8_CLK_ENABLE __HAL_RCC_USART8_CLK_ENABLE
Kojto 112:6f327212ef96 1876 #define __USART8_FORCE_RESET __HAL_RCC_USART8_FORCE_RESET
Kojto 112:6f327212ef96 1877 #define __USART8_RELEASE_RESET __HAL_RCC_USART8_RELEASE_RESET
Kojto 112:6f327212ef96 1878 #define __USB_CLK_DISABLE __HAL_RCC_USB_CLK_DISABLE
Kojto 112:6f327212ef96 1879 #define __USB_CLK_ENABLE __HAL_RCC_USB_CLK_ENABLE
Kojto 112:6f327212ef96 1880 #define __USB_FORCE_RESET __HAL_RCC_USB_FORCE_RESET
Kojto 112:6f327212ef96 1881 #define __USB_CLK_SLEEP_ENABLE __HAL_RCC_USB_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1882 #define __USB_CLK_SLEEP_DISABLE __HAL_RCC_USB_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1883 #define __USB_OTG_FS_CLK_DISABLE __HAL_RCC_USB_OTG_FS_CLK_DISABLE
Kojto 112:6f327212ef96 1884 #define __USB_OTG_FS_CLK_ENABLE __HAL_RCC_USB_OTG_FS_CLK_ENABLE
Kojto 112:6f327212ef96 1885 #define __USB_RELEASE_RESET __HAL_RCC_USB_RELEASE_RESET
Kojto 112:6f327212ef96 1886 #define __WWDG_CLK_DISABLE __HAL_RCC_WWDG_CLK_DISABLE
Kojto 112:6f327212ef96 1887 #define __WWDG_CLK_ENABLE __HAL_RCC_WWDG_CLK_ENABLE
Kojto 112:6f327212ef96 1888 #define __WWDG_CLK_SLEEP_DISABLE __HAL_RCC_WWDG_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1889 #define __WWDG_CLK_SLEEP_ENABLE __HAL_RCC_WWDG_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1890 #define __WWDG_FORCE_RESET __HAL_RCC_WWDG_FORCE_RESET
Kojto 112:6f327212ef96 1891 #define __WWDG_RELEASE_RESET __HAL_RCC_WWDG_RELEASE_RESET
Kojto 112:6f327212ef96 1892 #define __TIM21_CLK_ENABLE __HAL_RCC_TIM21_CLK_ENABLE
Kojto 112:6f327212ef96 1893 #define __TIM21_CLK_DISABLE __HAL_RCC_TIM21_CLK_DISABLE
Kojto 112:6f327212ef96 1894 #define __TIM21_FORCE_RESET __HAL_RCC_TIM21_FORCE_RESET
Kojto 112:6f327212ef96 1895 #define __TIM21_RELEASE_RESET __HAL_RCC_TIM21_RELEASE_RESET
Kojto 112:6f327212ef96 1896 #define __TIM21_CLK_SLEEP_ENABLE __HAL_RCC_TIM21_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1897 #define __TIM21_CLK_SLEEP_DISABLE __HAL_RCC_TIM21_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1898 #define __TIM22_CLK_ENABLE __HAL_RCC_TIM22_CLK_ENABLE
Kojto 112:6f327212ef96 1899 #define __TIM22_CLK_DISABLE __HAL_RCC_TIM22_CLK_DISABLE
Kojto 112:6f327212ef96 1900 #define __TIM22_FORCE_RESET __HAL_RCC_TIM22_FORCE_RESET
Kojto 112:6f327212ef96 1901 #define __TIM22_RELEASE_RESET __HAL_RCC_TIM22_RELEASE_RESET
Kojto 112:6f327212ef96 1902 #define __TIM22_CLK_SLEEP_ENABLE __HAL_RCC_TIM22_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1903 #define __TIM22_CLK_SLEEP_DISABLE __HAL_RCC_TIM22_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1904 #define __CRS_CLK_DISABLE __HAL_RCC_CRS_CLK_DISABLE
Kojto 112:6f327212ef96 1905 #define __CRS_CLK_ENABLE __HAL_RCC_CRS_CLK_ENABLE
Kojto 112:6f327212ef96 1906 #define __CRS_CLK_SLEEP_DISABLE __HAL_RCC_CRS_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1907 #define __CRS_CLK_SLEEP_ENABLE __HAL_RCC_CRS_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1908 #define __CRS_FORCE_RESET __HAL_RCC_CRS_FORCE_RESET
Kojto 112:6f327212ef96 1909 #define __CRS_RELEASE_RESET __HAL_RCC_CRS_RELEASE_RESET
Kojto 112:6f327212ef96 1910 #define __RCC_BACKUPRESET_FORCE __HAL_RCC_BACKUPRESET_FORCE
Kojto 112:6f327212ef96 1911 #define __RCC_BACKUPRESET_RELEASE __HAL_RCC_BACKUPRESET_RELEASE
Kojto 112:6f327212ef96 1912
Kojto 112:6f327212ef96 1913 #define __USB_OTG_FS_FORCE_RESET __HAL_RCC_USB_OTG_FS_FORCE_RESET
Kojto 112:6f327212ef96 1914 #define __USB_OTG_FS_RELEASE_RESET __HAL_RCC_USB_OTG_FS_RELEASE_RESET
Kojto 112:6f327212ef96 1915 #define __USB_OTG_FS_CLK_SLEEP_ENABLE __HAL_RCC_USB_OTG_FS_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1916 #define __USB_OTG_FS_CLK_SLEEP_DISABLE __HAL_RCC_USB_OTG_FS_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1917 #define __USB_OTG_HS_CLK_DISABLE __HAL_RCC_USB_OTG_HS_CLK_DISABLE
Kojto 112:6f327212ef96 1918 #define __USB_OTG_HS_CLK_ENABLE __HAL_RCC_USB_OTG_HS_CLK_ENABLE
Kojto 112:6f327212ef96 1919 #define __USB_OTG_HS_ULPI_CLK_ENABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_ENABLE
Kojto 112:6f327212ef96 1920 #define __USB_OTG_HS_ULPI_CLK_DISABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_DISABLE
Kojto 112:6f327212ef96 1921 #define __TIM9_CLK_SLEEP_ENABLE __HAL_RCC_TIM9_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1922 #define __TIM9_CLK_SLEEP_DISABLE __HAL_RCC_TIM9_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1923 #define __TIM10_CLK_SLEEP_ENABLE __HAL_RCC_TIM10_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1924 #define __TIM10_CLK_SLEEP_DISABLE __HAL_RCC_TIM10_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1925 #define __TIM11_CLK_SLEEP_ENABLE __HAL_RCC_TIM11_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1926 #define __TIM11_CLK_SLEEP_DISABLE __HAL_RCC_TIM11_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1927 #define __ETHMACPTP_CLK_SLEEP_ENABLE __HAL_RCC_ETHMACPTP_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1928 #define __ETHMACPTP_CLK_SLEEP_DISABLE __HAL_RCC_ETHMACPTP_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1929 #define __ETHMACPTP_CLK_ENABLE __HAL_RCC_ETHMACPTP_CLK_ENABLE
Kojto 112:6f327212ef96 1930 #define __ETHMACPTP_CLK_DISABLE __HAL_RCC_ETHMACPTP_CLK_DISABLE
Kojto 112:6f327212ef96 1931 #define __HASH_CLK_ENABLE __HAL_RCC_HASH_CLK_ENABLE
Kojto 112:6f327212ef96 1932 #define __HASH_FORCE_RESET __HAL_RCC_HASH_FORCE_RESET
Kojto 112:6f327212ef96 1933 #define __HASH_RELEASE_RESET __HAL_RCC_HASH_RELEASE_RESET
Kojto 112:6f327212ef96 1934 #define __HASH_CLK_SLEEP_ENABLE __HAL_RCC_HASH_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1935 #define __HASH_CLK_SLEEP_DISABLE __HAL_RCC_HASH_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1936 #define __HASH_CLK_DISABLE __HAL_RCC_HASH_CLK_DISABLE
Kojto 112:6f327212ef96 1937 #define __SPI5_CLK_ENABLE __HAL_RCC_SPI5_CLK_ENABLE
Kojto 112:6f327212ef96 1938 #define __SPI5_CLK_DISABLE __HAL_RCC_SPI5_CLK_DISABLE
Kojto 112:6f327212ef96 1939 #define __SPI5_FORCE_RESET __HAL_RCC_SPI5_FORCE_RESET
Kojto 112:6f327212ef96 1940 #define __SPI5_RELEASE_RESET __HAL_RCC_SPI5_RELEASE_RESET
Kojto 112:6f327212ef96 1941 #define __SPI5_CLK_SLEEP_ENABLE __HAL_RCC_SPI5_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1942 #define __SPI5_CLK_SLEEP_DISABLE __HAL_RCC_SPI5_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1943 #define __SPI6_CLK_ENABLE __HAL_RCC_SPI6_CLK_ENABLE
Kojto 112:6f327212ef96 1944 #define __SPI6_CLK_DISABLE __HAL_RCC_SPI6_CLK_DISABLE
Kojto 112:6f327212ef96 1945 #define __SPI6_FORCE_RESET __HAL_RCC_SPI6_FORCE_RESET
Kojto 112:6f327212ef96 1946 #define __SPI6_RELEASE_RESET __HAL_RCC_SPI6_RELEASE_RESET
Kojto 112:6f327212ef96 1947 #define __SPI6_CLK_SLEEP_ENABLE __HAL_RCC_SPI6_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1948 #define __SPI6_CLK_SLEEP_DISABLE __HAL_RCC_SPI6_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1949 #define __LTDC_CLK_ENABLE __HAL_RCC_LTDC_CLK_ENABLE
Kojto 112:6f327212ef96 1950 #define __LTDC_CLK_DISABLE __HAL_RCC_LTDC_CLK_DISABLE
Kojto 112:6f327212ef96 1951 #define __LTDC_FORCE_RESET __HAL_RCC_LTDC_FORCE_RESET
Kojto 112:6f327212ef96 1952 #define __LTDC_RELEASE_RESET __HAL_RCC_LTDC_RELEASE_RESET
Kojto 112:6f327212ef96 1953 #define __LTDC_CLK_SLEEP_ENABLE __HAL_RCC_LTDC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1954 #define __ETHMAC_CLK_SLEEP_ENABLE __HAL_RCC_ETHMAC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1955 #define __ETHMAC_CLK_SLEEP_DISABLE __HAL_RCC_ETHMAC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1956 #define __ETHMACTX_CLK_SLEEP_ENABLE __HAL_RCC_ETHMACTX_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1957 #define __ETHMACTX_CLK_SLEEP_DISABLE __HAL_RCC_ETHMACTX_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1958 #define __ETHMACRX_CLK_SLEEP_ENABLE __HAL_RCC_ETHMACRX_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1959 #define __ETHMACRX_CLK_SLEEP_DISABLE __HAL_RCC_ETHMACRX_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1960 #define __TIM12_CLK_SLEEP_ENABLE __HAL_RCC_TIM12_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1961 #define __TIM12_CLK_SLEEP_DISABLE __HAL_RCC_TIM12_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1962 #define __TIM13_CLK_SLEEP_ENABLE __HAL_RCC_TIM13_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1963 #define __TIM13_CLK_SLEEP_DISABLE __HAL_RCC_TIM13_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1964 #define __TIM14_CLK_SLEEP_ENABLE __HAL_RCC_TIM14_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1965 #define __TIM14_CLK_SLEEP_DISABLE __HAL_RCC_TIM14_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1966 #define __BKPSRAM_CLK_ENABLE __HAL_RCC_BKPSRAM_CLK_ENABLE
Kojto 112:6f327212ef96 1967 #define __BKPSRAM_CLK_DISABLE __HAL_RCC_BKPSRAM_CLK_DISABLE
Kojto 112:6f327212ef96 1968 #define __BKPSRAM_CLK_SLEEP_ENABLE __HAL_RCC_BKPSRAM_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1969 #define __BKPSRAM_CLK_SLEEP_DISABLE __HAL_RCC_BKPSRAM_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1970 #define __CCMDATARAMEN_CLK_ENABLE __HAL_RCC_CCMDATARAMEN_CLK_ENABLE
Kojto 112:6f327212ef96 1971 #define __CCMDATARAMEN_CLK_DISABLE __HAL_RCC_CCMDATARAMEN_CLK_DISABLE
Kojto 112:6f327212ef96 1972 #define __USART6_CLK_ENABLE __HAL_RCC_USART6_CLK_ENABLE
Kojto 112:6f327212ef96 1973 #define __USART6_CLK_DISABLE __HAL_RCC_USART6_CLK_DISABLE
Kojto 112:6f327212ef96 1974 #define __USART6_FORCE_RESET __HAL_RCC_USART6_FORCE_RESET
Kojto 112:6f327212ef96 1975 #define __USART6_RELEASE_RESET __HAL_RCC_USART6_RELEASE_RESET
Kojto 112:6f327212ef96 1976 #define __USART6_CLK_SLEEP_ENABLE __HAL_RCC_USART6_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1977 #define __USART6_CLK_SLEEP_DISABLE __HAL_RCC_USART6_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1978 #define __SPI4_CLK_ENABLE __HAL_RCC_SPI4_CLK_ENABLE
Kojto 112:6f327212ef96 1979 #define __SPI4_CLK_DISABLE __HAL_RCC_SPI4_CLK_DISABLE
Kojto 112:6f327212ef96 1980 #define __SPI4_FORCE_RESET __HAL_RCC_SPI4_FORCE_RESET
Kojto 112:6f327212ef96 1981 #define __SPI4_RELEASE_RESET __HAL_RCC_SPI4_RELEASE_RESET
Kojto 112:6f327212ef96 1982 #define __SPI4_CLK_SLEEP_ENABLE __HAL_RCC_SPI4_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1983 #define __SPI4_CLK_SLEEP_DISABLE __HAL_RCC_SPI4_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1984 #define __GPIOI_CLK_ENABLE __HAL_RCC_GPIOI_CLK_ENABLE
Kojto 112:6f327212ef96 1985 #define __GPIOI_CLK_DISABLE __HAL_RCC_GPIOI_CLK_DISABLE
Kojto 112:6f327212ef96 1986 #define __GPIOI_FORCE_RESET __HAL_RCC_GPIOI_FORCE_RESET
Kojto 112:6f327212ef96 1987 #define __GPIOI_RELEASE_RESET __HAL_RCC_GPIOI_RELEASE_RESET
Kojto 112:6f327212ef96 1988 #define __GPIOI_CLK_SLEEP_ENABLE __HAL_RCC_GPIOI_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1989 #define __GPIOI_CLK_SLEEP_DISABLE __HAL_RCC_GPIOI_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1990 #define __GPIOJ_CLK_ENABLE __HAL_RCC_GPIOJ_CLK_ENABLE
Kojto 112:6f327212ef96 1991 #define __GPIOJ_CLK_DISABLE __HAL_RCC_GPIOJ_CLK_DISABLE
Kojto 112:6f327212ef96 1992 #define __GPIOJ_FORCE_RESET __HAL_RCC_GPIOJ_FORCE_RESET
Kojto 112:6f327212ef96 1993 #define __GPIOJ_RELEASE_RESET __HAL_RCC_GPIOJ_RELEASE_RESET
Kojto 112:6f327212ef96 1994 #define __GPIOJ_CLK_SLEEP_ENABLE __HAL_RCC_GPIOJ_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 1995 #define __GPIOJ_CLK_SLEEP_DISABLE __HAL_RCC_GPIOJ_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 1996 #define __GPIOK_CLK_ENABLE __HAL_RCC_GPIOK_CLK_ENABLE
Kojto 112:6f327212ef96 1997 #define __GPIOK_CLK_DISABLE __HAL_RCC_GPIOK_CLK_DISABLE
Kojto 112:6f327212ef96 1998 #define __GPIOK_RELEASE_RESET __HAL_RCC_GPIOK_RELEASE_RESET
Kojto 112:6f327212ef96 1999 #define __GPIOK_CLK_SLEEP_ENABLE __HAL_RCC_GPIOK_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2000 #define __GPIOK_CLK_SLEEP_DISABLE __HAL_RCC_GPIOK_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2001 #define __ETH_CLK_ENABLE __HAL_RCC_ETH_CLK_ENABLE
Kojto 112:6f327212ef96 2002 #define __ETH_CLK_DISABLE __HAL_RCC_ETH_CLK_DISABLE
Kojto 112:6f327212ef96 2003 #define __DCMI_CLK_ENABLE __HAL_RCC_DCMI_CLK_ENABLE
Kojto 112:6f327212ef96 2004 #define __DCMI_CLK_DISABLE __HAL_RCC_DCMI_CLK_DISABLE
Kojto 112:6f327212ef96 2005 #define __DCMI_FORCE_RESET __HAL_RCC_DCMI_FORCE_RESET
Kojto 112:6f327212ef96 2006 #define __DCMI_RELEASE_RESET __HAL_RCC_DCMI_RELEASE_RESET
Kojto 112:6f327212ef96 2007 #define __DCMI_CLK_SLEEP_ENABLE __HAL_RCC_DCMI_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2008 #define __DCMI_CLK_SLEEP_DISABLE __HAL_RCC_DCMI_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2009 #define __UART7_CLK_ENABLE __HAL_RCC_UART7_CLK_ENABLE
Kojto 112:6f327212ef96 2010 #define __UART7_CLK_DISABLE __HAL_RCC_UART7_CLK_DISABLE
Kojto 112:6f327212ef96 2011 #define __UART7_RELEASE_RESET __HAL_RCC_UART7_RELEASE_RESET
Kojto 112:6f327212ef96 2012 #define __UART7_FORCE_RESET __HAL_RCC_UART7_FORCE_RESET
Kojto 112:6f327212ef96 2013 #define __UART7_CLK_SLEEP_ENABLE __HAL_RCC_UART7_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2014 #define __UART7_CLK_SLEEP_DISABLE __HAL_RCC_UART7_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2015 #define __UART8_CLK_ENABLE __HAL_RCC_UART8_CLK_ENABLE
Kojto 112:6f327212ef96 2016 #define __UART8_CLK_DISABLE __HAL_RCC_UART8_CLK_DISABLE
Kojto 112:6f327212ef96 2017 #define __UART8_FORCE_RESET __HAL_RCC_UART8_FORCE_RESET
Kojto 112:6f327212ef96 2018 #define __UART8_RELEASE_RESET __HAL_RCC_UART8_RELEASE_RESET
Kojto 112:6f327212ef96 2019 #define __UART8_CLK_SLEEP_ENABLE __HAL_RCC_UART8_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2020 #define __UART8_CLK_SLEEP_DISABLE __HAL_RCC_UART8_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2021 #define __OTGHS_CLK_SLEEP_ENABLE __HAL_RCC_USB_OTG_HS_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2022 #define __OTGHS_CLK_SLEEP_DISABLE __HAL_RCC_USB_OTG_HS_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2023 #define __OTGHS_FORCE_RESET __HAL_RCC_USB_OTG_HS_FORCE_RESET
Kojto 112:6f327212ef96 2024 #define __OTGHS_RELEASE_RESET __HAL_RCC_USB_OTG_HS_RELEASE_RESET
Kojto 112:6f327212ef96 2025 #define __OTGHSULPI_CLK_SLEEP_ENABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2026 #define __OTGHSULPI_CLK_SLEEP_DISABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2027 #define __HAL_RCC_OTGHS_CLK_SLEEP_ENABLE __HAL_RCC_USB_OTG_HS_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2028 #define __HAL_RCC_OTGHS_CLK_SLEEP_DISABLE __HAL_RCC_USB_OTG_HS_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2029 #define __HAL_RCC_OTGHS_IS_CLK_SLEEP_ENABLED __HAL_RCC_USB_OTG_HS_IS_CLK_SLEEP_ENABLED
Kojto 112:6f327212ef96 2030 #define __HAL_RCC_OTGHS_IS_CLK_SLEEP_DISABLED __HAL_RCC_USB_OTG_HS_IS_CLK_SLEEP_DISABLED
Kojto 112:6f327212ef96 2031 #define __HAL_RCC_OTGHS_FORCE_RESET __HAL_RCC_USB_OTG_HS_FORCE_RESET
Kojto 112:6f327212ef96 2032 #define __HAL_RCC_OTGHS_RELEASE_RESET __HAL_RCC_USB_OTG_HS_RELEASE_RESET
Kojto 112:6f327212ef96 2033 #define __HAL_RCC_OTGHSULPI_CLK_SLEEP_ENABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2034 #define __HAL_RCC_OTGHSULPI_CLK_SLEEP_DISABLE __HAL_RCC_USB_OTG_HS_ULPI_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2035 #define __HAL_RCC_OTGHSULPI_IS_CLK_SLEEP_ENABLED __HAL_RCC_USB_OTG_HS_ULPI_IS_CLK_SLEEP_ENABLED
Kojto 112:6f327212ef96 2036 #define __HAL_RCC_OTGHSULPI_IS_CLK_SLEEP_DISABLED __HAL_RCC_USB_OTG_HS_ULPI_IS_CLK_SLEEP_DISABLED
Kojto 112:6f327212ef96 2037 #define __CRYP_FORCE_RESET __HAL_RCC_CRYP_FORCE_RESET
Kojto 112:6f327212ef96 2038 #define __SRAM3_CLK_SLEEP_ENABLE __HAL_RCC_SRAM3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2039 #define __CAN2_CLK_SLEEP_ENABLE __HAL_RCC_CAN2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2040 #define __CAN2_CLK_SLEEP_DISABLE __HAL_RCC_CAN2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2041 #define __DAC_CLK_SLEEP_ENABLE __HAL_RCC_DAC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2042 #define __DAC_CLK_SLEEP_DISABLE __HAL_RCC_DAC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2043 #define __ADC2_CLK_SLEEP_ENABLE __HAL_RCC_ADC2_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2044 #define __ADC2_CLK_SLEEP_DISABLE __HAL_RCC_ADC2_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2045 #define __ADC3_CLK_SLEEP_ENABLE __HAL_RCC_ADC3_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2046 #define __ADC3_CLK_SLEEP_DISABLE __HAL_RCC_ADC3_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2047 #define __FSMC_FORCE_RESET __HAL_RCC_FSMC_FORCE_RESET
Kojto 112:6f327212ef96 2048 #define __FSMC_RELEASE_RESET __HAL_RCC_FSMC_RELEASE_RESET
Kojto 112:6f327212ef96 2049 #define __FSMC_CLK_SLEEP_ENABLE __HAL_RCC_FSMC_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2050 #define __FSMC_CLK_SLEEP_DISABLE __HAL_RCC_FSMC_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2051 #define __SDIO_FORCE_RESET __HAL_RCC_SDIO_FORCE_RESET
Kojto 112:6f327212ef96 2052 #define __SDIO_RELEASE_RESET __HAL_RCC_SDIO_RELEASE_RESET
Kojto 112:6f327212ef96 2053 #define __SDIO_CLK_SLEEP_DISABLE __HAL_RCC_SDIO_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2054 #define __SDIO_CLK_SLEEP_ENABLE __HAL_RCC_SDIO_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2055 #define __DMA2D_CLK_ENABLE __HAL_RCC_DMA2D_CLK_ENABLE
Kojto 112:6f327212ef96 2056 #define __DMA2D_CLK_DISABLE __HAL_RCC_DMA2D_CLK_DISABLE
Kojto 112:6f327212ef96 2057 #define __DMA2D_FORCE_RESET __HAL_RCC_DMA2D_FORCE_RESET
Kojto 112:6f327212ef96 2058 #define __DMA2D_RELEASE_RESET __HAL_RCC_DMA2D_RELEASE_RESET
Kojto 112:6f327212ef96 2059 #define __DMA2D_CLK_SLEEP_ENABLE __HAL_RCC_DMA2D_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2060 #define __DMA2D_CLK_SLEEP_DISABLE __HAL_RCC_DMA2D_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2061
Kojto 112:6f327212ef96 2062 /* alias define maintained for legacy */
Kojto 112:6f327212ef96 2063 #define __HAL_RCC_OTGFS_FORCE_RESET __HAL_RCC_USB_OTG_FS_FORCE_RESET
Kojto 112:6f327212ef96 2064 #define __HAL_RCC_OTGFS_RELEASE_RESET __HAL_RCC_USB_OTG_FS_RELEASE_RESET
Kojto 112:6f327212ef96 2065
Kojto 112:6f327212ef96 2066 #define __ADC12_CLK_ENABLE __HAL_RCC_ADC12_CLK_ENABLE
Kojto 112:6f327212ef96 2067 #define __ADC12_CLK_DISABLE __HAL_RCC_ADC12_CLK_DISABLE
Kojto 112:6f327212ef96 2068 #define __ADC34_CLK_ENABLE __HAL_RCC_ADC34_CLK_ENABLE
Kojto 112:6f327212ef96 2069 #define __ADC34_CLK_DISABLE __HAL_RCC_ADC34_CLK_DISABLE
Kojto 112:6f327212ef96 2070 #define __ADC12_CLK_ENABLE __HAL_RCC_ADC12_CLK_ENABLE
Kojto 112:6f327212ef96 2071 #define __ADC12_CLK_DISABLE __HAL_RCC_ADC12_CLK_DISABLE
Kojto 112:6f327212ef96 2072 #define __DAC2_CLK_ENABLE __HAL_RCC_DAC2_CLK_ENABLE
Kojto 112:6f327212ef96 2073 #define __DAC2_CLK_DISABLE __HAL_RCC_DAC2_CLK_DISABLE
Kojto 112:6f327212ef96 2074 #define __TIM18_CLK_ENABLE __HAL_RCC_TIM18_CLK_ENABLE
Kojto 112:6f327212ef96 2075 #define __TIM18_CLK_DISABLE __HAL_RCC_TIM18_CLK_DISABLE
Kojto 112:6f327212ef96 2076 #define __TIM19_CLK_ENABLE __HAL_RCC_TIM19_CLK_ENABLE
Kojto 112:6f327212ef96 2077 #define __TIM19_CLK_DISABLE __HAL_RCC_TIM19_CLK_DISABLE
Kojto 112:6f327212ef96 2078 #define __TIM20_CLK_ENABLE __HAL_RCC_TIM20_CLK_ENABLE
Kojto 112:6f327212ef96 2079 #define __TIM20_CLK_DISABLE __HAL_RCC_TIM20_CLK_DISABLE
Kojto 112:6f327212ef96 2080 #define __HRTIM1_CLK_ENABLE __HAL_RCC_HRTIM1_CLK_ENABLE
Kojto 112:6f327212ef96 2081 #define __HRTIM1_CLK_DISABLE __HAL_RCC_HRTIM1_CLK_DISABLE
Kojto 112:6f327212ef96 2082 #define __SDADC1_CLK_ENABLE __HAL_RCC_SDADC1_CLK_ENABLE
Kojto 112:6f327212ef96 2083 #define __SDADC2_CLK_ENABLE __HAL_RCC_SDADC2_CLK_ENABLE
Kojto 112:6f327212ef96 2084 #define __SDADC3_CLK_ENABLE __HAL_RCC_SDADC3_CLK_ENABLE
Kojto 112:6f327212ef96 2085 #define __SDADC1_CLK_DISABLE __HAL_RCC_SDADC1_CLK_DISABLE
Kojto 112:6f327212ef96 2086 #define __SDADC2_CLK_DISABLE __HAL_RCC_SDADC2_CLK_DISABLE
Kojto 112:6f327212ef96 2087 #define __SDADC3_CLK_DISABLE __HAL_RCC_SDADC3_CLK_DISABLE
Kojto 112:6f327212ef96 2088
Kojto 112:6f327212ef96 2089 #define __ADC12_FORCE_RESET __HAL_RCC_ADC12_FORCE_RESET
Kojto 112:6f327212ef96 2090 #define __ADC12_RELEASE_RESET __HAL_RCC_ADC12_RELEASE_RESET
Kojto 112:6f327212ef96 2091 #define __ADC34_FORCE_RESET __HAL_RCC_ADC34_FORCE_RESET
Kojto 112:6f327212ef96 2092 #define __ADC34_RELEASE_RESET __HAL_RCC_ADC34_RELEASE_RESET
Kojto 112:6f327212ef96 2093 #define __ADC12_FORCE_RESET __HAL_RCC_ADC12_FORCE_RESET
Kojto 112:6f327212ef96 2094 #define __ADC12_RELEASE_RESET __HAL_RCC_ADC12_RELEASE_RESET
Kojto 112:6f327212ef96 2095 #define __DAC2_FORCE_RESET __HAL_RCC_DAC2_FORCE_RESET
Kojto 112:6f327212ef96 2096 #define __DAC2_RELEASE_RESET __HAL_RCC_DAC2_RELEASE_RESET
Kojto 112:6f327212ef96 2097 #define __TIM18_FORCE_RESET __HAL_RCC_TIM18_FORCE_RESET
Kojto 112:6f327212ef96 2098 #define __TIM18_RELEASE_RESET __HAL_RCC_TIM18_RELEASE_RESET
Kojto 112:6f327212ef96 2099 #define __TIM19_FORCE_RESET __HAL_RCC_TIM19_FORCE_RESET
Kojto 112:6f327212ef96 2100 #define __TIM19_RELEASE_RESET __HAL_RCC_TIM19_RELEASE_RESET
Kojto 112:6f327212ef96 2101 #define __TIM20_FORCE_RESET __HAL_RCC_TIM20_FORCE_RESET
Kojto 112:6f327212ef96 2102 #define __TIM20_RELEASE_RESET __HAL_RCC_TIM20_RELEASE_RESET
Kojto 112:6f327212ef96 2103 #define __HRTIM1_FORCE_RESET __HAL_RCC_HRTIM1_FORCE_RESET
Kojto 112:6f327212ef96 2104 #define __HRTIM1_RELEASE_RESET __HAL_RCC_HRTIM1_RELEASE_RESET
Kojto 112:6f327212ef96 2105 #define __SDADC1_FORCE_RESET __HAL_RCC_SDADC1_FORCE_RESET
Kojto 112:6f327212ef96 2106 #define __SDADC2_FORCE_RESET __HAL_RCC_SDADC2_FORCE_RESET
Kojto 112:6f327212ef96 2107 #define __SDADC3_FORCE_RESET __HAL_RCC_SDADC3_FORCE_RESET
Kojto 112:6f327212ef96 2108 #define __SDADC1_RELEASE_RESET __HAL_RCC_SDADC1_RELEASE_RESET
Kojto 112:6f327212ef96 2109 #define __SDADC2_RELEASE_RESET __HAL_RCC_SDADC2_RELEASE_RESET
Kojto 112:6f327212ef96 2110 #define __SDADC3_RELEASE_RESET __HAL_RCC_SDADC3_RELEASE_RESET
Kojto 112:6f327212ef96 2111
Kojto 112:6f327212ef96 2112 #define __ADC1_IS_CLK_ENABLED __HAL_RCC_ADC1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2113 #define __ADC1_IS_CLK_DISABLED __HAL_RCC_ADC1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2114 #define __ADC12_IS_CLK_ENABLED __HAL_RCC_ADC12_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2115 #define __ADC12_IS_CLK_DISABLED __HAL_RCC_ADC12_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2116 #define __ADC34_IS_CLK_ENABLED __HAL_RCC_ADC34_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2117 #define __ADC34_IS_CLK_DISABLED __HAL_RCC_ADC34_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2118 #define __CEC_IS_CLK_ENABLED __HAL_RCC_CEC_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2119 #define __CEC_IS_CLK_DISABLED __HAL_RCC_CEC_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2120 #define __CRC_IS_CLK_ENABLED __HAL_RCC_CRC_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2121 #define __CRC_IS_CLK_DISABLED __HAL_RCC_CRC_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2122 #define __DAC1_IS_CLK_ENABLED __HAL_RCC_DAC1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2123 #define __DAC1_IS_CLK_DISABLED __HAL_RCC_DAC1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2124 #define __DAC2_IS_CLK_ENABLED __HAL_RCC_DAC2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2125 #define __DAC2_IS_CLK_DISABLED __HAL_RCC_DAC2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2126 #define __DMA1_IS_CLK_ENABLED __HAL_RCC_DMA1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2127 #define __DMA1_IS_CLK_DISABLED __HAL_RCC_DMA1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2128 #define __DMA2_IS_CLK_ENABLED __HAL_RCC_DMA2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2129 #define __DMA2_IS_CLK_DISABLED __HAL_RCC_DMA2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2130 #define __FLITF_IS_CLK_ENABLED __HAL_RCC_FLITF_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2131 #define __FLITF_IS_CLK_DISABLED __HAL_RCC_FLITF_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2132 #define __FMC_IS_CLK_ENABLED __HAL_RCC_FMC_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2133 #define __FMC_IS_CLK_DISABLED __HAL_RCC_FMC_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2134 #define __GPIOA_IS_CLK_ENABLED __HAL_RCC_GPIOA_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2135 #define __GPIOA_IS_CLK_DISABLED __HAL_RCC_GPIOA_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2136 #define __GPIOB_IS_CLK_ENABLED __HAL_RCC_GPIOB_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2137 #define __GPIOB_IS_CLK_DISABLED __HAL_RCC_GPIOB_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2138 #define __GPIOC_IS_CLK_ENABLED __HAL_RCC_GPIOC_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2139 #define __GPIOC_IS_CLK_DISABLED __HAL_RCC_GPIOC_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2140 #define __GPIOD_IS_CLK_ENABLED __HAL_RCC_GPIOD_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2141 #define __GPIOD_IS_CLK_DISABLED __HAL_RCC_GPIOD_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2142 #define __GPIOE_IS_CLK_ENABLED __HAL_RCC_GPIOE_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2143 #define __GPIOE_IS_CLK_DISABLED __HAL_RCC_GPIOE_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2144 #define __GPIOF_IS_CLK_ENABLED __HAL_RCC_GPIOF_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2145 #define __GPIOF_IS_CLK_DISABLED __HAL_RCC_GPIOF_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2146 #define __GPIOG_IS_CLK_ENABLED __HAL_RCC_GPIOG_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2147 #define __GPIOG_IS_CLK_DISABLED __HAL_RCC_GPIOG_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2148 #define __GPIOH_IS_CLK_ENABLED __HAL_RCC_GPIOH_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2149 #define __GPIOH_IS_CLK_DISABLED __HAL_RCC_GPIOH_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2150 #define __HRTIM1_IS_CLK_ENABLED __HAL_RCC_HRTIM1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2151 #define __HRTIM1_IS_CLK_DISABLED __HAL_RCC_HRTIM1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2152 #define __I2C1_IS_CLK_ENABLED __HAL_RCC_I2C1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2153 #define __I2C1_IS_CLK_DISABLED __HAL_RCC_I2C1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2154 #define __I2C2_IS_CLK_ENABLED __HAL_RCC_I2C2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2155 #define __I2C2_IS_CLK_DISABLED __HAL_RCC_I2C2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2156 #define __I2C3_IS_CLK_ENABLED __HAL_RCC_I2C3_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2157 #define __I2C3_IS_CLK_DISABLED __HAL_RCC_I2C3_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2158 #define __PWR_IS_CLK_ENABLED __HAL_RCC_PWR_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2159 #define __PWR_IS_CLK_DISABLED __HAL_RCC_PWR_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2160 #define __SYSCFG_IS_CLK_ENABLED __HAL_RCC_SYSCFG_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2161 #define __SYSCFG_IS_CLK_DISABLED __HAL_RCC_SYSCFG_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2162 #define __SPI1_IS_CLK_ENABLED __HAL_RCC_SPI1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2163 #define __SPI1_IS_CLK_DISABLED __HAL_RCC_SPI1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2164 #define __SPI2_IS_CLK_ENABLED __HAL_RCC_SPI2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2165 #define __SPI2_IS_CLK_DISABLED __HAL_RCC_SPI2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2166 #define __SPI3_IS_CLK_ENABLED __HAL_RCC_SPI3_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2167 #define __SPI3_IS_CLK_DISABLED __HAL_RCC_SPI3_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2168 #define __SPI4_IS_CLK_ENABLED __HAL_RCC_SPI4_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2169 #define __SPI4_IS_CLK_DISABLED __HAL_RCC_SPI4_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2170 #define __SDADC1_IS_CLK_ENABLED __HAL_RCC_SDADC1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2171 #define __SDADC1_IS_CLK_DISABLED __HAL_RCC_SDADC1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2172 #define __SDADC2_IS_CLK_ENABLED __HAL_RCC_SDADC2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2173 #define __SDADC2_IS_CLK_DISABLED __HAL_RCC_SDADC2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2174 #define __SDADC3_IS_CLK_ENABLED __HAL_RCC_SDADC3_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2175 #define __SDADC3_IS_CLK_DISABLED __HAL_RCC_SDADC3_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2176 #define __SRAM_IS_CLK_ENABLED __HAL_RCC_SRAM_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2177 #define __SRAM_IS_CLK_DISABLED __HAL_RCC_SRAM_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2178 #define __TIM1_IS_CLK_ENABLED __HAL_RCC_TIM1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2179 #define __TIM1_IS_CLK_DISABLED __HAL_RCC_TIM1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2180 #define __TIM2_IS_CLK_ENABLED __HAL_RCC_TIM2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2181 #define __TIM2_IS_CLK_DISABLED __HAL_RCC_TIM2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2182 #define __TIM3_IS_CLK_ENABLED __HAL_RCC_TIM3_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2183 #define __TIM3_IS_CLK_DISABLED __HAL_RCC_TIM3_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2184 #define __TIM4_IS_CLK_ENABLED __HAL_RCC_TIM4_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2185 #define __TIM4_IS_CLK_DISABLED __HAL_RCC_TIM4_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2186 #define __TIM5_IS_CLK_ENABLED __HAL_RCC_TIM5_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2187 #define __TIM5_IS_CLK_DISABLED __HAL_RCC_TIM5_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2188 #define __TIM6_IS_CLK_ENABLED __HAL_RCC_TIM6_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2189 #define __TIM6_IS_CLK_DISABLED __HAL_RCC_TIM6_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2190 #define __TIM7_IS_CLK_ENABLED __HAL_RCC_TIM7_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2191 #define __TIM7_IS_CLK_DISABLED __HAL_RCC_TIM7_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2192 #define __TIM8_IS_CLK_ENABLED __HAL_RCC_TIM8_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2193 #define __TIM8_IS_CLK_DISABLED __HAL_RCC_TIM8_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2194 #define __TIM12_IS_CLK_ENABLED __HAL_RCC_TIM12_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2195 #define __TIM12_IS_CLK_DISABLED __HAL_RCC_TIM12_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2196 #define __TIM13_IS_CLK_ENABLED __HAL_RCC_TIM13_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2197 #define __TIM13_IS_CLK_DISABLED __HAL_RCC_TIM13_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2198 #define __TIM14_IS_CLK_ENABLED __HAL_RCC_TIM14_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2199 #define __TIM14_IS_CLK_DISABLED __HAL_RCC_TIM14_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2200 #define __TIM15_IS_CLK_ENABLED __HAL_RCC_TIM15_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2201 #define __TIM15_IS_CLK_DISABLED __HAL_RCC_TIM15_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2202 #define __TIM16_IS_CLK_ENABLED __HAL_RCC_TIM16_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2203 #define __TIM16_IS_CLK_DISABLED __HAL_RCC_TIM16_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2204 #define __TIM17_IS_CLK_ENABLED __HAL_RCC_TIM17_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2205 #define __TIM17_IS_CLK_DISABLED __HAL_RCC_TIM17_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2206 #define __TIM18_IS_CLK_ENABLED __HAL_RCC_TIM18_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2207 #define __TIM18_IS_CLK_DISABLED __HAL_RCC_TIM18_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2208 #define __TIM19_IS_CLK_ENABLED __HAL_RCC_TIM19_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2209 #define __TIM19_IS_CLK_DISABLED __HAL_RCC_TIM19_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2210 #define __TIM20_IS_CLK_ENABLED __HAL_RCC_TIM20_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2211 #define __TIM20_IS_CLK_DISABLED __HAL_RCC_TIM20_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2212 #define __TSC_IS_CLK_ENABLED __HAL_RCC_TSC_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2213 #define __TSC_IS_CLK_DISABLED __HAL_RCC_TSC_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2214 #define __UART4_IS_CLK_ENABLED __HAL_RCC_UART4_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2215 #define __UART4_IS_CLK_DISABLED __HAL_RCC_UART4_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2216 #define __UART5_IS_CLK_ENABLED __HAL_RCC_UART5_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2217 #define __UART5_IS_CLK_DISABLED __HAL_RCC_UART5_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2218 #define __USART1_IS_CLK_ENABLED __HAL_RCC_USART1_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2219 #define __USART1_IS_CLK_DISABLED __HAL_RCC_USART1_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2220 #define __USART2_IS_CLK_ENABLED __HAL_RCC_USART2_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2221 #define __USART2_IS_CLK_DISABLED __HAL_RCC_USART2_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2222 #define __USART3_IS_CLK_ENABLED __HAL_RCC_USART3_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2223 #define __USART3_IS_CLK_DISABLED __HAL_RCC_USART3_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2224 #define __USB_IS_CLK_ENABLED __HAL_RCC_USB_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2225 #define __USB_IS_CLK_DISABLED __HAL_RCC_USB_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2226 #define __WWDG_IS_CLK_ENABLED __HAL_RCC_WWDG_IS_CLK_ENABLED
Kojto 112:6f327212ef96 2227 #define __WWDG_IS_CLK_DISABLED __HAL_RCC_WWDG_IS_CLK_DISABLED
Kojto 112:6f327212ef96 2228
Kojto 112:6f327212ef96 2229 #if defined(STM32F4)
Kojto 112:6f327212ef96 2230 #define __HAL_RCC_SDMMC1_CLK_ENABLE __HAL_RCC_SDIO_CLK_ENABLE
Kojto 112:6f327212ef96 2231 #define __HAL_RCC_SDMMC1_FORCE_RESET __HAL_RCC_SDIO_FORCE_RESET
Kojto 112:6f327212ef96 2232 #define __HAL_RCC_SDMMC1_RELEASE_RESET __HAL_RCC_SDIO_RELEASE_RESET
Kojto 112:6f327212ef96 2233 #define __HAL_RCC_SDMMC1_CLK_SLEEP_ENABLE __HAL_RCC_SDIO_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2234 #define __HAL_RCC_SDMMC1_CLK_SLEEP_DISABLE __HAL_RCC_SDIO_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2235 #define __HAL_RCC_SDMMC1_CLK_ENABLE __HAL_RCC_SDIO_CLK_ENABLE
Kojto 112:6f327212ef96 2236 #define __HAL_RCC_SDMMC1_CLK_DISABLE __HAL_RCC_SDIO_CLK_DISABLE
Kojto 112:6f327212ef96 2237 #define Sdmmc1ClockSelection SdioClockSelection
Kojto 112:6f327212ef96 2238 #define RCC_PERIPHCLK_SDMMC1 RCC_PERIPHCLK_SDIO
Kojto 112:6f327212ef96 2239 #define RCC_SDMMC1CLKSOURCE_CLK48 RCC_SDIOCLKSOURCE_CK48
Kojto 112:6f327212ef96 2240 #define RCC_SDMMC1CLKSOURCE_SYSCLK RCC_SDIOCLKSOURCE_SYSCLK
Kojto 112:6f327212ef96 2241 #define __HAL_RCC_SDMMC1_CONFIG __HAL_RCC_SDIO_CONFIG
Kojto 112:6f327212ef96 2242 #define __HAL_RCC_GET_SDMMC1_SOURCE __HAL_RCC_GET_SDIO_SOURCE
Kojto 112:6f327212ef96 2243 #endif
Kojto 112:6f327212ef96 2244
Kojto 112:6f327212ef96 2245 #if defined(STM32F7) || defined(STM32L4)
Kojto 112:6f327212ef96 2246 #define __HAL_RCC_SDIO_CLK_ENABLE __HAL_RCC_SDMMC1_CLK_ENABLE
Kojto 112:6f327212ef96 2247 #define __HAL_RCC_SDIO_FORCE_RESET __HAL_RCC_SDMMC1_FORCE_RESET
Kojto 112:6f327212ef96 2248 #define __HAL_RCC_SDIO_RELEASE_RESET __HAL_RCC_SDMMC1_RELEASE_RESET
Kojto 112:6f327212ef96 2249 #define __HAL_RCC_SDIO_CLK_SLEEP_ENABLE __HAL_RCC_SDMMC1_CLK_SLEEP_ENABLE
Kojto 112:6f327212ef96 2250 #define __HAL_RCC_SDIO_CLK_SLEEP_DISABLE __HAL_RCC_SDMMC1_CLK_SLEEP_DISABLE
Kojto 112:6f327212ef96 2251 #define __HAL_RCC_SDIO_CLK_ENABLE __HAL_RCC_SDMMC1_CLK_ENABLE
Kojto 112:6f327212ef96 2252 #define __HAL_RCC_SDIO_CLK_DISABLE __HAL_RCC_SDMMC1_CLK_DISABLE
Kojto 112:6f327212ef96 2253 #define SdioClockSelection Sdmmc1ClockSelection
Kojto 112:6f327212ef96 2254 #define RCC_PERIPHCLK_SDIO RCC_PERIPHCLK_SDMMC1
Kojto 112:6f327212ef96 2255 #define __HAL_RCC_SDIO_CONFIG __HAL_RCC_SDMMC1_CONFIG
Kojto 112:6f327212ef96 2256 #define __HAL_RCC_GET_SDIO_SOURCE __HAL_RCC_GET_SDMMC1_SOURCE
Kojto 112:6f327212ef96 2257 #endif
Kojto 112:6f327212ef96 2258
Kojto 112:6f327212ef96 2259 #if defined(STM32F7)
Kojto 112:6f327212ef96 2260 #define RCC_SDIOCLKSOURCE_CK48 RCC_SDMMC1CLKSOURCE_CLK48
Kojto 112:6f327212ef96 2261 #define RCC_SDIOCLKSOURCE_SYSCLK RCC_SDMMC1CLKSOURCE_SYSCLK
Kojto 112:6f327212ef96 2262 #endif
Kojto 112:6f327212ef96 2263
Kojto 112:6f327212ef96 2264 #define __HAL_RCC_I2SCLK __HAL_RCC_I2S_CONFIG
Kojto 112:6f327212ef96 2265 #define __HAL_RCC_I2SCLK_CONFIG __HAL_RCC_I2S_CONFIG
Kojto 112:6f327212ef96 2266
Kojto 112:6f327212ef96 2267 #define __RCC_PLLSRC RCC_GET_PLL_OSCSOURCE
Kojto 112:6f327212ef96 2268
Kojto 112:6f327212ef96 2269 #define IS_RCC_MSIRANGE IS_RCC_MSI_CLOCK_RANGE
Kojto 112:6f327212ef96 2270 #define IS_RCC_RTCCLK_SOURCE IS_RCC_RTCCLKSOURCE
Kojto 112:6f327212ef96 2271 #define IS_RCC_SYSCLK_DIV IS_RCC_HCLK
Kojto 112:6f327212ef96 2272 #define IS_RCC_HCLK_DIV IS_RCC_PCLK
Kojto 112:6f327212ef96 2273
Kojto 112:6f327212ef96 2274 #define RCC_IT_HSI14 RCC_IT_HSI14RDY
Kojto 112:6f327212ef96 2275
Kojto 112:6f327212ef96 2276 #define IS_RCC_MCOSOURCE IS_RCC_MCO1SOURCE
Kojto 112:6f327212ef96 2277 #define __HAL_RCC_MCO_CONFIG __HAL_RCC_MCO1_CONFIG
Kojto 112:6f327212ef96 2278 #define RCC_MCO_NODIV RCC_MCODIV_1
Kojto 112:6f327212ef96 2279 #define RCC_MCO_DIV1 RCC_MCODIV_1
Kojto 112:6f327212ef96 2280 #define RCC_MCO_DIV2 RCC_MCODIV_2
Kojto 112:6f327212ef96 2281 #define RCC_MCO_DIV4 RCC_MCODIV_4
Kojto 112:6f327212ef96 2282 #define RCC_MCO_DIV8 RCC_MCODIV_8
Kojto 112:6f327212ef96 2283 #define RCC_MCO_DIV16 RCC_MCODIV_16
Kojto 112:6f327212ef96 2284 #define RCC_MCO_DIV32 RCC_MCODIV_32
Kojto 112:6f327212ef96 2285 #define RCC_MCO_DIV64 RCC_MCODIV_64
Kojto 112:6f327212ef96 2286 #define RCC_MCO_DIV128 RCC_MCODIV_128
Kojto 112:6f327212ef96 2287 #define RCC_MCOSOURCE_NONE RCC_MCO1SOURCE_NOCLOCK
Kojto 112:6f327212ef96 2288 #define RCC_MCOSOURCE_LSI RCC_MCO1SOURCE_LSI
Kojto 112:6f327212ef96 2289 #define RCC_MCOSOURCE_LSE RCC_MCO1SOURCE_LSE
Kojto 112:6f327212ef96 2290 #define RCC_MCOSOURCE_SYSCLK RCC_MCO1SOURCE_SYSCLK
Kojto 112:6f327212ef96 2291 #define RCC_MCOSOURCE_HSI RCC_MCO1SOURCE_HSI
Kojto 112:6f327212ef96 2292 #define RCC_MCOSOURCE_HSI14 RCC_MCO1SOURCE_HSI14
Kojto 112:6f327212ef96 2293 #define RCC_MCOSOURCE_HSI48 RCC_MCO1SOURCE_HSI48
Kojto 112:6f327212ef96 2294 #define RCC_MCOSOURCE_HSE RCC_MCO1SOURCE_HSE
Kojto 112:6f327212ef96 2295 #define RCC_MCOSOURCE_PLLCLK_DIV1 RCC_MCO1SOURCE_PLLCLK
Kojto 112:6f327212ef96 2296 #define RCC_MCOSOURCE_PLLCLK_NODIV RCC_MCO1SOURCE_PLLCLK
Kojto 112:6f327212ef96 2297 #define RCC_MCOSOURCE_PLLCLK_DIV2 RCC_MCO1SOURCE_PLLCLK_DIV2
Kojto 112:6f327212ef96 2298
Kojto 112:6f327212ef96 2299 #define RCC_RTCCLKSOURCE_NONE RCC_RTCCLKSOURCE_NO_CLK
Kojto 112:6f327212ef96 2300
Kojto 112:6f327212ef96 2301 #define RCC_USBCLK_PLLSAI1 RCC_USBCLKSOURCE_PLLSAI1
Kojto 112:6f327212ef96 2302 #define RCC_USBCLK_PLL RCC_USBCLKSOURCE_PLL
Kojto 112:6f327212ef96 2303 #define RCC_USBCLK_MSI RCC_USBCLKSOURCE_MSI
Kojto 112:6f327212ef96 2304 #define RCC_USBCLKSOURCE_PLLCLK RCC_USBCLKSOURCE_PLL
Kojto 112:6f327212ef96 2305 #define RCC_USBPLLCLK_DIV1 RCC_USBCLKSOURCE_PLL
Kojto 112:6f327212ef96 2306 #define RCC_USBPLLCLK_DIV1_5 RCC_USBCLKSOURCE_PLL_DIV1_5
Kojto 112:6f327212ef96 2307 #define RCC_USBPLLCLK_DIV2 RCC_USBCLKSOURCE_PLL_DIV2
Kojto 112:6f327212ef96 2308 #define RCC_USBPLLCLK_DIV3 RCC_USBCLKSOURCE_PLL_DIV3
Kojto 112:6f327212ef96 2309
Kojto 112:6f327212ef96 2310 #define HSION_BitNumber RCC_HSION_BIT_NUMBER
Kojto 112:6f327212ef96 2311 #define HSION_BITNUMBER RCC_HSION_BIT_NUMBER
Kojto 112:6f327212ef96 2312 #define HSEON_BitNumber RCC_HSEON_BIT_NUMBER
Kojto 112:6f327212ef96 2313 #define HSEON_BITNUMBER RCC_HSEON_BIT_NUMBER
Kojto 112:6f327212ef96 2314 #define MSION_BITNUMBER RCC_MSION_BIT_NUMBER
Kojto 112:6f327212ef96 2315 #define CSSON_BitNumber RCC_CSSON_BIT_NUMBER
Kojto 112:6f327212ef96 2316 #define CSSON_BITNUMBER RCC_CSSON_BIT_NUMBER
Kojto 112:6f327212ef96 2317 #define PLLON_BitNumber RCC_PLLON_BIT_NUMBER
Kojto 112:6f327212ef96 2318 #define PLLON_BITNUMBER RCC_PLLON_BIT_NUMBER
Kojto 112:6f327212ef96 2319 #define PLLI2SON_BitNumber RCC_PLLI2SON_BIT_NUMBER
Kojto 112:6f327212ef96 2320 #define I2SSRC_BitNumber RCC_I2SSRC_BIT_NUMBER
Kojto 112:6f327212ef96 2321 #define RTCEN_BitNumber RCC_RTCEN_BIT_NUMBER
Kojto 112:6f327212ef96 2322 #define RTCEN_BITNUMBER RCC_RTCEN_BIT_NUMBER
Kojto 112:6f327212ef96 2323 #define BDRST_BitNumber RCC_BDRST_BIT_NUMBER
Kojto 112:6f327212ef96 2324 #define BDRST_BITNUMBER RCC_BDRST_BIT_NUMBER
Kojto 112:6f327212ef96 2325 #define RTCRST_BITNUMBER RCC_RTCRST_BIT_NUMBER
Kojto 112:6f327212ef96 2326 #define LSION_BitNumber RCC_LSION_BIT_NUMBER
Kojto 112:6f327212ef96 2327 #define LSION_BITNUMBER RCC_LSION_BIT_NUMBER
Kojto 112:6f327212ef96 2328 #define LSEON_BitNumber RCC_LSEON_BIT_NUMBER
Kojto 112:6f327212ef96 2329 #define LSEON_BITNUMBER RCC_LSEON_BIT_NUMBER
Kojto 112:6f327212ef96 2330 #define LSEBYP_BITNUMBER RCC_LSEBYP_BIT_NUMBER
Kojto 112:6f327212ef96 2331 #define PLLSAION_BitNumber RCC_PLLSAION_BIT_NUMBER
Kojto 112:6f327212ef96 2332 #define TIMPRE_BitNumber RCC_TIMPRE_BIT_NUMBER
Kojto 112:6f327212ef96 2333 #define RMVF_BitNumber RCC_RMVF_BIT_NUMBER
Kojto 112:6f327212ef96 2334 #define RMVF_BITNUMBER RCC_RMVF_BIT_NUMBER
Kojto 112:6f327212ef96 2335 #define RCC_CR2_HSI14TRIM_BitNumber RCC_HSI14TRIM_BIT_NUMBER
Kojto 112:6f327212ef96 2336 #define CR_BYTE2_ADDRESS RCC_CR_BYTE2_ADDRESS
Kojto 112:6f327212ef96 2337 #define CIR_BYTE1_ADDRESS RCC_CIR_BYTE1_ADDRESS
Kojto 112:6f327212ef96 2338 #define CIR_BYTE2_ADDRESS RCC_CIR_BYTE2_ADDRESS
Kojto 112:6f327212ef96 2339 #define BDCR_BYTE0_ADDRESS RCC_BDCR_BYTE0_ADDRESS
Kojto 112:6f327212ef96 2340 #define DBP_TIMEOUT_VALUE RCC_DBP_TIMEOUT_VALUE
Kojto 112:6f327212ef96 2341 #define LSE_TIMEOUT_VALUE RCC_LSE_TIMEOUT_VALUE
Kojto 112:6f327212ef96 2342
Kojto 112:6f327212ef96 2343 #define CR_HSION_BB RCC_CR_HSION_BB
Kojto 112:6f327212ef96 2344 #define CR_CSSON_BB RCC_CR_CSSON_BB
Kojto 112:6f327212ef96 2345 #define CR_PLLON_BB RCC_CR_PLLON_BB
Kojto 112:6f327212ef96 2346 #define CR_PLLI2SON_BB RCC_CR_PLLI2SON_BB
Kojto 112:6f327212ef96 2347 #define CR_MSION_BB RCC_CR_MSION_BB
Kojto 112:6f327212ef96 2348 #define CSR_LSION_BB RCC_CSR_LSION_BB
Kojto 112:6f327212ef96 2349 #define CSR_LSEON_BB RCC_CSR_LSEON_BB
Kojto 112:6f327212ef96 2350 #define CSR_LSEBYP_BB RCC_CSR_LSEBYP_BB
Kojto 112:6f327212ef96 2351 #define CSR_RTCEN_BB RCC_CSR_RTCEN_BB
Kojto 112:6f327212ef96 2352 #define CSR_RTCRST_BB RCC_CSR_RTCRST_BB
Kojto 112:6f327212ef96 2353 #define CFGR_I2SSRC_BB RCC_CFGR_I2SSRC_BB
Kojto 112:6f327212ef96 2354 #define BDCR_RTCEN_BB RCC_BDCR_RTCEN_BB
Kojto 112:6f327212ef96 2355 #define BDCR_BDRST_BB RCC_BDCR_BDRST_BB
Kojto 112:6f327212ef96 2356 #define CR_HSEON_BB RCC_CR_HSEON_BB
Kojto 112:6f327212ef96 2357 #define CSR_RMVF_BB RCC_CSR_RMVF_BB
Kojto 112:6f327212ef96 2358 #define CR_PLLSAION_BB RCC_CR_PLLSAION_BB
Kojto 112:6f327212ef96 2359 #define DCKCFGR_TIMPRE_BB RCC_DCKCFGR_TIMPRE_BB
Kojto 112:6f327212ef96 2360
Kojto 112:6f327212ef96 2361 /**
Kojto 112:6f327212ef96 2362 * @}
Kojto 112:6f327212ef96 2363 */
Kojto 112:6f327212ef96 2364
Kojto 112:6f327212ef96 2365 /** @defgroup HAL_RNG_Aliased_Macros HAL RNG Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2366 * @{
Kojto 112:6f327212ef96 2367 */
Kojto 112:6f327212ef96 2368 #define HAL_RNG_ReadyCallback(__HANDLE__) HAL_RNG_ReadyDataCallback((__HANDLE__), uint32_t random32bit)
Kojto 112:6f327212ef96 2369
Kojto 112:6f327212ef96 2370 /**
Kojto 112:6f327212ef96 2371 * @}
Kojto 112:6f327212ef96 2372 */
Kojto 112:6f327212ef96 2373
Kojto 112:6f327212ef96 2374 /** @defgroup HAL_RTC_Aliased_Macros HAL RTC Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2375 * @{
Kojto 112:6f327212ef96 2376 */
Kojto 112:6f327212ef96 2377
Kojto 112:6f327212ef96 2378 #define __HAL_RTC_CLEAR_FLAG __HAL_RTC_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 2379 #define __HAL_RTC_DISABLE_IT __HAL_RTC_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 2380 #define __HAL_RTC_ENABLE_IT __HAL_RTC_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 2381
Kojto 112:6f327212ef96 2382 #if defined (STM32F1)
Kojto 112:6f327212ef96 2383 #define __HAL_RTC_EXTI_CLEAR_FLAG(RTC_EXTI_LINE_ALARM_EVENT) __HAL_RTC_ALARM_EXTI_CLEAR_FLAG()
Kojto 112:6f327212ef96 2384
Kojto 112:6f327212ef96 2385 #define __HAL_RTC_EXTI_ENABLE_IT(RTC_EXTI_LINE_ALARM_EVENT) __HAL_RTC_ALARM_EXTI_ENABLE_IT()
Kojto 112:6f327212ef96 2386
Kojto 112:6f327212ef96 2387 #define __HAL_RTC_EXTI_DISABLE_IT(RTC_EXTI_LINE_ALARM_EVENT) __HAL_RTC_ALARM_EXTI_DISABLE_IT()
Kojto 112:6f327212ef96 2388
Kojto 112:6f327212ef96 2389 #define __HAL_RTC_EXTI_GET_FLAG(RTC_EXTI_LINE_ALARM_EVENT) __HAL_RTC_ALARM_EXTI_GET_FLAG()
Kojto 112:6f327212ef96 2390
Kojto 112:6f327212ef96 2391 #define __HAL_RTC_EXTI_GENERATE_SWIT(RTC_EXTI_LINE_ALARM_EVENT) __HAL_RTC_ALARM_EXTI_GENERATE_SWIT()
Kojto 112:6f327212ef96 2392 #else
Kojto 112:6f327212ef96 2393 #define __HAL_RTC_EXTI_CLEAR_FLAG(__EXTI_LINE__) (((__EXTI_LINE__) == RTC_EXTI_LINE_ALARM_EVENT) ? __HAL_RTC_ALARM_EXTI_CLEAR_FLAG() : \
Kojto 112:6f327212ef96 2394 (((__EXTI_LINE__) == RTC_EXTI_LINE_WAKEUPTIMER_EVENT) ? __HAL_RTC_WAKEUPTIMER_EXTI_CLEAR_FLAG() : \
Kojto 112:6f327212ef96 2395 __HAL_RTC_TAMPER_TIMESTAMP_EXTI_CLEAR_FLAG()))
Kojto 112:6f327212ef96 2396 #define __HAL_RTC_EXTI_ENABLE_IT(__EXTI_LINE__) (((__EXTI_LINE__) == RTC_EXTI_LINE_ALARM_EVENT) ? __HAL_RTC_ALARM_EXTI_ENABLE_IT() : \
Kojto 112:6f327212ef96 2397 (((__EXTI_LINE__) == RTC_EXTI_LINE_WAKEUPTIMER_EVENT) ? __HAL_RTC_WAKEUPTIMER_EXTI_ENABLE_IT() : \
Kojto 112:6f327212ef96 2398 __HAL_RTC_TAMPER_TIMESTAMP_EXTI_ENABLE_IT()))
Kojto 112:6f327212ef96 2399 #define __HAL_RTC_EXTI_DISABLE_IT(__EXTI_LINE__) (((__EXTI_LINE__) == RTC_EXTI_LINE_ALARM_EVENT) ? __HAL_RTC_ALARM_EXTI_DISABLE_IT() : \
Kojto 112:6f327212ef96 2400 (((__EXTI_LINE__) == RTC_EXTI_LINE_WAKEUPTIMER_EVENT) ? __HAL_RTC_WAKEUPTIMER_EXTI_DISABLE_IT() : \
Kojto 112:6f327212ef96 2401 __HAL_RTC_TAMPER_TIMESTAMP_EXTI_DISABLE_IT()))
Kojto 112:6f327212ef96 2402 #define __HAL_RTC_EXTI_GET_FLAG(__EXTI_LINE__) (((__EXTI_LINE__) == RTC_EXTI_LINE_ALARM_EVENT) ? __HAL_RTC_ALARM_EXTI_GET_FLAG() : \
Kojto 112:6f327212ef96 2403 (((__EXTI_LINE__) == RTC_EXTI_LINE_WAKEUPTIMER_EVENT) ? __HAL_RTC_WAKEUPTIMER_EXTI_GET_FLAG() : \
Kojto 112:6f327212ef96 2404 __HAL_RTC_TAMPER_TIMESTAMP_EXTI_GET_FLAG()))
Kojto 112:6f327212ef96 2405 #define __HAL_RTC_EXTI_GENERATE_SWIT(__EXTI_LINE__) (((__EXTI_LINE__) == RTC_EXTI_LINE_ALARM_EVENT) ? __HAL_RTC_ALARM_EXTI_GENERATE_SWIT() : \
Kojto 112:6f327212ef96 2406 (((__EXTI_LINE__) == RTC_EXTI_LINE_WAKEUPTIMER_EVENT) ? __HAL_RTC_WAKEUPTIMER_EXTI_GENERATE_SWIT() : \
Kojto 112:6f327212ef96 2407 __HAL_RTC_TAMPER_TIMESTAMP_EXTI_GENERATE_SWIT()))
Kojto 112:6f327212ef96 2408 #endif /* STM32F1 */
Kojto 112:6f327212ef96 2409
Kojto 112:6f327212ef96 2410 #define IS_ALARM IS_RTC_ALARM
Kojto 112:6f327212ef96 2411 #define IS_ALARM_MASK IS_RTC_ALARM_MASK
Kojto 112:6f327212ef96 2412 #define IS_TAMPER IS_RTC_TAMPER
Kojto 112:6f327212ef96 2413 #define IS_TAMPER_ERASE_MODE IS_RTC_TAMPER_ERASE_MODE
Kojto 112:6f327212ef96 2414 #define IS_TAMPER_FILTER IS_RTC_TAMPER_FILTER
Kojto 112:6f327212ef96 2415 #define IS_TAMPER_INTERRUPT IS_RTC_TAMPER_INTERRUPT
Kojto 112:6f327212ef96 2416 #define IS_TAMPER_MASKFLAG_STATE IS_RTC_TAMPER_MASKFLAG_STATE
Kojto 112:6f327212ef96 2417 #define IS_TAMPER_PRECHARGE_DURATION IS_RTC_TAMPER_PRECHARGE_DURATION
Kojto 112:6f327212ef96 2418 #define IS_TAMPER_PULLUP_STATE IS_RTC_TAMPER_PULLUP_STATE
Kojto 112:6f327212ef96 2419 #define IS_TAMPER_SAMPLING_FREQ IS_RTC_TAMPER_SAMPLING_FREQ
Kojto 112:6f327212ef96 2420 #define IS_TAMPER_TIMESTAMPONTAMPER_DETECTION IS_RTC_TAMPER_TIMESTAMPONTAMPER_DETECTION
Kojto 112:6f327212ef96 2421 #define IS_TAMPER_TRIGGER IS_RTC_TAMPER_TRIGGER
Kojto 112:6f327212ef96 2422 #define IS_WAKEUP_CLOCK IS_RTC_WAKEUP_CLOCK
Kojto 112:6f327212ef96 2423 #define IS_WAKEUP_COUNTER IS_RTC_WAKEUP_COUNTER
Kojto 112:6f327212ef96 2424
Kojto 112:6f327212ef96 2425 #define __RTC_WRITEPROTECTION_ENABLE __HAL_RTC_WRITEPROTECTION_ENABLE
Kojto 112:6f327212ef96 2426 #define __RTC_WRITEPROTECTION_DISABLE __HAL_RTC_WRITEPROTECTION_DISABLE
Kojto 112:6f327212ef96 2427
Kojto 112:6f327212ef96 2428 /**
Kojto 112:6f327212ef96 2429 * @}
Kojto 112:6f327212ef96 2430 */
Kojto 112:6f327212ef96 2431
Kojto 112:6f327212ef96 2432 /** @defgroup HAL_SD_Aliased_Macros HAL SD Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2433 * @{
Kojto 112:6f327212ef96 2434 */
Kojto 112:6f327212ef96 2435
Kojto 112:6f327212ef96 2436 #define SD_OCR_CID_CSD_OVERWRIETE SD_OCR_CID_CSD_OVERWRITE
Kojto 112:6f327212ef96 2437 #define SD_CMD_SD_APP_STAUS SD_CMD_SD_APP_STATUS
Kojto 112:6f327212ef96 2438
Kojto 112:6f327212ef96 2439 #if defined(STM32F4)
Kojto 112:6f327212ef96 2440 #define SD_SDMMC_DISABLED SD_SDIO_DISABLED
Kojto 112:6f327212ef96 2441 #define SD_SDMMC_FUNCTION_BUSY SD_SDIO_FUNCTION_BUSY
Kojto 112:6f327212ef96 2442 #define SD_SDMMC_FUNCTION_FAILED SD_SDIO_FUNCTION_FAILED
Kojto 112:6f327212ef96 2443 #define SD_SDMMC_UNKNOWN_FUNCTION SD_SDIO_UNKNOWN_FUNCTION
Kojto 112:6f327212ef96 2444 #define SD_CMD_SDMMC_SEN_OP_COND SD_CMD_SDIO_SEN_OP_COND
Kojto 112:6f327212ef96 2445 #define SD_CMD_SDMMC_RW_DIRECT SD_CMD_SDIO_RW_DIRECT
Kojto 112:6f327212ef96 2446 #define SD_CMD_SDMMC_RW_EXTENDED SD_CMD_SDIO_RW_EXTENDED
Kojto 112:6f327212ef96 2447 #define __HAL_SD_SDMMC_ENABLE __HAL_SD_SDIO_ENABLE
Kojto 112:6f327212ef96 2448 #define __HAL_SD_SDMMC_DISABLE __HAL_SD_SDIO_DISABLE
Kojto 112:6f327212ef96 2449 #define __HAL_SD_SDMMC_DMA_ENABLE __HAL_SD_SDIO_DMA_ENABLE
Kojto 112:6f327212ef96 2450 #define __HAL_SD_SDMMC_DMA_DISABLE __HAL_SD_SDIO_DMA_DISABL
Kojto 112:6f327212ef96 2451 #define __HAL_SD_SDMMC_ENABLE_IT __HAL_SD_SDIO_ENABLE_IT
Kojto 112:6f327212ef96 2452 #define __HAL_SD_SDMMC_DISABLE_IT __HAL_SD_SDIO_DISABLE_IT
Kojto 112:6f327212ef96 2453 #define __HAL_SD_SDMMC_GET_FLAG __HAL_SD_SDIO_GET_FLAG
Kojto 112:6f327212ef96 2454 #define __HAL_SD_SDMMC_CLEAR_FLAG __HAL_SD_SDIO_CLEAR_FLAG
Kojto 112:6f327212ef96 2455 #define __HAL_SD_SDMMC_GET_IT __HAL_SD_SDIO_GET_IT
Kojto 112:6f327212ef96 2456 #define __HAL_SD_SDMMC_CLEAR_IT __HAL_SD_SDIO_CLEAR_IT
Kojto 112:6f327212ef96 2457 #define SDMMC_STATIC_FLAGS SDIO_STATIC_FLAGS
Kojto 112:6f327212ef96 2458 #define SDMMC_CMD0TIMEOUT SDIO_CMD0TIMEOUT
Kojto 112:6f327212ef96 2459 #define SD_SDMMC_SEND_IF_COND SD_SDIO_SEND_IF_COND
Kojto 112:6f327212ef96 2460 /* alias CMSIS */
Kojto 112:6f327212ef96 2461 #define SDMMC1_IRQn SDIO_IRQn
Kojto 112:6f327212ef96 2462 #define SDMMC1_IRQHandler SDIO_IRQHandler
Kojto 112:6f327212ef96 2463 #endif
Kojto 112:6f327212ef96 2464
Kojto 112:6f327212ef96 2465 #if defined(STM32F7) || defined(STM32L4)
Kojto 112:6f327212ef96 2466 #define SD_SDIO_DISABLED SD_SDMMC_DISABLED
Kojto 112:6f327212ef96 2467 #define SD_SDIO_FUNCTION_BUSY SD_SDMMC_FUNCTION_BUSY
Kojto 112:6f327212ef96 2468 #define SD_SDIO_FUNCTION_FAILED SD_SDMMC_FUNCTION_FAILED
Kojto 112:6f327212ef96 2469 #define SD_SDIO_UNKNOWN_FUNCTION SD_SDMMC_UNKNOWN_FUNCTION
Kojto 112:6f327212ef96 2470 #define SD_CMD_SDIO_SEN_OP_COND SD_CMD_SDMMC_SEN_OP_COND
Kojto 112:6f327212ef96 2471 #define SD_CMD_SDIO_RW_DIRECT SD_CMD_SDMMC_RW_DIRECT
Kojto 112:6f327212ef96 2472 #define SD_CMD_SDIO_RW_EXTENDED SD_CMD_SDMMC_RW_EXTENDED
Kojto 112:6f327212ef96 2473 #define __HAL_SD_SDIO_ENABLE __HAL_SD_SDMMC_ENABLE
Kojto 112:6f327212ef96 2474 #define __HAL_SD_SDIO_DISABLE __HAL_SD_SDMMC_DISABLE
Kojto 112:6f327212ef96 2475 #define __HAL_SD_SDIO_DMA_ENABLE __HAL_SD_SDMMC_DMA_ENABLE
Kojto 112:6f327212ef96 2476 #define __HAL_SD_SDIO_DMA_DISABL __HAL_SD_SDMMC_DMA_DISABLE
Kojto 112:6f327212ef96 2477 #define __HAL_SD_SDIO_ENABLE_IT __HAL_SD_SDMMC_ENABLE_IT
Kojto 112:6f327212ef96 2478 #define __HAL_SD_SDIO_DISABLE_IT __HAL_SD_SDMMC_DISABLE_IT
Kojto 112:6f327212ef96 2479 #define __HAL_SD_SDIO_GET_FLAG __HAL_SD_SDMMC_GET_FLAG
Kojto 112:6f327212ef96 2480 #define __HAL_SD_SDIO_CLEAR_FLAG __HAL_SD_SDMMC_CLEAR_FLAG
Kojto 112:6f327212ef96 2481 #define __HAL_SD_SDIO_GET_IT __HAL_SD_SDMMC_GET_IT
Kojto 112:6f327212ef96 2482 #define __HAL_SD_SDIO_CLEAR_IT __HAL_SD_SDMMC_CLEAR_IT
Kojto 112:6f327212ef96 2483 #define SDIO_STATIC_FLAGS SDMMC_STATIC_FLAGS
Kojto 112:6f327212ef96 2484 #define SDIO_CMD0TIMEOUT SDMMC_CMD0TIMEOUT
Kojto 112:6f327212ef96 2485 #define SD_SDIO_SEND_IF_COND SD_SDMMC_SEND_IF_COND
Kojto 112:6f327212ef96 2486 /* alias CMSIS for compatibilities */
Kojto 112:6f327212ef96 2487 #define SDIO_IRQn SDMMC1_IRQn
Kojto 112:6f327212ef96 2488 #define SDIO_IRQHandler SDMMC1_IRQHandler
Kojto 112:6f327212ef96 2489 #endif
Kojto 112:6f327212ef96 2490 /**
Kojto 112:6f327212ef96 2491 * @}
Kojto 112:6f327212ef96 2492 */
Kojto 112:6f327212ef96 2493
Kojto 112:6f327212ef96 2494 /** @defgroup HAL_SMARTCARD_Aliased_Macros HAL SMARTCARD Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2495 * @{
Kojto 112:6f327212ef96 2496 */
Kojto 112:6f327212ef96 2497
Kojto 112:6f327212ef96 2498 #define __SMARTCARD_ENABLE_IT __HAL_SMARTCARD_ENABLE_IT
Kojto 112:6f327212ef96 2499 #define __SMARTCARD_DISABLE_IT __HAL_SMARTCARD_DISABLE_IT
Kojto 112:6f327212ef96 2500 #define __SMARTCARD_ENABLE __HAL_SMARTCARD_ENABLE
Kojto 112:6f327212ef96 2501 #define __SMARTCARD_DISABLE __HAL_SMARTCARD_DISABLE
Kojto 112:6f327212ef96 2502 #define __SMARTCARD_DMA_REQUEST_ENABLE __HAL_SMARTCARD_DMA_REQUEST_ENABLE
Kojto 112:6f327212ef96 2503 #define __SMARTCARD_DMA_REQUEST_DISABLE __HAL_SMARTCARD_DMA_REQUEST_DISABLE
Kojto 112:6f327212ef96 2504
Kojto 112:6f327212ef96 2505 #define __HAL_SMARTCARD_GETCLOCKSOURCE SMARTCARD_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2506 #define __SMARTCARD_GETCLOCKSOURCE SMARTCARD_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2507
Kojto 112:6f327212ef96 2508 #define IS_SMARTCARD_ONEBIT_SAMPLING IS_SMARTCARD_ONE_BIT_SAMPLE
Kojto 112:6f327212ef96 2509
Kojto 112:6f327212ef96 2510 /**
Kojto 112:6f327212ef96 2511 * @}
Kojto 112:6f327212ef96 2512 */
Kojto 112:6f327212ef96 2513
Kojto 112:6f327212ef96 2514 /** @defgroup HAL_SMBUS_Aliased_Macros HAL SMBUS Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2515 * @{
Kojto 112:6f327212ef96 2516 */
Kojto 112:6f327212ef96 2517 #define __HAL_SMBUS_RESET_CR1 SMBUS_RESET_CR1
Kojto 112:6f327212ef96 2518 #define __HAL_SMBUS_RESET_CR2 SMBUS_RESET_CR2
Kojto 112:6f327212ef96 2519 #define __HAL_SMBUS_GENERATE_START SMBUS_GENERATE_START
Kojto 112:6f327212ef96 2520 #define __HAL_SMBUS_GET_ADDR_MATCH SMBUS_GET_ADDR_MATCH
Kojto 112:6f327212ef96 2521 #define __HAL_SMBUS_GET_DIR SMBUS_GET_DIR
Kojto 112:6f327212ef96 2522 #define __HAL_SMBUS_GET_STOP_MODE SMBUS_GET_STOP_MODE
Kojto 112:6f327212ef96 2523 #define __HAL_SMBUS_GET_PEC_MODE SMBUS_GET_PEC_MODE
Kojto 112:6f327212ef96 2524 #define __HAL_SMBUS_GET_ALERT_ENABLED SMBUS_GET_ALERT_ENABLED
Kojto 112:6f327212ef96 2525 /**
Kojto 112:6f327212ef96 2526 * @}
Kojto 112:6f327212ef96 2527 */
Kojto 112:6f327212ef96 2528
Kojto 112:6f327212ef96 2529 /** @defgroup HAL_SPI_Aliased_Macros HAL SPI Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2530 * @{
Kojto 112:6f327212ef96 2531 */
Kojto 112:6f327212ef96 2532
Kojto 112:6f327212ef96 2533 #define __HAL_SPI_1LINE_TX SPI_1LINE_TX
Kojto 112:6f327212ef96 2534 #define __HAL_SPI_1LINE_RX SPI_1LINE_RX
Kojto 112:6f327212ef96 2535 #define __HAL_SPI_RESET_CRC SPI_RESET_CRC
Kojto 112:6f327212ef96 2536
Kojto 112:6f327212ef96 2537 /**
Kojto 112:6f327212ef96 2538 * @}
Kojto 112:6f327212ef96 2539 */
Kojto 112:6f327212ef96 2540
Kojto 112:6f327212ef96 2541 /** @defgroup HAL_UART_Aliased_Macros HAL UART Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2542 * @{
Kojto 112:6f327212ef96 2543 */
Kojto 112:6f327212ef96 2544
Kojto 112:6f327212ef96 2545 #define __HAL_UART_GETCLOCKSOURCE UART_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2546 #define __HAL_UART_MASK_COMPUTATION UART_MASK_COMPUTATION
Kojto 112:6f327212ef96 2547 #define __UART_GETCLOCKSOURCE UART_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2548 #define __UART_MASK_COMPUTATION UART_MASK_COMPUTATION
Kojto 112:6f327212ef96 2549
Kojto 112:6f327212ef96 2550 #define IS_UART_WAKEUPMETHODE IS_UART_WAKEUPMETHOD
Kojto 112:6f327212ef96 2551
Kojto 112:6f327212ef96 2552 #define IS_UART_ONEBIT_SAMPLE IS_UART_ONE_BIT_SAMPLE
Kojto 112:6f327212ef96 2553 #define IS_UART_ONEBIT_SAMPLING IS_UART_ONE_BIT_SAMPLE
Kojto 112:6f327212ef96 2554
Kojto 112:6f327212ef96 2555 /**
Kojto 112:6f327212ef96 2556 * @}
Kojto 112:6f327212ef96 2557 */
Kojto 112:6f327212ef96 2558
Kojto 112:6f327212ef96 2559
Kojto 112:6f327212ef96 2560 /** @defgroup HAL_USART_Aliased_Macros HAL USART Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2561 * @{
Kojto 112:6f327212ef96 2562 */
Kojto 112:6f327212ef96 2563
Kojto 112:6f327212ef96 2564 #define __USART_ENABLE_IT __HAL_USART_ENABLE_IT
Kojto 112:6f327212ef96 2565 #define __USART_DISABLE_IT __HAL_USART_DISABLE_IT
Kojto 112:6f327212ef96 2566 #define __USART_ENABLE __HAL_USART_ENABLE
Kojto 112:6f327212ef96 2567 #define __USART_DISABLE __HAL_USART_DISABLE
Kojto 112:6f327212ef96 2568
Kojto 112:6f327212ef96 2569 #define __HAL_USART_GETCLOCKSOURCE USART_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2570 #define __USART_GETCLOCKSOURCE USART_GETCLOCKSOURCE
Kojto 112:6f327212ef96 2571
Kojto 112:6f327212ef96 2572 /**
Kojto 112:6f327212ef96 2573 * @}
Kojto 112:6f327212ef96 2574 */
Kojto 112:6f327212ef96 2575
Kojto 112:6f327212ef96 2576 /** @defgroup HAL_USB_Aliased_Macros HAL USB Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2577 * @{
Kojto 112:6f327212ef96 2578 */
Kojto 112:6f327212ef96 2579 #define USB_EXTI_LINE_WAKEUP USB_WAKEUP_EXTI_LINE
Kojto 112:6f327212ef96 2580
Kojto 112:6f327212ef96 2581 #define USB_FS_EXTI_TRIGGER_RISING_EDGE USB_OTG_FS_WAKEUP_EXTI_RISING_EDGE
Kojto 112:6f327212ef96 2582 #define USB_FS_EXTI_TRIGGER_FALLING_EDGE USB_OTG_FS_WAKEUP_EXTI_FALLING_EDGE
Kojto 112:6f327212ef96 2583 #define USB_FS_EXTI_TRIGGER_BOTH_EDGE USB_OTG_FS_WAKEUP_EXTI_RISING_FALLING_EDGE
Kojto 112:6f327212ef96 2584 #define USB_FS_EXTI_LINE_WAKEUP USB_OTG_FS_WAKEUP_EXTI_LINE
Kojto 112:6f327212ef96 2585
Kojto 112:6f327212ef96 2586 #define USB_HS_EXTI_TRIGGER_RISING_EDGE USB_OTG_HS_WAKEUP_EXTI_RISING_EDGE
Kojto 112:6f327212ef96 2587 #define USB_HS_EXTI_TRIGGER_FALLING_EDGE USB_OTG_HS_WAKEUP_EXTI_FALLING_EDGE
Kojto 112:6f327212ef96 2588 #define USB_HS_EXTI_TRIGGER_BOTH_EDGE USB_OTG_HS_WAKEUP_EXTI_RISING_FALLING_EDGE
Kojto 112:6f327212ef96 2589 #define USB_HS_EXTI_LINE_WAKEUP USB_OTG_HS_WAKEUP_EXTI_LINE
Kojto 112:6f327212ef96 2590
Kojto 112:6f327212ef96 2591 #define __HAL_USB_EXTI_ENABLE_IT __HAL_USB_WAKEUP_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 2592 #define __HAL_USB_EXTI_DISABLE_IT __HAL_USB_WAKEUP_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 2593 #define __HAL_USB_EXTI_GET_FLAG __HAL_USB_WAKEUP_EXTI_GET_FLAG
Kojto 112:6f327212ef96 2594 #define __HAL_USB_EXTI_CLEAR_FLAG __HAL_USB_WAKEUP_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 2595 #define __HAL_USB_EXTI_SET_RISING_EDGE_TRIGGER __HAL_USB_WAKEUP_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 2596 #define __HAL_USB_EXTI_SET_FALLING_EDGE_TRIGGER __HAL_USB_WAKEUP_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 2597 #define __HAL_USB_EXTI_SET_FALLINGRISING_TRIGGER __HAL_USB_WAKEUP_EXTI_ENABLE_RISING_FALLING_EDGE
Kojto 112:6f327212ef96 2598
Kojto 112:6f327212ef96 2599 #define __HAL_USB_FS_EXTI_ENABLE_IT __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 2600 #define __HAL_USB_FS_EXTI_DISABLE_IT __HAL_USB_OTG_FS_WAKEUP_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 2601 #define __HAL_USB_FS_EXTI_GET_FLAG __HAL_USB_OTG_FS_WAKEUP_EXTI_GET_FLAG
Kojto 112:6f327212ef96 2602 #define __HAL_USB_FS_EXTI_CLEAR_FLAG __HAL_USB_OTG_FS_WAKEUP_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 2603 #define __HAL_USB_FS_EXTI_SET_RISING_EGDE_TRIGGER __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 2604 #define __HAL_USB_FS_EXTI_SET_FALLING_EGDE_TRIGGER __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 2605 #define __HAL_USB_FS_EXTI_SET_FALLINGRISING_TRIGGER __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_RISING_FALLING_EDGE
Kojto 112:6f327212ef96 2606 #define __HAL_USB_FS_EXTI_GENERATE_SWIT __HAL_USB_OTG_FS_WAKEUP_EXTI_GENERATE_SWIT
Kojto 112:6f327212ef96 2607
Kojto 112:6f327212ef96 2608 #define __HAL_USB_HS_EXTI_ENABLE_IT __HAL_USB_OTG_HS_WAKEUP_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 2609 #define __HAL_USB_HS_EXTI_DISABLE_IT __HAL_USB_OTG_HS_WAKEUP_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 2610 #define __HAL_USB_HS_EXTI_GET_FLAG __HAL_USB_OTG_HS_WAKEUP_EXTI_GET_FLAG
Kojto 112:6f327212ef96 2611 #define __HAL_USB_HS_EXTI_CLEAR_FLAG __HAL_USB_OTG_HS_WAKEUP_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 2612 #define __HAL_USB_HS_EXTI_SET_RISING_EGDE_TRIGGER __HAL_USB_OTG_HS_WAKEUP_EXTI_ENABLE_RISING_EDGE
Kojto 112:6f327212ef96 2613 #define __HAL_USB_HS_EXTI_SET_FALLING_EGDE_TRIGGER __HAL_USB_OTG_HS_WAKEUP_EXTI_ENABLE_FALLING_EDGE
Kojto 112:6f327212ef96 2614 #define __HAL_USB_HS_EXTI_SET_FALLINGRISING_TRIGGER __HAL_USB_OTG_HS_WAKEUP_EXTI_ENABLE_RISING_FALLING_EDGE
Kojto 112:6f327212ef96 2615 #define __HAL_USB_HS_EXTI_GENERATE_SWIT __HAL_USB_OTG_HS_WAKEUP_EXTI_GENERATE_SWIT
Kojto 112:6f327212ef96 2616
Kojto 112:6f327212ef96 2617 #define HAL_PCD_ActiveRemoteWakeup HAL_PCD_ActivateRemoteWakeup
Kojto 112:6f327212ef96 2618 #define HAL_PCD_DeActiveRemoteWakeup HAL_PCD_DeActivateRemoteWakeup
Kojto 112:6f327212ef96 2619
Kojto 112:6f327212ef96 2620 #define HAL_PCD_SetTxFiFo HAL_PCDEx_SetTxFiFo
Kojto 112:6f327212ef96 2621 #define HAL_PCD_SetRxFiFo HAL_PCDEx_SetRxFiFo
Kojto 112:6f327212ef96 2622 /**
Kojto 112:6f327212ef96 2623 * @}
Kojto 112:6f327212ef96 2624 */
Kojto 112:6f327212ef96 2625
Kojto 112:6f327212ef96 2626 /** @defgroup HAL_TIM_Aliased_Macros HAL TIM Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2627 * @{
Kojto 112:6f327212ef96 2628 */
Kojto 112:6f327212ef96 2629 #define __HAL_TIM_SetICPrescalerValue TIM_SET_ICPRESCALERVALUE
Kojto 112:6f327212ef96 2630 #define __HAL_TIM_ResetICPrescalerValue TIM_RESET_ICPRESCALERVALUE
Kojto 112:6f327212ef96 2631
Kojto 112:6f327212ef96 2632 #define TIM_GET_ITSTATUS __HAL_TIM_GET_IT_SOURCE
Kojto 112:6f327212ef96 2633 #define TIM_GET_CLEAR_IT __HAL_TIM_CLEAR_IT
Kojto 112:6f327212ef96 2634
Kojto 112:6f327212ef96 2635 #define __HAL_TIM_GET_ITSTATUS __HAL_TIM_GET_IT_SOURCE
Kojto 112:6f327212ef96 2636
Kojto 112:6f327212ef96 2637 #define __HAL_TIM_DIRECTION_STATUS __HAL_TIM_IS_TIM_COUNTING_DOWN
Kojto 112:6f327212ef96 2638 #define __HAL_TIM_PRESCALER __HAL_TIM_SET_PRESCALER
Kojto 112:6f327212ef96 2639 #define __HAL_TIM_SetCounter __HAL_TIM_SET_COUNTER
Kojto 112:6f327212ef96 2640 #define __HAL_TIM_GetCounter __HAL_TIM_GET_COUNTER
Kojto 112:6f327212ef96 2641 #define __HAL_TIM_SetAutoreload __HAL_TIM_SET_AUTORELOAD
Kojto 112:6f327212ef96 2642 #define __HAL_TIM_GetAutoreload __HAL_TIM_GET_AUTORELOAD
Kojto 112:6f327212ef96 2643 #define __HAL_TIM_SetClockDivision __HAL_TIM_SET_CLOCKDIVISION
Kojto 112:6f327212ef96 2644 #define __HAL_TIM_GetClockDivision __HAL_TIM_GET_CLOCKDIVISION
Kojto 112:6f327212ef96 2645 #define __HAL_TIM_SetICPrescaler __HAL_TIM_SET_ICPRESCALER
Kojto 112:6f327212ef96 2646 #define __HAL_TIM_GetICPrescaler __HAL_TIM_GET_ICPRESCALER
Kojto 112:6f327212ef96 2647 #define __HAL_TIM_SetCompare __HAL_TIM_SET_COMPARE
Kojto 112:6f327212ef96 2648 #define __HAL_TIM_GetCompare __HAL_TIM_GET_COMPARE
Kojto 112:6f327212ef96 2649
Kojto 112:6f327212ef96 2650 #define TIM_TS_ITR0 ((uint32_t)0x0000)
Kojto 112:6f327212ef96 2651 #define TIM_TS_ITR1 ((uint32_t)0x0010)
Kojto 112:6f327212ef96 2652 #define TIM_TS_ITR2 ((uint32_t)0x0020)
Kojto 112:6f327212ef96 2653 #define TIM_TS_ITR3 ((uint32_t)0x0030)
Kojto 112:6f327212ef96 2654 #define IS_TIM_INTERNAL_TRIGGER_SELECTION(SELECTION) (((SELECTION) == TIM_TS_ITR0) || \
Kojto 112:6f327212ef96 2655 ((SELECTION) == TIM_TS_ITR1) || \
Kojto 112:6f327212ef96 2656 ((SELECTION) == TIM_TS_ITR2) || \
Kojto 112:6f327212ef96 2657 ((SELECTION) == TIM_TS_ITR3))
Kojto 112:6f327212ef96 2658
Kojto 112:6f327212ef96 2659 #define TIM_CHANNEL_1 ((uint32_t)0x0000)
Kojto 112:6f327212ef96 2660 #define TIM_CHANNEL_2 ((uint32_t)0x0004)
Kojto 112:6f327212ef96 2661 #define IS_TIM_PWMI_CHANNELS(CHANNEL) (((CHANNEL) == TIM_CHANNEL_1) || \
Kojto 112:6f327212ef96 2662 ((CHANNEL) == TIM_CHANNEL_2))
Kojto 112:6f327212ef96 2663
Kojto 112:6f327212ef96 2664 #define TIM_OUTPUTNSTATE_DISABLE ((uint32_t)0x0000)
Kojto 112:6f327212ef96 2665 #define TIM_OUTPUTNSTATE_ENABLE (TIM_CCER_CC1NE)
Kojto 112:6f327212ef96 2666
Kojto 112:6f327212ef96 2667 #define IS_TIM_OUTPUTN_STATE(STATE) (((STATE) == TIM_OUTPUTNSTATE_DISABLE) || \
Kojto 112:6f327212ef96 2668 ((STATE) == TIM_OUTPUTNSTATE_ENABLE))
Kojto 112:6f327212ef96 2669
Kojto 112:6f327212ef96 2670 #define TIM_OUTPUTSTATE_DISABLE ((uint32_t)0x0000)
Kojto 112:6f327212ef96 2671 #define TIM_OUTPUTSTATE_ENABLE (TIM_CCER_CC1E)
Kojto 112:6f327212ef96 2672
Kojto 112:6f327212ef96 2673 #define IS_TIM_OUTPUT_STATE(STATE) (((STATE) == TIM_OUTPUTSTATE_DISABLE) || \
Kojto 112:6f327212ef96 2674 ((STATE) == TIM_OUTPUTSTATE_ENABLE))
Kojto 112:6f327212ef96 2675 /**
Kojto 112:6f327212ef96 2676 * @}
Kojto 112:6f327212ef96 2677 */
Kojto 112:6f327212ef96 2678
Kojto 112:6f327212ef96 2679 /** @defgroup HAL_ETH_Aliased_Macros HAL ETH Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2680 * @{
Kojto 112:6f327212ef96 2681 */
Kojto 112:6f327212ef96 2682
Kojto 112:6f327212ef96 2683 #define __HAL_ETH_EXTI_ENABLE_IT __HAL_ETH_WAKEUP_EXTI_ENABLE_IT
Kojto 112:6f327212ef96 2684 #define __HAL_ETH_EXTI_DISABLE_IT __HAL_ETH_WAKEUP_EXTI_DISABLE_IT
Kojto 112:6f327212ef96 2685 #define __HAL_ETH_EXTI_GET_FLAG __HAL_ETH_WAKEUP_EXTI_GET_FLAG
Kojto 112:6f327212ef96 2686 #define __HAL_ETH_EXTI_CLEAR_FLAG __HAL_ETH_WAKEUP_EXTI_CLEAR_FLAG
Kojto 112:6f327212ef96 2687 #define __HAL_ETH_EXTI_SET_RISING_EGDE_TRIGGER __HAL_ETH_WAKEUP_EXTI_ENABLE_RISING_EDGE_TRIGGER
Kojto 112:6f327212ef96 2688 #define __HAL_ETH_EXTI_SET_FALLING_EGDE_TRIGGER __HAL_ETH_WAKEUP_EXTI_ENABLE_FALLING_EDGE_TRIGGER
Kojto 112:6f327212ef96 2689 #define __HAL_ETH_EXTI_SET_FALLINGRISING_TRIGGER __HAL_ETH_WAKEUP_EXTI_ENABLE_FALLINGRISING_TRIGGER
Kojto 112:6f327212ef96 2690
Kojto 112:6f327212ef96 2691 #define ETH_PROMISCIOUSMODE_ENABLE ETH_PROMISCUOUS_MODE_ENABLE
Kojto 112:6f327212ef96 2692 #define ETH_PROMISCIOUSMODE_DISABLE ETH_PROMISCUOUS_MODE_DISABLE
Kojto 112:6f327212ef96 2693 #define IS_ETH_PROMISCIOUS_MODE IS_ETH_PROMISCUOUS_MODE
Kojto 112:6f327212ef96 2694 /**
Kojto 112:6f327212ef96 2695 * @}
Kojto 112:6f327212ef96 2696 */
Kojto 112:6f327212ef96 2697
Kojto 112:6f327212ef96 2698 /** @defgroup HAL_LTDC_Aliased_Macros HAL LTDC Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2699 * @{
Kojto 112:6f327212ef96 2700 */
Kojto 112:6f327212ef96 2701 #define __HAL_LTDC_LAYER LTDC_LAYER
Kojto 112:6f327212ef96 2702 /**
Kojto 112:6f327212ef96 2703 * @}
Kojto 112:6f327212ef96 2704 */
Kojto 112:6f327212ef96 2705
Kojto 112:6f327212ef96 2706 /** @defgroup HAL_SAI_Aliased_Macros HAL SAI Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2707 * @{
Kojto 112:6f327212ef96 2708 */
Kojto 112:6f327212ef96 2709 #define SAI_OUTPUTDRIVE_DISABLED SAI_OUTPUTDRIVE_DISABLE
Kojto 112:6f327212ef96 2710 #define SAI_OUTPUTDRIVE_ENABLED SAI_OUTPUTDRIVE_ENABLE
Kojto 112:6f327212ef96 2711 #define SAI_MASTERDIVIDER_ENABLED SAI_MASTERDIVIDER_ENABLE
Kojto 112:6f327212ef96 2712 #define SAI_MASTERDIVIDER_DISABLED SAI_MASTERDIVIDER_DISABLE
Kojto 112:6f327212ef96 2713 #define SAI_STREOMODE SAI_STEREOMODE
Kojto 112:6f327212ef96 2714 #define SAI_FIFOStatus_Empty SAI_FIFOSTATUS_EMPTY
Kojto 112:6f327212ef96 2715 #define SAI_FIFOStatus_Less1QuarterFull SAI_FIFOSTATUS_LESS1QUARTERFULL
Kojto 112:6f327212ef96 2716 #define SAI_FIFOStatus_1QuarterFull SAI_FIFOSTATUS_1QUARTERFULL
Kojto 112:6f327212ef96 2717 #define SAI_FIFOStatus_HalfFull SAI_FIFOSTATUS_HALFFULL
Kojto 112:6f327212ef96 2718 #define SAI_FIFOStatus_3QuartersFull SAI_FIFOSTATUS_3QUARTERFULL
Kojto 112:6f327212ef96 2719 #define SAI_FIFOStatus_Full SAI_FIFOSTATUS_FULL
Kojto 112:6f327212ef96 2720 #define IS_SAI_BLOCK_MONO_STREO_MODE IS_SAI_BLOCK_MONO_STEREO_MODE
Kojto 112:6f327212ef96 2721
Kojto 112:6f327212ef96 2722 /**
Kojto 112:6f327212ef96 2723 * @}
Kojto 112:6f327212ef96 2724 */
Kojto 112:6f327212ef96 2725
Kojto 112:6f327212ef96 2726
Kojto 112:6f327212ef96 2727 /** @defgroup HAL_PPP_Aliased_Macros HAL PPP Aliased Macros maintained for legacy purpose
Kojto 112:6f327212ef96 2728 * @{
Kojto 112:6f327212ef96 2729 */
Kojto 112:6f327212ef96 2730
Kojto 112:6f327212ef96 2731 /**
Kojto 112:6f327212ef96 2732 * @}
Kojto 112:6f327212ef96 2733 */
Kojto 112:6f327212ef96 2734
Kojto 112:6f327212ef96 2735 #ifdef __cplusplus
Kojto 112:6f327212ef96 2736 }
Kojto 112:6f327212ef96 2737 #endif
Kojto 112:6f327212ef96 2738
Kojto 112:6f327212ef96 2739 #endif /* ___STM32_HAL_LEGACY */
Kojto 112:6f327212ef96 2740
Kojto 112:6f327212ef96 2741 /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/
Kojto 112:6f327212ef96 2742