Fork of the official mbed C/C SDK provides the software platform and libraries to build your applications for RenBED.

Dependents:   1-RenBuggyTimed RenBED_RGB RenBED_RGB_PWM RenBED_RGB

Fork of mbed by mbed official

Committer:
elijahorr
Date:
Thu Apr 14 07:28:54 2016 +0000
Revision:
121:672067c3ada4
Parent:
113:f141b2784e32
.

Who changed what in which revision?

UserRevisionLine numberNew contents of line
Kojto 113:f141b2784e32 1
Kojto 113:f141b2784e32 2 /****************************************************************************************************//**
Kojto 113:f141b2784e32 3 * @file nRF51.h
Kojto 113:f141b2784e32 4 *
Kojto 113:f141b2784e32 5 * @brief CMSIS Cortex-M0 Peripheral Access Layer Header File for
Kojto 113:f141b2784e32 6 * nRF51 from Nordic Semiconductor.
Kojto 113:f141b2784e32 7 *
Kojto 113:f141b2784e32 8 * @version V522
Kojto 113:f141b2784e32 9 * @date 31. October 2014
Kojto 113:f141b2784e32 10 *
Kojto 113:f141b2784e32 11 * @note Generated with SVDConv V2.81d
Kojto 113:f141b2784e32 12 * from CMSIS SVD File 'nRF51.xml' Version 522,
Kojto 113:f141b2784e32 13 *
Kojto 113:f141b2784e32 14 * @par Copyright (c) 2013, Nordic Semiconductor ASA
Kojto 113:f141b2784e32 15 * All rights reserved.
Kojto 113:f141b2784e32 16 *
Kojto 113:f141b2784e32 17 * Redistribution and use in source and binary forms, with or without
Kojto 113:f141b2784e32 18 * modification, are permitted provided that the following conditions are met:
Kojto 113:f141b2784e32 19 *
Kojto 113:f141b2784e32 20 * * Redistributions of source code must retain the above copyright notice, this
Kojto 113:f141b2784e32 21 * list of conditions and the following disclaimer.
Kojto 113:f141b2784e32 22 *
Kojto 113:f141b2784e32 23 * * Redistributions in binary form must reproduce the above copyright notice,
Kojto 113:f141b2784e32 24 * this list of conditions and the following disclaimer in the documentation
Kojto 113:f141b2784e32 25 * and/or other materials provided with the distribution.
Kojto 113:f141b2784e32 26 *
Kojto 113:f141b2784e32 27 * * Neither the name of Nordic Semiconductor ASA nor the names of its
Kojto 113:f141b2784e32 28 * contributors may be used to endorse or promote products derived from
Kojto 113:f141b2784e32 29 * this software without specific prior written permission.
Kojto 113:f141b2784e32 30 *
Kojto 113:f141b2784e32 31 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
Kojto 113:f141b2784e32 32 * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
Kojto 113:f141b2784e32 33 * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
Kojto 113:f141b2784e32 34 * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
Kojto 113:f141b2784e32 35 * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
Kojto 113:f141b2784e32 36 * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
Kojto 113:f141b2784e32 37 * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
Kojto 113:f141b2784e32 38 * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
Kojto 113:f141b2784e32 39 * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
Kojto 113:f141b2784e32 40 * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
Kojto 113:f141b2784e32 41 *
Kojto 113:f141b2784e32 42 *
Kojto 113:f141b2784e32 43 *******************************************************************************************************/
Kojto 113:f141b2784e32 44
Kojto 113:f141b2784e32 45
Kojto 113:f141b2784e32 46
Kojto 113:f141b2784e32 47 /** @addtogroup Nordic Semiconductor
Kojto 113:f141b2784e32 48 * @{
Kojto 113:f141b2784e32 49 */
Kojto 113:f141b2784e32 50
Kojto 113:f141b2784e32 51 /** @addtogroup nRF51
Kojto 113:f141b2784e32 52 * @{
Kojto 113:f141b2784e32 53 */
Kojto 113:f141b2784e32 54
Kojto 113:f141b2784e32 55 #ifndef NRF51_H
Kojto 113:f141b2784e32 56 #define NRF51_H
Kojto 113:f141b2784e32 57
Kojto 113:f141b2784e32 58 #ifdef __cplusplus
Kojto 113:f141b2784e32 59 extern "C" {
Kojto 113:f141b2784e32 60 #endif
Kojto 113:f141b2784e32 61
Kojto 113:f141b2784e32 62
Kojto 113:f141b2784e32 63 /* ------------------------- Interrupt Number Definition ------------------------ */
Kojto 113:f141b2784e32 64
Kojto 113:f141b2784e32 65 typedef enum {
Kojto 113:f141b2784e32 66 /* ------------------- Cortex-M0 Processor Exceptions Numbers ------------------- */
Kojto 113:f141b2784e32 67 Reset_IRQn = -15, /*!< 1 Reset Vector, invoked on Power up and warm reset */
Kojto 113:f141b2784e32 68 NonMaskableInt_IRQn = -14, /*!< 2 Non maskable Interrupt, cannot be stopped or preempted */
Kojto 113:f141b2784e32 69 HardFault_IRQn = -13, /*!< 3 Hard Fault, all classes of Fault */
Kojto 113:f141b2784e32 70 SVCall_IRQn = -5, /*!< 11 System Service Call via SVC instruction */
Kojto 113:f141b2784e32 71 DebugMonitor_IRQn = -4, /*!< 12 Debug Monitor */
Kojto 113:f141b2784e32 72 PendSV_IRQn = -2, /*!< 14 Pendable request for system service */
Kojto 113:f141b2784e32 73 SysTick_IRQn = -1, /*!< 15 System Tick Timer */
Kojto 113:f141b2784e32 74 /* ---------------------- nRF51 Specific Interrupt Numbers ---------------------- */
Kojto 113:f141b2784e32 75 POWER_CLOCK_IRQn = 0, /*!< 0 POWER_CLOCK */
Kojto 113:f141b2784e32 76 RADIO_IRQn = 1, /*!< 1 RADIO */
Kojto 113:f141b2784e32 77 UART0_IRQn = 2, /*!< 2 UART0 */
Kojto 113:f141b2784e32 78 SPI0_TWI0_IRQn = 3, /*!< 3 SPI0_TWI0 */
Kojto 113:f141b2784e32 79 SPI1_TWI1_IRQn = 4, /*!< 4 SPI1_TWI1 */
Kojto 113:f141b2784e32 80 GPIOTE_IRQn = 6, /*!< 6 GPIOTE */
Kojto 113:f141b2784e32 81 ADC_IRQn = 7, /*!< 7 ADC */
Kojto 113:f141b2784e32 82 TIMER0_IRQn = 8, /*!< 8 TIMER0 */
Kojto 113:f141b2784e32 83 TIMER1_IRQn = 9, /*!< 9 TIMER1 */
Kojto 113:f141b2784e32 84 TIMER2_IRQn = 10, /*!< 10 TIMER2 */
Kojto 113:f141b2784e32 85 RTC0_IRQn = 11, /*!< 11 RTC0 */
Kojto 113:f141b2784e32 86 TEMP_IRQn = 12, /*!< 12 TEMP */
Kojto 113:f141b2784e32 87 RNG_IRQn = 13, /*!< 13 RNG */
Kojto 113:f141b2784e32 88 ECB_IRQn = 14, /*!< 14 ECB */
Kojto 113:f141b2784e32 89 CCM_AAR_IRQn = 15, /*!< 15 CCM_AAR */
Kojto 113:f141b2784e32 90 WDT_IRQn = 16, /*!< 16 WDT */
Kojto 113:f141b2784e32 91 RTC1_IRQn = 17, /*!< 17 RTC1 */
Kojto 113:f141b2784e32 92 QDEC_IRQn = 18, /*!< 18 QDEC */
Kojto 113:f141b2784e32 93 LPCOMP_IRQn = 19, /*!< 19 LPCOMP */
Kojto 113:f141b2784e32 94 SWI0_IRQn = 20, /*!< 20 SWI0 */
Kojto 113:f141b2784e32 95 SWI1_IRQn = 21, /*!< 21 SWI1 */
Kojto 113:f141b2784e32 96 SWI2_IRQn = 22, /*!< 22 SWI2 */
Kojto 113:f141b2784e32 97 SWI3_IRQn = 23, /*!< 23 SWI3 */
Kojto 113:f141b2784e32 98 SWI4_IRQn = 24, /*!< 24 SWI4 */
Kojto 113:f141b2784e32 99 SWI5_IRQn = 25 /*!< 25 SWI5 */
Kojto 113:f141b2784e32 100 } IRQn_Type;
Kojto 113:f141b2784e32 101
Kojto 113:f141b2784e32 102
Kojto 113:f141b2784e32 103 /** @addtogroup Configuration_of_CMSIS
Kojto 113:f141b2784e32 104 * @{
Kojto 113:f141b2784e32 105 */
Kojto 113:f141b2784e32 106
Kojto 113:f141b2784e32 107
Kojto 113:f141b2784e32 108 /* ================================================================================ */
Kojto 113:f141b2784e32 109 /* ================ Processor and Core Peripheral Section ================ */
Kojto 113:f141b2784e32 110 /* ================================================================================ */
Kojto 113:f141b2784e32 111
Kojto 113:f141b2784e32 112 /* ----------------Configuration of the Cortex-M0 Processor and Core Peripherals---------------- */
Kojto 113:f141b2784e32 113 #define __CM0_REV 0x0301 /*!< Cortex-M0 Core Revision */
Kojto 113:f141b2784e32 114 #define __MPU_PRESENT 0 /*!< MPU present or not */
Kojto 113:f141b2784e32 115 #define __NVIC_PRIO_BITS 2 /*!< Number of Bits used for Priority Levels */
Kojto 113:f141b2784e32 116 #define __Vendor_SysTickConfig 0 /*!< Set to 1 if different SysTick Config is used */
Kojto 113:f141b2784e32 117 /** @} */ /* End of group Configuration_of_CMSIS */
Kojto 113:f141b2784e32 118
Kojto 113:f141b2784e32 119 #include "core_cm0.h" /*!< Cortex-M0 processor and core peripherals */
Kojto 113:f141b2784e32 120 #include "system_nrf51.h" /*!< nRF51 System */
Kojto 113:f141b2784e32 121
Kojto 113:f141b2784e32 122 /* ================================================================================ */
Kojto 113:f141b2784e32 123 /* ================ Device Specific Peripheral Section ================ */
Kojto 113:f141b2784e32 124 /* ================================================================================ */
Kojto 113:f141b2784e32 125
Kojto 113:f141b2784e32 126
Kojto 113:f141b2784e32 127 /** @addtogroup Device_Peripheral_Registers
Kojto 113:f141b2784e32 128 * @{
Kojto 113:f141b2784e32 129 */
Kojto 113:f141b2784e32 130
Kojto 113:f141b2784e32 131
Kojto 113:f141b2784e32 132 /* ------------------- Start of section using anonymous unions ------------------ */
Kojto 113:f141b2784e32 133 #if defined(__CC_ARM)
Kojto 113:f141b2784e32 134 #pragma push
Kojto 113:f141b2784e32 135 #pragma anon_unions
Kojto 113:f141b2784e32 136 #elif defined(__ICCARM__)
Kojto 113:f141b2784e32 137 #pragma language=extended
Kojto 113:f141b2784e32 138 #elif defined(__GNUC__)
Kojto 113:f141b2784e32 139 /* anonymous unions are enabled by default */
Kojto 113:f141b2784e32 140 #elif defined(__TMS470__)
Kojto 113:f141b2784e32 141 /* anonymous unions are enabled by default */
Kojto 113:f141b2784e32 142 #elif defined(__TASKING__)
Kojto 113:f141b2784e32 143 #pragma warning 586
Kojto 113:f141b2784e32 144 #else
Kojto 113:f141b2784e32 145 #warning Not supported compiler type
Kojto 113:f141b2784e32 146 #endif
Kojto 113:f141b2784e32 147
Kojto 113:f141b2784e32 148
Kojto 113:f141b2784e32 149 typedef struct {
Kojto 113:f141b2784e32 150 __IO uint32_t CPU0; /*!< Configurable priority configuration register for CPU0. */
Kojto 113:f141b2784e32 151 __IO uint32_t SPIS1; /*!< Configurable priority configuration register for SPIS1. */
Kojto 113:f141b2784e32 152 __IO uint32_t RADIO; /*!< Configurable priority configuration register for RADIO. */
Kojto 113:f141b2784e32 153 __IO uint32_t ECB; /*!< Configurable priority configuration register for ECB. */
Kojto 113:f141b2784e32 154 __IO uint32_t CCM; /*!< Configurable priority configuration register for CCM. */
Kojto 113:f141b2784e32 155 __IO uint32_t AAR; /*!< Configurable priority configuration register for AAR. */
Kojto 113:f141b2784e32 156 } AMLI_RAMPRI_Type;
Kojto 113:f141b2784e32 157
Kojto 113:f141b2784e32 158 typedef struct {
Kojto 113:f141b2784e32 159 __IO uint32_t SCK; /*!< Pin select for SCK. */
Kojto 113:f141b2784e32 160 __IO uint32_t MOSI; /*!< Pin select for MOSI. */
Kojto 113:f141b2784e32 161 __IO uint32_t MISO; /*!< Pin select for MISO. */
Kojto 113:f141b2784e32 162 } SPIM_PSEL_Type;
Kojto 113:f141b2784e32 163
Kojto 113:f141b2784e32 164 typedef struct {
Kojto 113:f141b2784e32 165 __IO uint32_t PTR; /*!< Data pointer. */
Kojto 113:f141b2784e32 166 __IO uint32_t MAXCNT; /*!< Maximum number of buffer bytes to receive. */
Kojto 113:f141b2784e32 167 __I uint32_t AMOUNT; /*!< Number of bytes received in the last transaction. */
Kojto 113:f141b2784e32 168 } SPIM_RXD_Type;
Kojto 113:f141b2784e32 169
Kojto 113:f141b2784e32 170 typedef struct {
Kojto 113:f141b2784e32 171 __IO uint32_t PTR; /*!< Data pointer. */
Kojto 113:f141b2784e32 172 __IO uint32_t MAXCNT; /*!< Maximum number of buffer bytes to send. */
Kojto 113:f141b2784e32 173 __I uint32_t AMOUNT; /*!< Number of bytes sent in the last transaction. */
Kojto 113:f141b2784e32 174 } SPIM_TXD_Type;
Kojto 113:f141b2784e32 175
Kojto 113:f141b2784e32 176 typedef struct {
Kojto 113:f141b2784e32 177 __O uint32_t EN; /*!< Enable channel group. */
Kojto 113:f141b2784e32 178 __O uint32_t DIS; /*!< Disable channel group. */
Kojto 113:f141b2784e32 179 } PPI_TASKS_CHG_Type;
Kojto 113:f141b2784e32 180
Kojto 113:f141b2784e32 181 typedef struct {
Kojto 113:f141b2784e32 182 __IO uint32_t EEP; /*!< Channel event end-point. */
Kojto 113:f141b2784e32 183 __IO uint32_t TEP; /*!< Channel task end-point. */
Kojto 113:f141b2784e32 184 } PPI_CH_Type;
Kojto 113:f141b2784e32 185
Kojto 113:f141b2784e32 186 typedef struct {
Kojto 113:f141b2784e32 187 __I uint32_t PART; /*!< Part code */
Kojto 113:f141b2784e32 188 __I uint32_t VARIANT; /*!< Part variant */
Kojto 113:f141b2784e32 189 __I uint32_t PACKAGE; /*!< Package option */
Kojto 113:f141b2784e32 190 __I uint32_t RAM; /*!< RAM variant */
Kojto 113:f141b2784e32 191 __I uint32_t FLASH; /*!< Flash variant */
Kojto 113:f141b2784e32 192 __I uint32_t RESERVED[3]; /*!< Reserved */
Kojto 113:f141b2784e32 193 } FICR_INFO_Type;
Kojto 113:f141b2784e32 194
Kojto 113:f141b2784e32 195
Kojto 113:f141b2784e32 196 /* ================================================================================ */
Kojto 113:f141b2784e32 197 /* ================ POWER ================ */
Kojto 113:f141b2784e32 198 /* ================================================================================ */
Kojto 113:f141b2784e32 199
Kojto 113:f141b2784e32 200
Kojto 113:f141b2784e32 201 /**
Kojto 113:f141b2784e32 202 * @brief Power Control. (POWER)
Kojto 113:f141b2784e32 203 */
Kojto 113:f141b2784e32 204
Kojto 113:f141b2784e32 205 typedef struct { /*!< POWER Structure */
Kojto 113:f141b2784e32 206 __I uint32_t RESERVED0[30];
Kojto 113:f141b2784e32 207 __O uint32_t TASKS_CONSTLAT; /*!< Enable constant latency mode. */
Kojto 113:f141b2784e32 208 __O uint32_t TASKS_LOWPWR; /*!< Enable low power mode (variable latency). */
Kojto 113:f141b2784e32 209 __I uint32_t RESERVED1[34];
Kojto 113:f141b2784e32 210 __IO uint32_t EVENTS_POFWARN; /*!< Power failure warning. */
Kojto 113:f141b2784e32 211 __I uint32_t RESERVED2[126];
Kojto 113:f141b2784e32 212 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 213 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 214 __I uint32_t RESERVED3[61];
Kojto 113:f141b2784e32 215 __IO uint32_t RESETREAS; /*!< Reset reason. */
Kojto 113:f141b2784e32 216 __I uint32_t RESERVED4[9];
Kojto 113:f141b2784e32 217 __I uint32_t RAMSTATUS; /*!< Ram status register. */
Kojto 113:f141b2784e32 218 __I uint32_t RESERVED5[53];
Kojto 113:f141b2784e32 219 __O uint32_t SYSTEMOFF; /*!< System off register. */
Kojto 113:f141b2784e32 220 __I uint32_t RESERVED6[3];
Kojto 113:f141b2784e32 221 __IO uint32_t POFCON; /*!< Power failure configuration. */
Kojto 113:f141b2784e32 222 __I uint32_t RESERVED7[2];
Kojto 113:f141b2784e32 223 __IO uint32_t GPREGRET; /*!< General purpose retention register. This register is a retained
Kojto 113:f141b2784e32 224 register. */
Kojto 113:f141b2784e32 225 __I uint32_t RESERVED8;
Kojto 113:f141b2784e32 226 __IO uint32_t RAMON; /*!< Ram on/off. */
Kojto 113:f141b2784e32 227 __I uint32_t RESERVED9[7];
Kojto 113:f141b2784e32 228 __IO uint32_t RESET; /*!< Pin reset functionality configuration register. This register
Kojto 113:f141b2784e32 229 is a retained register. */
Kojto 113:f141b2784e32 230 __I uint32_t RESERVED10[3];
Kojto 113:f141b2784e32 231 __IO uint32_t RAMONB; /*!< Ram on/off. */
Kojto 113:f141b2784e32 232 __I uint32_t RESERVED11[8];
Kojto 113:f141b2784e32 233 __IO uint32_t DCDCEN; /*!< DCDC converter enable configuration register. */
Kojto 113:f141b2784e32 234 __I uint32_t RESERVED12[291];
Kojto 113:f141b2784e32 235 __IO uint32_t DCDCFORCE; /*!< DCDC power-up force register. */
Kojto 113:f141b2784e32 236 } NRF_POWER_Type;
Kojto 113:f141b2784e32 237
Kojto 113:f141b2784e32 238
Kojto 113:f141b2784e32 239 /* ================================================================================ */
Kojto 113:f141b2784e32 240 /* ================ CLOCK ================ */
Kojto 113:f141b2784e32 241 /* ================================================================================ */
Kojto 113:f141b2784e32 242
Kojto 113:f141b2784e32 243
Kojto 113:f141b2784e32 244 /**
Kojto 113:f141b2784e32 245 * @brief Clock control. (CLOCK)
Kojto 113:f141b2784e32 246 */
Kojto 113:f141b2784e32 247
Kojto 113:f141b2784e32 248 typedef struct { /*!< CLOCK Structure */
Kojto 113:f141b2784e32 249 __O uint32_t TASKS_HFCLKSTART; /*!< Start HFCLK clock source. */
Kojto 113:f141b2784e32 250 __O uint32_t TASKS_HFCLKSTOP; /*!< Stop HFCLK clock source. */
Kojto 113:f141b2784e32 251 __O uint32_t TASKS_LFCLKSTART; /*!< Start LFCLK clock source. */
Kojto 113:f141b2784e32 252 __O uint32_t TASKS_LFCLKSTOP; /*!< Stop LFCLK clock source. */
Kojto 113:f141b2784e32 253 __O uint32_t TASKS_CAL; /*!< Start calibration of LFCLK RC oscillator. */
Kojto 113:f141b2784e32 254 __O uint32_t TASKS_CTSTART; /*!< Start calibration timer. */
Kojto 113:f141b2784e32 255 __O uint32_t TASKS_CTSTOP; /*!< Stop calibration timer. */
Kojto 113:f141b2784e32 256 __I uint32_t RESERVED0[57];
Kojto 113:f141b2784e32 257 __IO uint32_t EVENTS_HFCLKSTARTED; /*!< HFCLK oscillator started. */
Kojto 113:f141b2784e32 258 __IO uint32_t EVENTS_LFCLKSTARTED; /*!< LFCLK oscillator started. */
Kojto 113:f141b2784e32 259 __I uint32_t RESERVED1;
Kojto 113:f141b2784e32 260 __IO uint32_t EVENTS_DONE; /*!< Calibration of LFCLK RC oscillator completed. */
Kojto 113:f141b2784e32 261 __IO uint32_t EVENTS_CTTO; /*!< Calibration timer timeout. */
Kojto 113:f141b2784e32 262 __I uint32_t RESERVED2[124];
Kojto 113:f141b2784e32 263 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 264 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 265 __I uint32_t RESERVED3[63];
Kojto 113:f141b2784e32 266 __I uint32_t HFCLKRUN; /*!< Task HFCLKSTART trigger status. */
Kojto 113:f141b2784e32 267 __I uint32_t HFCLKSTAT; /*!< High frequency clock status. */
Kojto 113:f141b2784e32 268 __I uint32_t RESERVED4;
Kojto 113:f141b2784e32 269 __I uint32_t LFCLKRUN; /*!< Task LFCLKSTART triggered status. */
Kojto 113:f141b2784e32 270 __I uint32_t LFCLKSTAT; /*!< Low frequency clock status. */
Kojto 113:f141b2784e32 271 __I uint32_t LFCLKSRCCOPY; /*!< Clock source for the LFCLK clock, set when task LKCLKSTART is
Kojto 113:f141b2784e32 272 triggered. */
Kojto 113:f141b2784e32 273 __I uint32_t RESERVED5[62];
Kojto 113:f141b2784e32 274 __IO uint32_t LFCLKSRC; /*!< Clock source for the LFCLK clock. */
Kojto 113:f141b2784e32 275 __I uint32_t RESERVED6[7];
Kojto 113:f141b2784e32 276 __IO uint32_t CTIV; /*!< Calibration timer interval. */
Kojto 113:f141b2784e32 277 __I uint32_t RESERVED7[5];
Kojto 113:f141b2784e32 278 __IO uint32_t XTALFREQ; /*!< Crystal frequency. */
Kojto 113:f141b2784e32 279 } NRF_CLOCK_Type;
Kojto 113:f141b2784e32 280
Kojto 113:f141b2784e32 281
Kojto 113:f141b2784e32 282 /* ================================================================================ */
Kojto 113:f141b2784e32 283 /* ================ MPU ================ */
Kojto 113:f141b2784e32 284 /* ================================================================================ */
Kojto 113:f141b2784e32 285
Kojto 113:f141b2784e32 286
Kojto 113:f141b2784e32 287 /**
Kojto 113:f141b2784e32 288 * @brief Memory Protection Unit. (MPU)
Kojto 113:f141b2784e32 289 */
Kojto 113:f141b2784e32 290
Kojto 113:f141b2784e32 291 typedef struct { /*!< MPU Structure */
Kojto 113:f141b2784e32 292 __I uint32_t RESERVED0[330];
Kojto 113:f141b2784e32 293 __IO uint32_t PERR0; /*!< Configuration of peripherals in mpu regions. */
Kojto 113:f141b2784e32 294 __IO uint32_t RLENR0; /*!< Length of RAM region 0. */
Kojto 113:f141b2784e32 295 __I uint32_t RESERVED1[52];
Kojto 113:f141b2784e32 296 __IO uint32_t PROTENSET0; /*!< Erase and write protection bit enable set register. */
Kojto 113:f141b2784e32 297 __IO uint32_t PROTENSET1; /*!< Erase and write protection bit enable set register. */
Kojto 113:f141b2784e32 298 __IO uint32_t DISABLEINDEBUG; /*!< Disable erase and write protection mechanism in debug mode. */
Kojto 113:f141b2784e32 299 __IO uint32_t PROTBLOCKSIZE; /*!< Erase and write protection block size. */
Kojto 113:f141b2784e32 300 } NRF_MPU_Type;
Kojto 113:f141b2784e32 301
Kojto 113:f141b2784e32 302
Kojto 113:f141b2784e32 303 /* ================================================================================ */
Kojto 113:f141b2784e32 304 /* ================ PU ================ */
Kojto 113:f141b2784e32 305 /* ================================================================================ */
Kojto 113:f141b2784e32 306
Kojto 113:f141b2784e32 307
Kojto 113:f141b2784e32 308 /**
Kojto 113:f141b2784e32 309 * @brief Patch unit. (PU)
Kojto 113:f141b2784e32 310 */
Kojto 113:f141b2784e32 311
Kojto 113:f141b2784e32 312 typedef struct { /*!< PU Structure */
Kojto 113:f141b2784e32 313 __I uint32_t RESERVED0[448];
Kojto 113:f141b2784e32 314 __IO uint32_t REPLACEADDR[8]; /*!< Address of first instruction to replace. */
Kojto 113:f141b2784e32 315 __I uint32_t RESERVED1[24];
Kojto 113:f141b2784e32 316 __IO uint32_t PATCHADDR[8]; /*!< Relative address of patch instructions. */
Kojto 113:f141b2784e32 317 __I uint32_t RESERVED2[24];
Kojto 113:f141b2784e32 318 __IO uint32_t PATCHEN; /*!< Patch enable register. */
Kojto 113:f141b2784e32 319 __IO uint32_t PATCHENSET; /*!< Patch enable register. */
Kojto 113:f141b2784e32 320 __IO uint32_t PATCHENCLR; /*!< Patch disable register. */
Kojto 113:f141b2784e32 321 } NRF_PU_Type;
Kojto 113:f141b2784e32 322
Kojto 113:f141b2784e32 323
Kojto 113:f141b2784e32 324 /* ================================================================================ */
Kojto 113:f141b2784e32 325 /* ================ AMLI ================ */
Kojto 113:f141b2784e32 326 /* ================================================================================ */
Kojto 113:f141b2784e32 327
Kojto 113:f141b2784e32 328
Kojto 113:f141b2784e32 329 /**
Kojto 113:f141b2784e32 330 * @brief AHB Multi-Layer Interface. (AMLI)
Kojto 113:f141b2784e32 331 */
Kojto 113:f141b2784e32 332
Kojto 113:f141b2784e32 333 typedef struct { /*!< AMLI Structure */
Kojto 113:f141b2784e32 334 __I uint32_t RESERVED0[896];
Kojto 113:f141b2784e32 335 AMLI_RAMPRI_Type RAMPRI; /*!< RAM configurable priority configuration structure. */
Kojto 113:f141b2784e32 336 } NRF_AMLI_Type;
Kojto 113:f141b2784e32 337
Kojto 113:f141b2784e32 338
Kojto 113:f141b2784e32 339 /* ================================================================================ */
Kojto 113:f141b2784e32 340 /* ================ RADIO ================ */
Kojto 113:f141b2784e32 341 /* ================================================================================ */
Kojto 113:f141b2784e32 342
Kojto 113:f141b2784e32 343
Kojto 113:f141b2784e32 344 /**
Kojto 113:f141b2784e32 345 * @brief The radio. (RADIO)
Kojto 113:f141b2784e32 346 */
Kojto 113:f141b2784e32 347
Kojto 113:f141b2784e32 348 typedef struct { /*!< RADIO Structure */
Kojto 113:f141b2784e32 349 __O uint32_t TASKS_TXEN; /*!< Enable radio in TX mode. */
Kojto 113:f141b2784e32 350 __O uint32_t TASKS_RXEN; /*!< Enable radio in RX mode. */
Kojto 113:f141b2784e32 351 __O uint32_t TASKS_START; /*!< Start radio. */
Kojto 113:f141b2784e32 352 __O uint32_t TASKS_STOP; /*!< Stop radio. */
Kojto 113:f141b2784e32 353 __O uint32_t TASKS_DISABLE; /*!< Disable radio. */
Kojto 113:f141b2784e32 354 __O uint32_t TASKS_RSSISTART; /*!< Start the RSSI and take one sample of the receive signal strength. */
Kojto 113:f141b2784e32 355 __O uint32_t TASKS_RSSISTOP; /*!< Stop the RSSI measurement. */
Kojto 113:f141b2784e32 356 __O uint32_t TASKS_BCSTART; /*!< Start the bit counter. */
Kojto 113:f141b2784e32 357 __O uint32_t TASKS_BCSTOP; /*!< Stop the bit counter. */
Kojto 113:f141b2784e32 358 __I uint32_t RESERVED0[55];
Kojto 113:f141b2784e32 359 __IO uint32_t EVENTS_READY; /*!< Ready event. */
Kojto 113:f141b2784e32 360 __IO uint32_t EVENTS_ADDRESS; /*!< Address event. */
Kojto 113:f141b2784e32 361 __IO uint32_t EVENTS_PAYLOAD; /*!< Payload event. */
Kojto 113:f141b2784e32 362 __IO uint32_t EVENTS_END; /*!< End event. */
Kojto 113:f141b2784e32 363 __IO uint32_t EVENTS_DISABLED; /*!< Disable event. */
Kojto 113:f141b2784e32 364 __IO uint32_t EVENTS_DEVMATCH; /*!< A device address match occurred on the last received packet. */
Kojto 113:f141b2784e32 365 __IO uint32_t EVENTS_DEVMISS; /*!< No device address match occurred on the last received packet. */
Kojto 113:f141b2784e32 366 __IO uint32_t EVENTS_RSSIEND; /*!< Sampling of the receive signal strength complete. A new RSSI
Kojto 113:f141b2784e32 367 sample is ready for readout at the RSSISAMPLE register. */
Kojto 113:f141b2784e32 368 __I uint32_t RESERVED1[2];
Kojto 113:f141b2784e32 369 __IO uint32_t EVENTS_BCMATCH; /*!< Bit counter reached bit count value specified in BC register. */
Kojto 113:f141b2784e32 370 __I uint32_t RESERVED2[53];
Kojto 113:f141b2784e32 371 __IO uint32_t SHORTS; /*!< Shortcuts for the radio. */
Kojto 113:f141b2784e32 372 __I uint32_t RESERVED3[64];
Kojto 113:f141b2784e32 373 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 374 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 375 __I uint32_t RESERVED4[61];
Kojto 113:f141b2784e32 376 __I uint32_t CRCSTATUS; /*!< CRC status of received packet. */
Kojto 113:f141b2784e32 377 __I uint32_t CD; /*!< Carrier detect. */
Kojto 113:f141b2784e32 378 __I uint32_t RXMATCH; /*!< Received address. */
Kojto 113:f141b2784e32 379 __I uint32_t RXCRC; /*!< Received CRC. */
Kojto 113:f141b2784e32 380 __I uint32_t DAI; /*!< Device address match index. */
Kojto 113:f141b2784e32 381 __I uint32_t RESERVED5[60];
Kojto 113:f141b2784e32 382 __IO uint32_t PACKETPTR; /*!< Packet pointer. Decision point: START task. */
Kojto 113:f141b2784e32 383 __IO uint32_t FREQUENCY; /*!< Frequency. */
Kojto 113:f141b2784e32 384 __IO uint32_t TXPOWER; /*!< Output power. */
Kojto 113:f141b2784e32 385 __IO uint32_t MODE; /*!< Data rate and modulation. */
Kojto 113:f141b2784e32 386 __IO uint32_t PCNF0; /*!< Packet configuration 0. */
Kojto 113:f141b2784e32 387 __IO uint32_t PCNF1; /*!< Packet configuration 1. */
Kojto 113:f141b2784e32 388 __IO uint32_t BASE0; /*!< Radio base address 0. Decision point: START task. */
Kojto 113:f141b2784e32 389 __IO uint32_t BASE1; /*!< Radio base address 1. Decision point: START task. */
Kojto 113:f141b2784e32 390 __IO uint32_t PREFIX0; /*!< Prefixes bytes for logical addresses 0 to 3. */
Kojto 113:f141b2784e32 391 __IO uint32_t PREFIX1; /*!< Prefixes bytes for logical addresses 4 to 7. */
Kojto 113:f141b2784e32 392 __IO uint32_t TXADDRESS; /*!< Transmit address select. */
Kojto 113:f141b2784e32 393 __IO uint32_t RXADDRESSES; /*!< Receive address select. */
Kojto 113:f141b2784e32 394 __IO uint32_t CRCCNF; /*!< CRC configuration. */
Kojto 113:f141b2784e32 395 __IO uint32_t CRCPOLY; /*!< CRC polynomial. */
Kojto 113:f141b2784e32 396 __IO uint32_t CRCINIT; /*!< CRC initial value. */
Kojto 113:f141b2784e32 397 __IO uint32_t TEST; /*!< Test features enable register. */
Kojto 113:f141b2784e32 398 __IO uint32_t TIFS; /*!< Inter Frame Spacing in microseconds. */
Kojto 113:f141b2784e32 399 __I uint32_t RSSISAMPLE; /*!< RSSI sample. */
Kojto 113:f141b2784e32 400 __I uint32_t RESERVED6;
Kojto 113:f141b2784e32 401 __I uint32_t STATE; /*!< Current radio state. */
Kojto 113:f141b2784e32 402 __IO uint32_t DATAWHITEIV; /*!< Data whitening initial value. */
Kojto 113:f141b2784e32 403 __I uint32_t RESERVED7[2];
Kojto 113:f141b2784e32 404 __IO uint32_t BCC; /*!< Bit counter compare. */
Kojto 113:f141b2784e32 405 __I uint32_t RESERVED8[39];
Kojto 113:f141b2784e32 406 __IO uint32_t DAB[8]; /*!< Device address base segment. */
Kojto 113:f141b2784e32 407 __IO uint32_t DAP[8]; /*!< Device address prefix. */
Kojto 113:f141b2784e32 408 __IO uint32_t DACNF; /*!< Device address match configuration. */
Kojto 113:f141b2784e32 409 __I uint32_t RESERVED9[56];
Kojto 113:f141b2784e32 410 __IO uint32_t OVERRIDE0; /*!< Trim value override register 0. */
Kojto 113:f141b2784e32 411 __IO uint32_t OVERRIDE1; /*!< Trim value override register 1. */
Kojto 113:f141b2784e32 412 __IO uint32_t OVERRIDE2; /*!< Trim value override register 2. */
Kojto 113:f141b2784e32 413 __IO uint32_t OVERRIDE3; /*!< Trim value override register 3. */
Kojto 113:f141b2784e32 414 __IO uint32_t OVERRIDE4; /*!< Trim value override register 4. */
Kojto 113:f141b2784e32 415 __I uint32_t RESERVED10[561];
Kojto 113:f141b2784e32 416 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 417 } NRF_RADIO_Type;
Kojto 113:f141b2784e32 418
Kojto 113:f141b2784e32 419
Kojto 113:f141b2784e32 420 /* ================================================================================ */
Kojto 113:f141b2784e32 421 /* ================ UART ================ */
Kojto 113:f141b2784e32 422 /* ================================================================================ */
Kojto 113:f141b2784e32 423
Kojto 113:f141b2784e32 424
Kojto 113:f141b2784e32 425 /**
Kojto 113:f141b2784e32 426 * @brief Universal Asynchronous Receiver/Transmitter. (UART)
Kojto 113:f141b2784e32 427 */
Kojto 113:f141b2784e32 428
Kojto 113:f141b2784e32 429 typedef struct { /*!< UART Structure */
Kojto 113:f141b2784e32 430 __O uint32_t TASKS_STARTRX; /*!< Start UART receiver. */
Kojto 113:f141b2784e32 431 __O uint32_t TASKS_STOPRX; /*!< Stop UART receiver. */
Kojto 113:f141b2784e32 432 __O uint32_t TASKS_STARTTX; /*!< Start UART transmitter. */
Kojto 113:f141b2784e32 433 __O uint32_t TASKS_STOPTX; /*!< Stop UART transmitter. */
Kojto 113:f141b2784e32 434 __I uint32_t RESERVED0[3];
Kojto 113:f141b2784e32 435 __O uint32_t TASKS_SUSPEND; /*!< Suspend UART. */
Kojto 113:f141b2784e32 436 __I uint32_t RESERVED1[56];
Kojto 113:f141b2784e32 437 __IO uint32_t EVENTS_CTS; /*!< CTS activated. */
Kojto 113:f141b2784e32 438 __IO uint32_t EVENTS_NCTS; /*!< CTS deactivated. */
Kojto 113:f141b2784e32 439 __IO uint32_t EVENTS_RXDRDY; /*!< Data received in RXD. */
Kojto 113:f141b2784e32 440 __I uint32_t RESERVED2[4];
Kojto 113:f141b2784e32 441 __IO uint32_t EVENTS_TXDRDY; /*!< Data sent from TXD. */
Kojto 113:f141b2784e32 442 __I uint32_t RESERVED3;
Kojto 113:f141b2784e32 443 __IO uint32_t EVENTS_ERROR; /*!< Error detected. */
Kojto 113:f141b2784e32 444 __I uint32_t RESERVED4[7];
Kojto 113:f141b2784e32 445 __IO uint32_t EVENTS_RXTO; /*!< Receiver timeout. */
Kojto 113:f141b2784e32 446 __I uint32_t RESERVED5[46];
Kojto 113:f141b2784e32 447 __IO uint32_t SHORTS; /*!< Shortcuts for UART. */
Kojto 113:f141b2784e32 448 __I uint32_t RESERVED6[64];
Kojto 113:f141b2784e32 449 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 450 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 451 __I uint32_t RESERVED7[93];
Kojto 113:f141b2784e32 452 __IO uint32_t ERRORSRC; /*!< Error source. Write error field to 1 to clear error. */
Kojto 113:f141b2784e32 453 __I uint32_t RESERVED8[31];
Kojto 113:f141b2784e32 454 __IO uint32_t ENABLE; /*!< Enable UART and acquire IOs. */
Kojto 113:f141b2784e32 455 __I uint32_t RESERVED9;
Kojto 113:f141b2784e32 456 __IO uint32_t PSELRTS; /*!< Pin select for RTS. */
Kojto 113:f141b2784e32 457 __IO uint32_t PSELTXD; /*!< Pin select for TXD. */
Kojto 113:f141b2784e32 458 __IO uint32_t PSELCTS; /*!< Pin select for CTS. */
Kojto 113:f141b2784e32 459 __IO uint32_t PSELRXD; /*!< Pin select for RXD. */
Kojto 113:f141b2784e32 460 __I uint32_t RXD; /*!< RXD register. On read action the buffer pointer is displaced.
Kojto 113:f141b2784e32 461 Once read the character is consumed. If read when no character
Kojto 113:f141b2784e32 462 available, the UART will stop working. */
Kojto 113:f141b2784e32 463 __O uint32_t TXD; /*!< TXD register. */
Kojto 113:f141b2784e32 464 __I uint32_t RESERVED10;
Kojto 113:f141b2784e32 465 __IO uint32_t BAUDRATE; /*!< UART Baudrate. */
Kojto 113:f141b2784e32 466 __I uint32_t RESERVED11[17];
Kojto 113:f141b2784e32 467 __IO uint32_t CONFIG; /*!< Configuration of parity and hardware flow control register. */
Kojto 113:f141b2784e32 468 __I uint32_t RESERVED12[675];
Kojto 113:f141b2784e32 469 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 470 } NRF_UART_Type;
Kojto 113:f141b2784e32 471
Kojto 113:f141b2784e32 472
Kojto 113:f141b2784e32 473 /* ================================================================================ */
Kojto 113:f141b2784e32 474 /* ================ SPI ================ */
Kojto 113:f141b2784e32 475 /* ================================================================================ */
Kojto 113:f141b2784e32 476
Kojto 113:f141b2784e32 477
Kojto 113:f141b2784e32 478 /**
Kojto 113:f141b2784e32 479 * @brief SPI master 0. (SPI)
Kojto 113:f141b2784e32 480 */
Kojto 113:f141b2784e32 481
Kojto 113:f141b2784e32 482 typedef struct { /*!< SPI Structure */
Kojto 113:f141b2784e32 483 __I uint32_t RESERVED0[66];
Kojto 113:f141b2784e32 484 __IO uint32_t EVENTS_READY; /*!< TXD byte sent and RXD byte received. */
Kojto 113:f141b2784e32 485 __I uint32_t RESERVED1[126];
Kojto 113:f141b2784e32 486 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 487 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 488 __I uint32_t RESERVED2[125];
Kojto 113:f141b2784e32 489 __IO uint32_t ENABLE; /*!< Enable SPI. */
Kojto 113:f141b2784e32 490 __I uint32_t RESERVED3;
Kojto 113:f141b2784e32 491 __IO uint32_t PSELSCK; /*!< Pin select for SCK. */
Kojto 113:f141b2784e32 492 __IO uint32_t PSELMOSI; /*!< Pin select for MOSI. */
Kojto 113:f141b2784e32 493 __IO uint32_t PSELMISO; /*!< Pin select for MISO. */
Kojto 113:f141b2784e32 494 __I uint32_t RESERVED4;
Kojto 113:f141b2784e32 495 __I uint32_t RXD; /*!< RX data. */
Kojto 113:f141b2784e32 496 __IO uint32_t TXD; /*!< TX data. */
Kojto 113:f141b2784e32 497 __I uint32_t RESERVED5;
Kojto 113:f141b2784e32 498 __IO uint32_t FREQUENCY; /*!< SPI frequency */
Kojto 113:f141b2784e32 499 __I uint32_t RESERVED6[11];
Kojto 113:f141b2784e32 500 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 501 __I uint32_t RESERVED7[681];
Kojto 113:f141b2784e32 502 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 503 } NRF_SPI_Type;
Kojto 113:f141b2784e32 504
Kojto 113:f141b2784e32 505
Kojto 113:f141b2784e32 506 /* ================================================================================ */
Kojto 113:f141b2784e32 507 /* ================ TWI ================ */
Kojto 113:f141b2784e32 508 /* ================================================================================ */
Kojto 113:f141b2784e32 509
Kojto 113:f141b2784e32 510
Kojto 113:f141b2784e32 511 /**
Kojto 113:f141b2784e32 512 * @brief Two-wire interface master 0. (TWI)
Kojto 113:f141b2784e32 513 */
Kojto 113:f141b2784e32 514
Kojto 113:f141b2784e32 515 typedef struct { /*!< TWI Structure */
Kojto 113:f141b2784e32 516 __O uint32_t TASKS_STARTRX; /*!< Start 2-Wire master receive sequence. */
Kojto 113:f141b2784e32 517 __I uint32_t RESERVED0;
Kojto 113:f141b2784e32 518 __O uint32_t TASKS_STARTTX; /*!< Start 2-Wire master transmit sequence. */
Kojto 113:f141b2784e32 519 __I uint32_t RESERVED1[2];
Kojto 113:f141b2784e32 520 __O uint32_t TASKS_STOP; /*!< Stop 2-Wire transaction. */
Kojto 113:f141b2784e32 521 __I uint32_t RESERVED2;
Kojto 113:f141b2784e32 522 __O uint32_t TASKS_SUSPEND; /*!< Suspend 2-Wire transaction. */
Kojto 113:f141b2784e32 523 __O uint32_t TASKS_RESUME; /*!< Resume 2-Wire transaction. */
Kojto 113:f141b2784e32 524 __I uint32_t RESERVED3[56];
Kojto 113:f141b2784e32 525 __IO uint32_t EVENTS_STOPPED; /*!< Two-wire stopped. */
Kojto 113:f141b2784e32 526 __IO uint32_t EVENTS_RXDREADY; /*!< Two-wire ready to deliver new RXD byte received. */
Kojto 113:f141b2784e32 527 __I uint32_t RESERVED4[4];
Kojto 113:f141b2784e32 528 __IO uint32_t EVENTS_TXDSENT; /*!< Two-wire finished sending last TXD byte. */
Kojto 113:f141b2784e32 529 __I uint32_t RESERVED5;
Kojto 113:f141b2784e32 530 __IO uint32_t EVENTS_ERROR; /*!< Two-wire error detected. */
Kojto 113:f141b2784e32 531 __I uint32_t RESERVED6[4];
Kojto 113:f141b2784e32 532 __IO uint32_t EVENTS_BB; /*!< Two-wire byte boundary. */
Kojto 113:f141b2784e32 533 __I uint32_t RESERVED7[3];
Kojto 113:f141b2784e32 534 __IO uint32_t EVENTS_SUSPENDED; /*!< Two-wire suspended. */
Kojto 113:f141b2784e32 535 __I uint32_t RESERVED8[45];
Kojto 113:f141b2784e32 536 __IO uint32_t SHORTS; /*!< Shortcuts for TWI. */
Kojto 113:f141b2784e32 537 __I uint32_t RESERVED9[64];
Kojto 113:f141b2784e32 538 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 539 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 540 __I uint32_t RESERVED10[110];
Kojto 113:f141b2784e32 541 __IO uint32_t ERRORSRC; /*!< Two-wire error source. Write error field to 1 to clear error. */
Kojto 113:f141b2784e32 542 __I uint32_t RESERVED11[14];
Kojto 113:f141b2784e32 543 __IO uint32_t ENABLE; /*!< Enable two-wire master. */
Kojto 113:f141b2784e32 544 __I uint32_t RESERVED12;
Kojto 113:f141b2784e32 545 __IO uint32_t PSELSCL; /*!< Pin select for SCL. */
Kojto 113:f141b2784e32 546 __IO uint32_t PSELSDA; /*!< Pin select for SDA. */
Kojto 113:f141b2784e32 547 __I uint32_t RESERVED13[2];
Kojto 113:f141b2784e32 548 __I uint32_t RXD; /*!< RX data register. */
Kojto 113:f141b2784e32 549 __IO uint32_t TXD; /*!< TX data register. */
Kojto 113:f141b2784e32 550 __I uint32_t RESERVED14;
Kojto 113:f141b2784e32 551 __IO uint32_t FREQUENCY; /*!< Two-wire frequency. */
Kojto 113:f141b2784e32 552 __I uint32_t RESERVED15[24];
Kojto 113:f141b2784e32 553 __IO uint32_t ADDRESS; /*!< Address used in the two-wire transfer. */
Kojto 113:f141b2784e32 554 __I uint32_t RESERVED16[668];
Kojto 113:f141b2784e32 555 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 556 } NRF_TWI_Type;
Kojto 113:f141b2784e32 557
Kojto 113:f141b2784e32 558
Kojto 113:f141b2784e32 559 /* ================================================================================ */
Kojto 113:f141b2784e32 560 /* ================ SPIS ================ */
Kojto 113:f141b2784e32 561 /* ================================================================================ */
Kojto 113:f141b2784e32 562
Kojto 113:f141b2784e32 563
Kojto 113:f141b2784e32 564 /**
Kojto 113:f141b2784e32 565 * @brief SPI slave 1. (SPIS)
Kojto 113:f141b2784e32 566 */
Kojto 113:f141b2784e32 567
Kojto 113:f141b2784e32 568 typedef struct { /*!< SPIS Structure */
Kojto 113:f141b2784e32 569 __I uint32_t RESERVED0[9];
Kojto 113:f141b2784e32 570 __O uint32_t TASKS_ACQUIRE; /*!< Acquire SPI semaphore. */
Kojto 113:f141b2784e32 571 __O uint32_t TASKS_RELEASE; /*!< Release SPI semaphore. */
Kojto 113:f141b2784e32 572 __I uint32_t RESERVED1[54];
Kojto 113:f141b2784e32 573 __IO uint32_t EVENTS_END; /*!< Granted transaction completed. */
Kojto 113:f141b2784e32 574 __I uint32_t RESERVED2[8];
Kojto 113:f141b2784e32 575 __IO uint32_t EVENTS_ACQUIRED; /*!< Semaphore acquired. */
Kojto 113:f141b2784e32 576 __I uint32_t RESERVED3[53];
Kojto 113:f141b2784e32 577 __IO uint32_t SHORTS; /*!< Shortcuts for SPIS. */
Kojto 113:f141b2784e32 578 __I uint32_t RESERVED4[64];
Kojto 113:f141b2784e32 579 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 580 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 581 __I uint32_t RESERVED5[61];
Kojto 113:f141b2784e32 582 __I uint32_t SEMSTAT; /*!< Semaphore status. */
Kojto 113:f141b2784e32 583 __I uint32_t RESERVED6[15];
Kojto 113:f141b2784e32 584 __IO uint32_t STATUS; /*!< Status from last transaction. */
Kojto 113:f141b2784e32 585 __I uint32_t RESERVED7[47];
Kojto 113:f141b2784e32 586 __IO uint32_t ENABLE; /*!< Enable SPIS. */
Kojto 113:f141b2784e32 587 __I uint32_t RESERVED8;
Kojto 113:f141b2784e32 588 __IO uint32_t PSELSCK; /*!< Pin select for SCK. */
Kojto 113:f141b2784e32 589 __IO uint32_t PSELMISO; /*!< Pin select for MISO. */
Kojto 113:f141b2784e32 590 __IO uint32_t PSELMOSI; /*!< Pin select for MOSI. */
Kojto 113:f141b2784e32 591 __IO uint32_t PSELCSN; /*!< Pin select for CSN. */
Kojto 113:f141b2784e32 592 __I uint32_t RESERVED9[7];
Kojto 113:f141b2784e32 593 __IO uint32_t RXDPTR; /*!< RX data pointer. */
Kojto 113:f141b2784e32 594 __IO uint32_t MAXRX; /*!< Maximum number of bytes in the receive buffer. */
Kojto 113:f141b2784e32 595 __I uint32_t AMOUNTRX; /*!< Number of bytes received in last granted transaction. */
Kojto 113:f141b2784e32 596 __I uint32_t RESERVED10;
Kojto 113:f141b2784e32 597 __IO uint32_t TXDPTR; /*!< TX data pointer. */
Kojto 113:f141b2784e32 598 __IO uint32_t MAXTX; /*!< Maximum number of bytes in the transmit buffer. */
Kojto 113:f141b2784e32 599 __I uint32_t AMOUNTTX; /*!< Number of bytes transmitted in last granted transaction. */
Kojto 113:f141b2784e32 600 __I uint32_t RESERVED11;
Kojto 113:f141b2784e32 601 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 602 __I uint32_t RESERVED12;
Kojto 113:f141b2784e32 603 __IO uint32_t DEF; /*!< Default character. */
Kojto 113:f141b2784e32 604 __I uint32_t RESERVED13[24];
Kojto 113:f141b2784e32 605 __IO uint32_t ORC; /*!< Over-read character. */
Kojto 113:f141b2784e32 606 __I uint32_t RESERVED14[654];
Kojto 113:f141b2784e32 607 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 608 } NRF_SPIS_Type;
Kojto 113:f141b2784e32 609
Kojto 113:f141b2784e32 610
Kojto 113:f141b2784e32 611 /* ================================================================================ */
Kojto 113:f141b2784e32 612 /* ================ SPIM ================ */
Kojto 113:f141b2784e32 613 /* ================================================================================ */
Kojto 113:f141b2784e32 614
Kojto 113:f141b2784e32 615
Kojto 113:f141b2784e32 616 /**
Kojto 113:f141b2784e32 617 * @brief SPI master with easyDMA 1. (SPIM)
Kojto 113:f141b2784e32 618 */
Kojto 113:f141b2784e32 619
Kojto 113:f141b2784e32 620 typedef struct { /*!< SPIM Structure */
Kojto 113:f141b2784e32 621 __I uint32_t RESERVED0[4];
Kojto 113:f141b2784e32 622 __O uint32_t TASKS_START; /*!< Start SPI transaction. */
Kojto 113:f141b2784e32 623 __O uint32_t TASKS_STOP; /*!< Stop SPI transaction. */
Kojto 113:f141b2784e32 624 __I uint32_t RESERVED1;
Kojto 113:f141b2784e32 625 __O uint32_t TASKS_SUSPEND; /*!< Suspend SPI transaction. */
Kojto 113:f141b2784e32 626 __O uint32_t TASKS_RESUME; /*!< Resume SPI transaction. */
Kojto 113:f141b2784e32 627 __I uint32_t RESERVED2[56];
Kojto 113:f141b2784e32 628 __IO uint32_t EVENTS_STOPPED; /*!< SPI transaction has stopped. */
Kojto 113:f141b2784e32 629 __I uint32_t RESERVED3[2];
Kojto 113:f141b2784e32 630 __IO uint32_t EVENTS_ENDRX; /*!< End of RXD buffer reached. */
Kojto 113:f141b2784e32 631 __I uint32_t RESERVED4;
Kojto 113:f141b2784e32 632 __IO uint32_t EVENTS_END; /*!< End of RXD buffer and TXD buffer reached. */
Kojto 113:f141b2784e32 633 __I uint32_t RESERVED5;
Kojto 113:f141b2784e32 634 __IO uint32_t EVENTS_ENDTX; /*!< End of TXD buffer reached. */
Kojto 113:f141b2784e32 635 __I uint32_t RESERVED6[10];
Kojto 113:f141b2784e32 636 __IO uint32_t EVENTS_STARTED; /*!< Transaction started. */
Kojto 113:f141b2784e32 637 __I uint32_t RESERVED7[44];
Kojto 113:f141b2784e32 638 __IO uint32_t SHORTS; /*!< Shortcuts for SPIM. */
Kojto 113:f141b2784e32 639 __I uint32_t RESERVED8[64];
Kojto 113:f141b2784e32 640 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 641 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 642 __I uint32_t RESERVED9[125];
Kojto 113:f141b2784e32 643 __IO uint32_t ENABLE; /*!< Enable SPIM. */
Kojto 113:f141b2784e32 644 __I uint32_t RESERVED10;
Kojto 113:f141b2784e32 645 SPIM_PSEL_Type PSEL; /*!< Pin select configuration. */
Kojto 113:f141b2784e32 646 __I uint32_t RESERVED11;
Kojto 113:f141b2784e32 647 __I uint32_t RXDDATA; /*!< RXD register. */
Kojto 113:f141b2784e32 648 __IO uint32_t TXDDATA; /*!< TXD register. */
Kojto 113:f141b2784e32 649 __I uint32_t RESERVED12;
Kojto 113:f141b2784e32 650 __IO uint32_t FREQUENCY; /*!< SPI frequency. */
Kojto 113:f141b2784e32 651 __I uint32_t RESERVED13[3];
Kojto 113:f141b2784e32 652 SPIM_RXD_Type RXD; /*!< RXD EasyDMA configuration and status. */
Kojto 113:f141b2784e32 653 __I uint32_t RESERVED14;
Kojto 113:f141b2784e32 654 SPIM_TXD_Type TXD; /*!< TXD EasyDMA configuration and status. */
Kojto 113:f141b2784e32 655 __I uint32_t RESERVED15;
Kojto 113:f141b2784e32 656 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 657 __I uint32_t RESERVED16[26];
Kojto 113:f141b2784e32 658 __IO uint32_t ORC; /*!< Over-read character. */
Kojto 113:f141b2784e32 659 __I uint32_t RESERVED17[654];
Kojto 113:f141b2784e32 660 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 661 } NRF_SPIM_Type;
Kojto 113:f141b2784e32 662
Kojto 113:f141b2784e32 663
Kojto 113:f141b2784e32 664 /* ================================================================================ */
Kojto 113:f141b2784e32 665 /* ================ GPIOTE ================ */
Kojto 113:f141b2784e32 666 /* ================================================================================ */
Kojto 113:f141b2784e32 667
Kojto 113:f141b2784e32 668
Kojto 113:f141b2784e32 669 /**
Kojto 113:f141b2784e32 670 * @brief GPIO tasks and events. (GPIOTE)
Kojto 113:f141b2784e32 671 */
Kojto 113:f141b2784e32 672
Kojto 113:f141b2784e32 673 typedef struct { /*!< GPIOTE Structure */
Kojto 113:f141b2784e32 674 __O uint32_t TASKS_OUT[4]; /*!< Tasks asssociated with GPIOTE channels. */
Kojto 113:f141b2784e32 675 __I uint32_t RESERVED0[60];
Kojto 113:f141b2784e32 676 __IO uint32_t EVENTS_IN[4]; /*!< Tasks asssociated with GPIOTE channels. */
Kojto 113:f141b2784e32 677 __I uint32_t RESERVED1[27];
Kojto 113:f141b2784e32 678 __IO uint32_t EVENTS_PORT; /*!< Event generated from multiple pins. */
Kojto 113:f141b2784e32 679 __I uint32_t RESERVED2[97];
Kojto 113:f141b2784e32 680 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 681 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 682 __I uint32_t RESERVED3[129];
Kojto 113:f141b2784e32 683 __IO uint32_t CONFIG[4]; /*!< Channel configuration registers. */
Kojto 113:f141b2784e32 684 __I uint32_t RESERVED4[695];
Kojto 113:f141b2784e32 685 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 686 } NRF_GPIOTE_Type;
Kojto 113:f141b2784e32 687
Kojto 113:f141b2784e32 688
Kojto 113:f141b2784e32 689 /* ================================================================================ */
Kojto 113:f141b2784e32 690 /* ================ ADC ================ */
Kojto 113:f141b2784e32 691 /* ================================================================================ */
Kojto 113:f141b2784e32 692
Kojto 113:f141b2784e32 693
Kojto 113:f141b2784e32 694 /**
Kojto 113:f141b2784e32 695 * @brief Analog to digital converter. (ADC)
Kojto 113:f141b2784e32 696 */
Kojto 113:f141b2784e32 697
Kojto 113:f141b2784e32 698 typedef struct { /*!< ADC Structure */
Kojto 113:f141b2784e32 699 __O uint32_t TASKS_START; /*!< Start an ADC conversion. */
Kojto 113:f141b2784e32 700 __O uint32_t TASKS_STOP; /*!< Stop ADC. */
Kojto 113:f141b2784e32 701 __I uint32_t RESERVED0[62];
Kojto 113:f141b2784e32 702 __IO uint32_t EVENTS_END; /*!< ADC conversion complete. */
Kojto 113:f141b2784e32 703 __I uint32_t RESERVED1[128];
Kojto 113:f141b2784e32 704 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 705 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 706 __I uint32_t RESERVED2[61];
Kojto 113:f141b2784e32 707 __I uint32_t BUSY; /*!< ADC busy register. */
Kojto 113:f141b2784e32 708 __I uint32_t RESERVED3[63];
Kojto 113:f141b2784e32 709 __IO uint32_t ENABLE; /*!< ADC enable. */
Kojto 113:f141b2784e32 710 __IO uint32_t CONFIG; /*!< ADC configuration register. */
Kojto 113:f141b2784e32 711 __I uint32_t RESULT; /*!< Result of ADC conversion. */
Kojto 113:f141b2784e32 712 __I uint32_t RESERVED4[700];
Kojto 113:f141b2784e32 713 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 714 } NRF_ADC_Type;
Kojto 113:f141b2784e32 715
Kojto 113:f141b2784e32 716
Kojto 113:f141b2784e32 717 /* ================================================================================ */
Kojto 113:f141b2784e32 718 /* ================ TIMER ================ */
Kojto 113:f141b2784e32 719 /* ================================================================================ */
Kojto 113:f141b2784e32 720
Kojto 113:f141b2784e32 721
Kojto 113:f141b2784e32 722 /**
Kojto 113:f141b2784e32 723 * @brief Timer 0. (TIMER)
Kojto 113:f141b2784e32 724 */
Kojto 113:f141b2784e32 725
Kojto 113:f141b2784e32 726 typedef struct { /*!< TIMER Structure */
Kojto 113:f141b2784e32 727 __O uint32_t TASKS_START; /*!< Start Timer. */
Kojto 113:f141b2784e32 728 __O uint32_t TASKS_STOP; /*!< Stop Timer. */
Kojto 113:f141b2784e32 729 __O uint32_t TASKS_COUNT; /*!< Increment Timer (In counter mode). */
Kojto 113:f141b2784e32 730 __O uint32_t TASKS_CLEAR; /*!< Clear timer. */
Kojto 113:f141b2784e32 731 __O uint32_t TASKS_SHUTDOWN; /*!< Shutdown timer. */
Kojto 113:f141b2784e32 732 __I uint32_t RESERVED0[11];
Kojto 113:f141b2784e32 733 __O uint32_t TASKS_CAPTURE[4]; /*!< Capture Timer value to CC[n] registers. */
Kojto 113:f141b2784e32 734 __I uint32_t RESERVED1[60];
Kojto 113:f141b2784e32 735 __IO uint32_t EVENTS_COMPARE[4]; /*!< Compare event on CC[n] match. */
Kojto 113:f141b2784e32 736 __I uint32_t RESERVED2[44];
Kojto 113:f141b2784e32 737 __IO uint32_t SHORTS; /*!< Shortcuts for Timer. */
Kojto 113:f141b2784e32 738 __I uint32_t RESERVED3[64];
Kojto 113:f141b2784e32 739 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 740 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 741 __I uint32_t RESERVED4[126];
Kojto 113:f141b2784e32 742 __IO uint32_t MODE; /*!< Timer Mode selection. */
Kojto 113:f141b2784e32 743 __IO uint32_t BITMODE; /*!< Sets timer behaviour. */
Kojto 113:f141b2784e32 744 __I uint32_t RESERVED5;
Kojto 113:f141b2784e32 745 __IO uint32_t PRESCALER; /*!< 4-bit prescaler to source clock frequency (max value 9). Source
Kojto 113:f141b2784e32 746 clock frequency is divided by 2^SCALE. */
Kojto 113:f141b2784e32 747 __I uint32_t RESERVED6[11];
Kojto 113:f141b2784e32 748 __IO uint32_t CC[4]; /*!< Capture/compare registers. */
Kojto 113:f141b2784e32 749 __I uint32_t RESERVED7[683];
Kojto 113:f141b2784e32 750 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 751 } NRF_TIMER_Type;
Kojto 113:f141b2784e32 752
Kojto 113:f141b2784e32 753
Kojto 113:f141b2784e32 754 /* ================================================================================ */
Kojto 113:f141b2784e32 755 /* ================ RTC ================ */
Kojto 113:f141b2784e32 756 /* ================================================================================ */
Kojto 113:f141b2784e32 757
Kojto 113:f141b2784e32 758
Kojto 113:f141b2784e32 759 /**
Kojto 113:f141b2784e32 760 * @brief Real time counter 0. (RTC)
Kojto 113:f141b2784e32 761 */
Kojto 113:f141b2784e32 762
Kojto 113:f141b2784e32 763 typedef struct { /*!< RTC Structure */
Kojto 113:f141b2784e32 764 __O uint32_t TASKS_START; /*!< Start RTC Counter. */
Kojto 113:f141b2784e32 765 __O uint32_t TASKS_STOP; /*!< Stop RTC Counter. */
Kojto 113:f141b2784e32 766 __O uint32_t TASKS_CLEAR; /*!< Clear RTC Counter. */
Kojto 113:f141b2784e32 767 __O uint32_t TASKS_TRIGOVRFLW; /*!< Set COUNTER to 0xFFFFFFF0. */
Kojto 113:f141b2784e32 768 __I uint32_t RESERVED0[60];
Kojto 113:f141b2784e32 769 __IO uint32_t EVENTS_TICK; /*!< Event on COUNTER increment. */
Kojto 113:f141b2784e32 770 __IO uint32_t EVENTS_OVRFLW; /*!< Event on COUNTER overflow. */
Kojto 113:f141b2784e32 771 __I uint32_t RESERVED1[14];
Kojto 113:f141b2784e32 772 __IO uint32_t EVENTS_COMPARE[4]; /*!< Compare event on CC[n] match. */
Kojto 113:f141b2784e32 773 __I uint32_t RESERVED2[109];
Kojto 113:f141b2784e32 774 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 775 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 776 __I uint32_t RESERVED3[13];
Kojto 113:f141b2784e32 777 __IO uint32_t EVTEN; /*!< Configures event enable routing to PPI for each RTC event. */
Kojto 113:f141b2784e32 778 __IO uint32_t EVTENSET; /*!< Enable events routing to PPI. The reading of this register gives
Kojto 113:f141b2784e32 779 the value of EVTEN. */
Kojto 113:f141b2784e32 780 __IO uint32_t EVTENCLR; /*!< Disable events routing to PPI. The reading of this register
Kojto 113:f141b2784e32 781 gives the value of EVTEN. */
Kojto 113:f141b2784e32 782 __I uint32_t RESERVED4[110];
Kojto 113:f141b2784e32 783 __I uint32_t COUNTER; /*!< Current COUNTER value. */
Kojto 113:f141b2784e32 784 __IO uint32_t PRESCALER; /*!< 12-bit prescaler for COUNTER frequency (32768/(PRESCALER+1)).
Kojto 113:f141b2784e32 785 Must be written when RTC is STOPed. */
Kojto 113:f141b2784e32 786 __I uint32_t RESERVED5[13];
Kojto 113:f141b2784e32 787 __IO uint32_t CC[4]; /*!< Capture/compare registers. */
Kojto 113:f141b2784e32 788 __I uint32_t RESERVED6[683];
Kojto 113:f141b2784e32 789 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 790 } NRF_RTC_Type;
Kojto 113:f141b2784e32 791
Kojto 113:f141b2784e32 792
Kojto 113:f141b2784e32 793 /* ================================================================================ */
Kojto 113:f141b2784e32 794 /* ================ TEMP ================ */
Kojto 113:f141b2784e32 795 /* ================================================================================ */
Kojto 113:f141b2784e32 796
Kojto 113:f141b2784e32 797
Kojto 113:f141b2784e32 798 /**
Kojto 113:f141b2784e32 799 * @brief Temperature Sensor. (TEMP)
Kojto 113:f141b2784e32 800 */
Kojto 113:f141b2784e32 801
Kojto 113:f141b2784e32 802 typedef struct { /*!< TEMP Structure */
Kojto 113:f141b2784e32 803 __O uint32_t TASKS_START; /*!< Start temperature measurement. */
Kojto 113:f141b2784e32 804 __O uint32_t TASKS_STOP; /*!< Stop temperature measurement. */
Kojto 113:f141b2784e32 805 __I uint32_t RESERVED0[62];
Kojto 113:f141b2784e32 806 __IO uint32_t EVENTS_DATARDY; /*!< Temperature measurement complete, data ready event. */
Kojto 113:f141b2784e32 807 __I uint32_t RESERVED1[128];
Kojto 113:f141b2784e32 808 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 809 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 810 __I uint32_t RESERVED2[127];
Kojto 113:f141b2784e32 811 __I int32_t TEMP; /*!< Die temperature in degC, 2's complement format, 0.25 degC pecision. */
Kojto 113:f141b2784e32 812 __I uint32_t RESERVED3[700];
Kojto 113:f141b2784e32 813 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 814 } NRF_TEMP_Type;
Kojto 113:f141b2784e32 815
Kojto 113:f141b2784e32 816
Kojto 113:f141b2784e32 817 /* ================================================================================ */
Kojto 113:f141b2784e32 818 /* ================ RNG ================ */
Kojto 113:f141b2784e32 819 /* ================================================================================ */
Kojto 113:f141b2784e32 820
Kojto 113:f141b2784e32 821
Kojto 113:f141b2784e32 822 /**
Kojto 113:f141b2784e32 823 * @brief Random Number Generator. (RNG)
Kojto 113:f141b2784e32 824 */
Kojto 113:f141b2784e32 825
Kojto 113:f141b2784e32 826 typedef struct { /*!< RNG Structure */
Kojto 113:f141b2784e32 827 __O uint32_t TASKS_START; /*!< Start the random number generator. */
Kojto 113:f141b2784e32 828 __O uint32_t TASKS_STOP; /*!< Stop the random number generator. */
Kojto 113:f141b2784e32 829 __I uint32_t RESERVED0[62];
Kojto 113:f141b2784e32 830 __IO uint32_t EVENTS_VALRDY; /*!< New random number generated and written to VALUE register. */
Kojto 113:f141b2784e32 831 __I uint32_t RESERVED1[63];
Kojto 113:f141b2784e32 832 __IO uint32_t SHORTS; /*!< Shortcuts for the RNG. */
Kojto 113:f141b2784e32 833 __I uint32_t RESERVED2[64];
Kojto 113:f141b2784e32 834 __IO uint32_t INTENSET; /*!< Interrupt enable set register */
Kojto 113:f141b2784e32 835 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register */
Kojto 113:f141b2784e32 836 __I uint32_t RESERVED3[126];
Kojto 113:f141b2784e32 837 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 838 __I uint32_t VALUE; /*!< RNG random number. */
Kojto 113:f141b2784e32 839 __I uint32_t RESERVED4[700];
Kojto 113:f141b2784e32 840 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 841 } NRF_RNG_Type;
Kojto 113:f141b2784e32 842
Kojto 113:f141b2784e32 843
Kojto 113:f141b2784e32 844 /* ================================================================================ */
Kojto 113:f141b2784e32 845 /* ================ ECB ================ */
Kojto 113:f141b2784e32 846 /* ================================================================================ */
Kojto 113:f141b2784e32 847
Kojto 113:f141b2784e32 848
Kojto 113:f141b2784e32 849 /**
Kojto 113:f141b2784e32 850 * @brief AES ECB Mode Encryption. (ECB)
Kojto 113:f141b2784e32 851 */
Kojto 113:f141b2784e32 852
Kojto 113:f141b2784e32 853 typedef struct { /*!< ECB Structure */
Kojto 113:f141b2784e32 854 __O uint32_t TASKS_STARTECB; /*!< Start ECB block encrypt. If a crypto operation is running, this
Kojto 113:f141b2784e32 855 will not initiate a new encryption and the ERRORECB event will
Kojto 113:f141b2784e32 856 be triggered. */
Kojto 113:f141b2784e32 857 __O uint32_t TASKS_STOPECB; /*!< Stop current ECB encryption. If a crypto operation is running,
Kojto 113:f141b2784e32 858 this will will trigger the ERRORECB event. */
Kojto 113:f141b2784e32 859 __I uint32_t RESERVED0[62];
Kojto 113:f141b2784e32 860 __IO uint32_t EVENTS_ENDECB; /*!< ECB block encrypt complete. */
Kojto 113:f141b2784e32 861 __IO uint32_t EVENTS_ERRORECB; /*!< ECB block encrypt aborted due to a STOPECB task or due to an
Kojto 113:f141b2784e32 862 error. */
Kojto 113:f141b2784e32 863 __I uint32_t RESERVED1[127];
Kojto 113:f141b2784e32 864 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 865 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 866 __I uint32_t RESERVED2[126];
Kojto 113:f141b2784e32 867 __IO uint32_t ECBDATAPTR; /*!< ECB block encrypt memory pointer. */
Kojto 113:f141b2784e32 868 __I uint32_t RESERVED3[701];
Kojto 113:f141b2784e32 869 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 870 } NRF_ECB_Type;
Kojto 113:f141b2784e32 871
Kojto 113:f141b2784e32 872
Kojto 113:f141b2784e32 873 /* ================================================================================ */
Kojto 113:f141b2784e32 874 /* ================ AAR ================ */
Kojto 113:f141b2784e32 875 /* ================================================================================ */
Kojto 113:f141b2784e32 876
Kojto 113:f141b2784e32 877
Kojto 113:f141b2784e32 878 /**
Kojto 113:f141b2784e32 879 * @brief Accelerated Address Resolver. (AAR)
Kojto 113:f141b2784e32 880 */
Kojto 113:f141b2784e32 881
Kojto 113:f141b2784e32 882 typedef struct { /*!< AAR Structure */
Kojto 113:f141b2784e32 883 __O uint32_t TASKS_START; /*!< Start resolving addresses based on IRKs specified in the IRK
Kojto 113:f141b2784e32 884 data structure. */
Kojto 113:f141b2784e32 885 __I uint32_t RESERVED0;
Kojto 113:f141b2784e32 886 __O uint32_t TASKS_STOP; /*!< Stop resolving addresses. */
Kojto 113:f141b2784e32 887 __I uint32_t RESERVED1[61];
Kojto 113:f141b2784e32 888 __IO uint32_t EVENTS_END; /*!< Address resolution procedure completed. */
Kojto 113:f141b2784e32 889 __IO uint32_t EVENTS_RESOLVED; /*!< Address resolved. */
Kojto 113:f141b2784e32 890 __IO uint32_t EVENTS_NOTRESOLVED; /*!< Address not resolved. */
Kojto 113:f141b2784e32 891 __I uint32_t RESERVED2[126];
Kojto 113:f141b2784e32 892 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 893 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 894 __I uint32_t RESERVED3[61];
Kojto 113:f141b2784e32 895 __I uint32_t STATUS; /*!< Resolution status. */
Kojto 113:f141b2784e32 896 __I uint32_t RESERVED4[63];
Kojto 113:f141b2784e32 897 __IO uint32_t ENABLE; /*!< Enable AAR. */
Kojto 113:f141b2784e32 898 __IO uint32_t NIRK; /*!< Number of Identity root Keys in the IRK data structure. */
Kojto 113:f141b2784e32 899 __IO uint32_t IRKPTR; /*!< Pointer to the IRK data structure. */
Kojto 113:f141b2784e32 900 __I uint32_t RESERVED5;
Kojto 113:f141b2784e32 901 __IO uint32_t ADDRPTR; /*!< Pointer to the resolvable address (6 bytes). */
Kojto 113:f141b2784e32 902 __IO uint32_t SCRATCHPTR; /*!< Pointer to a "scratch" data area used for temporary storage
Kojto 113:f141b2784e32 903 during resolution. A minimum of 3 bytes must be reserved. */
Kojto 113:f141b2784e32 904 __I uint32_t RESERVED6[697];
Kojto 113:f141b2784e32 905 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 906 } NRF_AAR_Type;
Kojto 113:f141b2784e32 907
Kojto 113:f141b2784e32 908
Kojto 113:f141b2784e32 909 /* ================================================================================ */
Kojto 113:f141b2784e32 910 /* ================ CCM ================ */
Kojto 113:f141b2784e32 911 /* ================================================================================ */
Kojto 113:f141b2784e32 912
Kojto 113:f141b2784e32 913
Kojto 113:f141b2784e32 914 /**
Kojto 113:f141b2784e32 915 * @brief AES CCM Mode Encryption. (CCM)
Kojto 113:f141b2784e32 916 */
Kojto 113:f141b2784e32 917
Kojto 113:f141b2784e32 918 typedef struct { /*!< CCM Structure */
Kojto 113:f141b2784e32 919 __O uint32_t TASKS_KSGEN; /*!< Start generation of key-stream. This operation will stop by
Kojto 113:f141b2784e32 920 itself when completed. */
Kojto 113:f141b2784e32 921 __O uint32_t TASKS_CRYPT; /*!< Start encrypt/decrypt. This operation will stop by itself when
Kojto 113:f141b2784e32 922 completed. */
Kojto 113:f141b2784e32 923 __O uint32_t TASKS_STOP; /*!< Stop encrypt/decrypt. */
Kojto 113:f141b2784e32 924 __I uint32_t RESERVED0[61];
Kojto 113:f141b2784e32 925 __IO uint32_t EVENTS_ENDKSGEN; /*!< Keystream generation completed. */
Kojto 113:f141b2784e32 926 __IO uint32_t EVENTS_ENDCRYPT; /*!< Encrypt/decrypt completed. */
Kojto 113:f141b2784e32 927 __IO uint32_t EVENTS_ERROR; /*!< Error happened. */
Kojto 113:f141b2784e32 928 __I uint32_t RESERVED1[61];
Kojto 113:f141b2784e32 929 __IO uint32_t SHORTS; /*!< Shortcuts for the CCM. */
Kojto 113:f141b2784e32 930 __I uint32_t RESERVED2[64];
Kojto 113:f141b2784e32 931 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 932 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 933 __I uint32_t RESERVED3[61];
Kojto 113:f141b2784e32 934 __I uint32_t MICSTATUS; /*!< CCM RX MIC check result. */
Kojto 113:f141b2784e32 935 __I uint32_t RESERVED4[63];
Kojto 113:f141b2784e32 936 __IO uint32_t ENABLE; /*!< CCM enable. */
Kojto 113:f141b2784e32 937 __IO uint32_t MODE; /*!< Operation mode. */
Kojto 113:f141b2784e32 938 __IO uint32_t CNFPTR; /*!< Pointer to a data structure holding AES key and NONCE vector. */
Kojto 113:f141b2784e32 939 __IO uint32_t INPTR; /*!< Pointer to the input packet. */
Kojto 113:f141b2784e32 940 __IO uint32_t OUTPTR; /*!< Pointer to the output packet. */
Kojto 113:f141b2784e32 941 __IO uint32_t SCRATCHPTR; /*!< Pointer to a "scratch" data area used for temporary storage
Kojto 113:f141b2784e32 942 during resolution. A minimum of 43 bytes must be reserved. */
Kojto 113:f141b2784e32 943 __I uint32_t RESERVED5[697];
Kojto 113:f141b2784e32 944 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 945 } NRF_CCM_Type;
Kojto 113:f141b2784e32 946
Kojto 113:f141b2784e32 947
Kojto 113:f141b2784e32 948 /* ================================================================================ */
Kojto 113:f141b2784e32 949 /* ================ WDT ================ */
Kojto 113:f141b2784e32 950 /* ================================================================================ */
Kojto 113:f141b2784e32 951
Kojto 113:f141b2784e32 952
Kojto 113:f141b2784e32 953 /**
Kojto 113:f141b2784e32 954 * @brief Watchdog Timer. (WDT)
Kojto 113:f141b2784e32 955 */
Kojto 113:f141b2784e32 956
Kojto 113:f141b2784e32 957 typedef struct { /*!< WDT Structure */
Kojto 113:f141b2784e32 958 __O uint32_t TASKS_START; /*!< Start the watchdog. */
Kojto 113:f141b2784e32 959 __I uint32_t RESERVED0[63];
Kojto 113:f141b2784e32 960 __IO uint32_t EVENTS_TIMEOUT; /*!< Watchdog timeout. */
Kojto 113:f141b2784e32 961 __I uint32_t RESERVED1[128];
Kojto 113:f141b2784e32 962 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 963 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 964 __I uint32_t RESERVED2[61];
Kojto 113:f141b2784e32 965 __I uint32_t RUNSTATUS; /*!< Watchdog running status. */
Kojto 113:f141b2784e32 966 __I uint32_t REQSTATUS; /*!< Request status. */
Kojto 113:f141b2784e32 967 __I uint32_t RESERVED3[63];
Kojto 113:f141b2784e32 968 __IO uint32_t CRV; /*!< Counter reload value in number of 32kiHz clock cycles. */
Kojto 113:f141b2784e32 969 __IO uint32_t RREN; /*!< Reload request enable. */
Kojto 113:f141b2784e32 970 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 971 __I uint32_t RESERVED4[60];
Kojto 113:f141b2784e32 972 __O uint32_t RR[8]; /*!< Reload requests registers. */
Kojto 113:f141b2784e32 973 __I uint32_t RESERVED5[631];
Kojto 113:f141b2784e32 974 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 975 } NRF_WDT_Type;
Kojto 113:f141b2784e32 976
Kojto 113:f141b2784e32 977
Kojto 113:f141b2784e32 978 /* ================================================================================ */
Kojto 113:f141b2784e32 979 /* ================ QDEC ================ */
Kojto 113:f141b2784e32 980 /* ================================================================================ */
Kojto 113:f141b2784e32 981
Kojto 113:f141b2784e32 982
Kojto 113:f141b2784e32 983 /**
Kojto 113:f141b2784e32 984 * @brief Rotary decoder. (QDEC)
Kojto 113:f141b2784e32 985 */
Kojto 113:f141b2784e32 986
Kojto 113:f141b2784e32 987 typedef struct { /*!< QDEC Structure */
Kojto 113:f141b2784e32 988 __O uint32_t TASKS_START; /*!< Start the quadrature decoder. */
Kojto 113:f141b2784e32 989 __O uint32_t TASKS_STOP; /*!< Stop the quadrature decoder. */
Kojto 113:f141b2784e32 990 __O uint32_t TASKS_READCLRACC; /*!< Transfers the content from ACC registers to ACCREAD registers,
Kojto 113:f141b2784e32 991 and clears the ACC registers. */
Kojto 113:f141b2784e32 992 __I uint32_t RESERVED0[61];
Kojto 113:f141b2784e32 993 __IO uint32_t EVENTS_SAMPLERDY; /*!< A new sample is written to the sample register. */
Kojto 113:f141b2784e32 994 __IO uint32_t EVENTS_REPORTRDY; /*!< REPORTPER number of samples accumulated in ACC register, and
Kojto 113:f141b2784e32 995 ACC register different than zero. */
Kojto 113:f141b2784e32 996 __IO uint32_t EVENTS_ACCOF; /*!< ACC or ACCDBL register overflow. */
Kojto 113:f141b2784e32 997 __I uint32_t RESERVED1[61];
Kojto 113:f141b2784e32 998 __IO uint32_t SHORTS; /*!< Shortcuts for the QDEC. */
Kojto 113:f141b2784e32 999 __I uint32_t RESERVED2[64];
Kojto 113:f141b2784e32 1000 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 1001 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 1002 __I uint32_t RESERVED3[125];
Kojto 113:f141b2784e32 1003 __IO uint32_t ENABLE; /*!< Enable the QDEC. */
Kojto 113:f141b2784e32 1004 __IO uint32_t LEDPOL; /*!< LED output pin polarity. */
Kojto 113:f141b2784e32 1005 __IO uint32_t SAMPLEPER; /*!< Sample period. */
Kojto 113:f141b2784e32 1006 __I int32_t SAMPLE; /*!< Motion sample value. */
Kojto 113:f141b2784e32 1007 __IO uint32_t REPORTPER; /*!< Number of samples to generate an EVENT_REPORTRDY. */
Kojto 113:f141b2784e32 1008 __I int32_t ACC; /*!< Accumulated valid transitions register. */
Kojto 113:f141b2784e32 1009 __I int32_t ACCREAD; /*!< Snapshot of ACC register. Value generated by the TASKS_READCLEACC
Kojto 113:f141b2784e32 1010 task. */
Kojto 113:f141b2784e32 1011 __IO uint32_t PSELLED; /*!< Pin select for LED output. */
Kojto 113:f141b2784e32 1012 __IO uint32_t PSELA; /*!< Pin select for phase A input. */
Kojto 113:f141b2784e32 1013 __IO uint32_t PSELB; /*!< Pin select for phase B input. */
Kojto 113:f141b2784e32 1014 __IO uint32_t DBFEN; /*!< Enable debouncer input filters. */
Kojto 113:f141b2784e32 1015 __I uint32_t RESERVED4[5];
Kojto 113:f141b2784e32 1016 __IO uint32_t LEDPRE; /*!< Time LED is switched ON before the sample. */
Kojto 113:f141b2784e32 1017 __I uint32_t ACCDBL; /*!< Accumulated double (error) transitions register. */
Kojto 113:f141b2784e32 1018 __I uint32_t ACCDBLREAD; /*!< Snapshot of ACCDBL register. Value generated by the TASKS_READCLEACC
Kojto 113:f141b2784e32 1019 task. */
Kojto 113:f141b2784e32 1020 __I uint32_t RESERVED5[684];
Kojto 113:f141b2784e32 1021 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 1022 } NRF_QDEC_Type;
Kojto 113:f141b2784e32 1023
Kojto 113:f141b2784e32 1024
Kojto 113:f141b2784e32 1025 /* ================================================================================ */
Kojto 113:f141b2784e32 1026 /* ================ LPCOMP ================ */
Kojto 113:f141b2784e32 1027 /* ================================================================================ */
Kojto 113:f141b2784e32 1028
Kojto 113:f141b2784e32 1029
Kojto 113:f141b2784e32 1030 /**
Kojto 113:f141b2784e32 1031 * @brief Low power comparator. (LPCOMP)
Kojto 113:f141b2784e32 1032 */
Kojto 113:f141b2784e32 1033
Kojto 113:f141b2784e32 1034 typedef struct { /*!< LPCOMP Structure */
Kojto 113:f141b2784e32 1035 __O uint32_t TASKS_START; /*!< Start the comparator. */
Kojto 113:f141b2784e32 1036 __O uint32_t TASKS_STOP; /*!< Stop the comparator. */
Kojto 113:f141b2784e32 1037 __O uint32_t TASKS_SAMPLE; /*!< Sample comparator value. */
Kojto 113:f141b2784e32 1038 __I uint32_t RESERVED0[61];
Kojto 113:f141b2784e32 1039 __IO uint32_t EVENTS_READY; /*!< LPCOMP is ready and output is valid. */
Kojto 113:f141b2784e32 1040 __IO uint32_t EVENTS_DOWN; /*!< Input voltage crossed the threshold going down. */
Kojto 113:f141b2784e32 1041 __IO uint32_t EVENTS_UP; /*!< Input voltage crossed the threshold going up. */
Kojto 113:f141b2784e32 1042 __IO uint32_t EVENTS_CROSS; /*!< Input voltage crossed the threshold in any direction. */
Kojto 113:f141b2784e32 1043 __I uint32_t RESERVED1[60];
Kojto 113:f141b2784e32 1044 __IO uint32_t SHORTS; /*!< Shortcuts for the LPCOMP. */
Kojto 113:f141b2784e32 1045 __I uint32_t RESERVED2[64];
Kojto 113:f141b2784e32 1046 __IO uint32_t INTENSET; /*!< Interrupt enable set register. */
Kojto 113:f141b2784e32 1047 __IO uint32_t INTENCLR; /*!< Interrupt enable clear register. */
Kojto 113:f141b2784e32 1048 __I uint32_t RESERVED3[61];
Kojto 113:f141b2784e32 1049 __I uint32_t RESULT; /*!< Result of last compare. */
Kojto 113:f141b2784e32 1050 __I uint32_t RESERVED4[63];
Kojto 113:f141b2784e32 1051 __IO uint32_t ENABLE; /*!< Enable the LPCOMP. */
Kojto 113:f141b2784e32 1052 __IO uint32_t PSEL; /*!< Input pin select. */
Kojto 113:f141b2784e32 1053 __IO uint32_t REFSEL; /*!< Reference select. */
Kojto 113:f141b2784e32 1054 __IO uint32_t EXTREFSEL; /*!< External reference select. */
Kojto 113:f141b2784e32 1055 __I uint32_t RESERVED5[4];
Kojto 113:f141b2784e32 1056 __IO uint32_t ANADETECT; /*!< Analog detect configuration. */
Kojto 113:f141b2784e32 1057 __I uint32_t RESERVED6[694];
Kojto 113:f141b2784e32 1058 __IO uint32_t POWER; /*!< Peripheral power control. */
Kojto 113:f141b2784e32 1059 } NRF_LPCOMP_Type;
Kojto 113:f141b2784e32 1060
Kojto 113:f141b2784e32 1061
Kojto 113:f141b2784e32 1062 /* ================================================================================ */
Kojto 113:f141b2784e32 1063 /* ================ SWI ================ */
Kojto 113:f141b2784e32 1064 /* ================================================================================ */
Kojto 113:f141b2784e32 1065
Kojto 113:f141b2784e32 1066
Kojto 113:f141b2784e32 1067 /**
Kojto 113:f141b2784e32 1068 * @brief SW Interrupts. (SWI)
Kojto 113:f141b2784e32 1069 */
Kojto 113:f141b2784e32 1070
Kojto 113:f141b2784e32 1071 typedef struct { /*!< SWI Structure */
Kojto 113:f141b2784e32 1072 __I uint32_t UNUSED; /*!< Unused. */
Kojto 113:f141b2784e32 1073 } NRF_SWI_Type;
Kojto 113:f141b2784e32 1074
Kojto 113:f141b2784e32 1075
Kojto 113:f141b2784e32 1076 /* ================================================================================ */
Kojto 113:f141b2784e32 1077 /* ================ NVMC ================ */
Kojto 113:f141b2784e32 1078 /* ================================================================================ */
Kojto 113:f141b2784e32 1079
Kojto 113:f141b2784e32 1080
Kojto 113:f141b2784e32 1081 /**
Kojto 113:f141b2784e32 1082 * @brief Non Volatile Memory Controller. (NVMC)
Kojto 113:f141b2784e32 1083 */
Kojto 113:f141b2784e32 1084
Kojto 113:f141b2784e32 1085 typedef struct { /*!< NVMC Structure */
Kojto 113:f141b2784e32 1086 __I uint32_t RESERVED0[256];
Kojto 113:f141b2784e32 1087 __I uint32_t READY; /*!< Ready flag. */
Kojto 113:f141b2784e32 1088 __I uint32_t RESERVED1[64];
Kojto 113:f141b2784e32 1089 __IO uint32_t CONFIG; /*!< Configuration register. */
Kojto 113:f141b2784e32 1090 __IO uint32_t ERASEPAGE; /*!< Register for erasing a non-protected non-volatile memory page. */
Kojto 113:f141b2784e32 1091 __IO uint32_t ERASEALL; /*!< Register for erasing all non-volatile user memory. */
Kojto 113:f141b2784e32 1092 __IO uint32_t ERASEPROTECTEDPAGE; /*!< Register for erasing a protected non-volatile memory page. */
Kojto 113:f141b2784e32 1093 __IO uint32_t ERASEUICR; /*!< Register for start erasing User Information Congfiguration Registers. */
Kojto 113:f141b2784e32 1094 } NRF_NVMC_Type;
Kojto 113:f141b2784e32 1095
Kojto 113:f141b2784e32 1096
Kojto 113:f141b2784e32 1097 /* ================================================================================ */
Kojto 113:f141b2784e32 1098 /* ================ PPI ================ */
Kojto 113:f141b2784e32 1099 /* ================================================================================ */
Kojto 113:f141b2784e32 1100
Kojto 113:f141b2784e32 1101
Kojto 113:f141b2784e32 1102 /**
Kojto 113:f141b2784e32 1103 * @brief PPI controller. (PPI)
Kojto 113:f141b2784e32 1104 */
Kojto 113:f141b2784e32 1105
Kojto 113:f141b2784e32 1106 typedef struct { /*!< PPI Structure */
Kojto 113:f141b2784e32 1107 PPI_TASKS_CHG_Type TASKS_CHG[4]; /*!< Channel group tasks. */
Kojto 113:f141b2784e32 1108 __I uint32_t RESERVED0[312];
Kojto 113:f141b2784e32 1109 __IO uint32_t CHEN; /*!< Channel enable. */
Kojto 113:f141b2784e32 1110 __IO uint32_t CHENSET; /*!< Channel enable set. */
Kojto 113:f141b2784e32 1111 __IO uint32_t CHENCLR; /*!< Channel enable clear. */
Kojto 113:f141b2784e32 1112 __I uint32_t RESERVED1;
Kojto 113:f141b2784e32 1113 PPI_CH_Type CH[16]; /*!< PPI Channel. */
Kojto 113:f141b2784e32 1114 __I uint32_t RESERVED2[156];
Kojto 113:f141b2784e32 1115 __IO uint32_t CHG[4]; /*!< Channel group configuration. */
Kojto 113:f141b2784e32 1116 } NRF_PPI_Type;
Kojto 113:f141b2784e32 1117
Kojto 113:f141b2784e32 1118
Kojto 113:f141b2784e32 1119 /* ================================================================================ */
Kojto 113:f141b2784e32 1120 /* ================ FICR ================ */
Kojto 113:f141b2784e32 1121 /* ================================================================================ */
Kojto 113:f141b2784e32 1122
Kojto 113:f141b2784e32 1123
Kojto 113:f141b2784e32 1124 /**
Kojto 113:f141b2784e32 1125 * @brief Factory Information Configuration. (FICR)
Kojto 113:f141b2784e32 1126 */
Kojto 113:f141b2784e32 1127
Kojto 113:f141b2784e32 1128 typedef struct { /*!< FICR Structure */
Kojto 113:f141b2784e32 1129 __I uint32_t RESERVED0[4];
Kojto 113:f141b2784e32 1130 __I uint32_t CODEPAGESIZE; /*!< Code memory page size in bytes. */
Kojto 113:f141b2784e32 1131 __I uint32_t CODESIZE; /*!< Code memory size in pages. */
Kojto 113:f141b2784e32 1132 __I uint32_t RESERVED1[4];
Kojto 113:f141b2784e32 1133 __I uint32_t CLENR0; /*!< Length of code region 0 in bytes. */
Kojto 113:f141b2784e32 1134 __I uint32_t PPFC; /*!< Pre-programmed factory code present. */
Kojto 113:f141b2784e32 1135 __I uint32_t RESERVED2;
Kojto 113:f141b2784e32 1136 __I uint32_t NUMRAMBLOCK; /*!< Number of individualy controllable RAM blocks. */
Kojto 113:f141b2784e32 1137
Kojto 113:f141b2784e32 1138 union {
Kojto 113:f141b2784e32 1139 __I uint32_t SIZERAMBLOCK[4]; /*!< Deprecated array of size of RAM block in bytes. This name is
Kojto 113:f141b2784e32 1140 kept for backward compatinility purposes. Use SIZERAMBLOCKS
Kojto 113:f141b2784e32 1141 instead. */
Kojto 113:f141b2784e32 1142 __I uint32_t SIZERAMBLOCKS; /*!< Size of RAM blocks in bytes. */
Kojto 113:f141b2784e32 1143 };
Kojto 113:f141b2784e32 1144 __I uint32_t RESERVED3[5];
Kojto 113:f141b2784e32 1145 __I uint32_t CONFIGID; /*!< Configuration identifier. */
Kojto 113:f141b2784e32 1146 __I uint32_t DEVICEID[2]; /*!< Device identifier. */
Kojto 113:f141b2784e32 1147 __I uint32_t RESERVED4[6];
Kojto 113:f141b2784e32 1148 __I uint32_t ER[4]; /*!< Encryption root. */
Kojto 113:f141b2784e32 1149 __I uint32_t IR[4]; /*!< Identity root. */
Kojto 113:f141b2784e32 1150 __I uint32_t DEVICEADDRTYPE; /*!< Device address type. */
Kojto 113:f141b2784e32 1151 __I uint32_t DEVICEADDR[2]; /*!< Device address. */
Kojto 113:f141b2784e32 1152 __I uint32_t OVERRIDEEN; /*!< Radio calibration override enable. */
Kojto 113:f141b2784e32 1153 __I uint32_t NRF_1MBIT[5]; /*!< Override values for the OVERRIDEn registers in RADIO for NRF_1Mbit
Kojto 113:f141b2784e32 1154 mode. */
Kojto 113:f141b2784e32 1155 __I uint32_t RESERVED5[10];
Kojto 113:f141b2784e32 1156 __I uint32_t BLE_1MBIT[5]; /*!< Override values for the OVERRIDEn registers in RADIO for BLE_1Mbit
Kojto 113:f141b2784e32 1157 mode. */
Kojto 113:f141b2784e32 1158 FICR_INFO_Type INFO; /*!< Device info */
Kojto 113:f141b2784e32 1159 } NRF_FICR_Type;
Kojto 113:f141b2784e32 1160
Kojto 113:f141b2784e32 1161
Kojto 113:f141b2784e32 1162 /* ================================================================================ */
Kojto 113:f141b2784e32 1163 /* ================ UICR ================ */
Kojto 113:f141b2784e32 1164 /* ================================================================================ */
Kojto 113:f141b2784e32 1165
Kojto 113:f141b2784e32 1166
Kojto 113:f141b2784e32 1167 /**
Kojto 113:f141b2784e32 1168 * @brief User Information Configuration. (UICR)
Kojto 113:f141b2784e32 1169 */
Kojto 113:f141b2784e32 1170
Kojto 113:f141b2784e32 1171 typedef struct { /*!< UICR Structure */
Kojto 113:f141b2784e32 1172 __IO uint32_t CLENR0; /*!< Length of code region 0. */
Kojto 113:f141b2784e32 1173 __IO uint32_t RBPCONF; /*!< Readback protection configuration. */
Kojto 113:f141b2784e32 1174 __IO uint32_t XTALFREQ; /*!< Reset value for CLOCK XTALFREQ register. */
Kojto 113:f141b2784e32 1175 __I uint32_t RESERVED0;
Kojto 113:f141b2784e32 1176 __I uint32_t FWID; /*!< Firmware ID. */
Kojto 113:f141b2784e32 1177 __IO uint32_t BOOTLOADERADDR; /*!< Bootloader start address. */
Kojto 113:f141b2784e32 1178 } NRF_UICR_Type;
Kojto 113:f141b2784e32 1179
Kojto 113:f141b2784e32 1180
Kojto 113:f141b2784e32 1181 /* ================================================================================ */
Kojto 113:f141b2784e32 1182 /* ================ GPIO ================ */
Kojto 113:f141b2784e32 1183 /* ================================================================================ */
Kojto 113:f141b2784e32 1184
Kojto 113:f141b2784e32 1185
Kojto 113:f141b2784e32 1186 /**
Kojto 113:f141b2784e32 1187 * @brief General purpose input and output. (GPIO)
Kojto 113:f141b2784e32 1188 */
Kojto 113:f141b2784e32 1189
Kojto 113:f141b2784e32 1190 typedef struct { /*!< GPIO Structure */
Kojto 113:f141b2784e32 1191 __I uint32_t RESERVED0[321];
Kojto 113:f141b2784e32 1192 __IO uint32_t OUT; /*!< Write GPIO port. */
Kojto 113:f141b2784e32 1193 __IO uint32_t OUTSET; /*!< Set individual bits in GPIO port. */
Kojto 113:f141b2784e32 1194 __IO uint32_t OUTCLR; /*!< Clear individual bits in GPIO port. */
Kojto 113:f141b2784e32 1195 __I uint32_t IN; /*!< Read GPIO port. */
Kojto 113:f141b2784e32 1196 __IO uint32_t DIR; /*!< Direction of GPIO pins. */
Kojto 113:f141b2784e32 1197 __IO uint32_t DIRSET; /*!< DIR set register. */
Kojto 113:f141b2784e32 1198 __IO uint32_t DIRCLR; /*!< DIR clear register. */
Kojto 113:f141b2784e32 1199 __I uint32_t RESERVED1[120];
Kojto 113:f141b2784e32 1200 __IO uint32_t PIN_CNF[32]; /*!< Configuration of GPIO pins. */
Kojto 113:f141b2784e32 1201 } NRF_GPIO_Type;
Kojto 113:f141b2784e32 1202
Kojto 113:f141b2784e32 1203
Kojto 113:f141b2784e32 1204 /* -------------------- End of section using anonymous unions ------------------- */
Kojto 113:f141b2784e32 1205 #if defined(__CC_ARM)
Kojto 113:f141b2784e32 1206 #pragma pop
Kojto 113:f141b2784e32 1207 #elif defined(__ICCARM__)
Kojto 113:f141b2784e32 1208 /* leave anonymous unions enabled */
Kojto 113:f141b2784e32 1209 #elif defined(__GNUC__)
Kojto 113:f141b2784e32 1210 /* anonymous unions are enabled by default */
Kojto 113:f141b2784e32 1211 #elif defined(__TMS470__)
Kojto 113:f141b2784e32 1212 /* anonymous unions are enabled by default */
Kojto 113:f141b2784e32 1213 #elif defined(__TASKING__)
Kojto 113:f141b2784e32 1214 #pragma warning restore
Kojto 113:f141b2784e32 1215 #else
Kojto 113:f141b2784e32 1216 #warning Not supported compiler type
Kojto 113:f141b2784e32 1217 #endif
Kojto 113:f141b2784e32 1218
Kojto 113:f141b2784e32 1219
Kojto 113:f141b2784e32 1220
Kojto 113:f141b2784e32 1221
Kojto 113:f141b2784e32 1222 /* ================================================================================ */
Kojto 113:f141b2784e32 1223 /* ================ Peripheral memory map ================ */
Kojto 113:f141b2784e32 1224 /* ================================================================================ */
Kojto 113:f141b2784e32 1225
Kojto 113:f141b2784e32 1226 #define NRF_POWER_BASE 0x40000000UL
Kojto 113:f141b2784e32 1227 #define NRF_CLOCK_BASE 0x40000000UL
Kojto 113:f141b2784e32 1228 #define NRF_MPU_BASE 0x40000000UL
Kojto 113:f141b2784e32 1229 #define NRF_PU_BASE 0x40000000UL
Kojto 113:f141b2784e32 1230 #define NRF_AMLI_BASE 0x40000000UL
Kojto 113:f141b2784e32 1231 #define NRF_RADIO_BASE 0x40001000UL
Kojto 113:f141b2784e32 1232 #define NRF_UART0_BASE 0x40002000UL
Kojto 113:f141b2784e32 1233 #define NRF_SPI0_BASE 0x40003000UL
Kojto 113:f141b2784e32 1234 #define NRF_TWI0_BASE 0x40003000UL
Kojto 113:f141b2784e32 1235 #define NRF_SPI1_BASE 0x40004000UL
Kojto 113:f141b2784e32 1236 #define NRF_TWI1_BASE 0x40004000UL
Kojto 113:f141b2784e32 1237 #define NRF_SPIS1_BASE 0x40004000UL
Kojto 113:f141b2784e32 1238 #define NRF_SPIM1_BASE 0x40004000UL
Kojto 113:f141b2784e32 1239 #define NRF_GPIOTE_BASE 0x40006000UL
Kojto 113:f141b2784e32 1240 #define NRF_ADC_BASE 0x40007000UL
Kojto 113:f141b2784e32 1241 #define NRF_TIMER0_BASE 0x40008000UL
Kojto 113:f141b2784e32 1242 #define NRF_TIMER1_BASE 0x40009000UL
Kojto 113:f141b2784e32 1243 #define NRF_TIMER2_BASE 0x4000A000UL
Kojto 113:f141b2784e32 1244 #define NRF_RTC0_BASE 0x4000B000UL
Kojto 113:f141b2784e32 1245 #define NRF_TEMP_BASE 0x4000C000UL
Kojto 113:f141b2784e32 1246 #define NRF_RNG_BASE 0x4000D000UL
Kojto 113:f141b2784e32 1247 #define NRF_ECB_BASE 0x4000E000UL
Kojto 113:f141b2784e32 1248 #define NRF_AAR_BASE 0x4000F000UL
Kojto 113:f141b2784e32 1249 #define NRF_CCM_BASE 0x4000F000UL
Kojto 113:f141b2784e32 1250 #define NRF_WDT_BASE 0x40010000UL
Kojto 113:f141b2784e32 1251 #define NRF_RTC1_BASE 0x40011000UL
Kojto 113:f141b2784e32 1252 #define NRF_QDEC_BASE 0x40012000UL
Kojto 113:f141b2784e32 1253 #define NRF_LPCOMP_BASE 0x40013000UL
Kojto 113:f141b2784e32 1254 #define NRF_SWI_BASE 0x40014000UL
Kojto 113:f141b2784e32 1255 #define NRF_NVMC_BASE 0x4001E000UL
Kojto 113:f141b2784e32 1256 #define NRF_PPI_BASE 0x4001F000UL
Kojto 113:f141b2784e32 1257 #define NRF_FICR_BASE 0x10000000UL
Kojto 113:f141b2784e32 1258 #define NRF_UICR_BASE 0x10001000UL
Kojto 113:f141b2784e32 1259 #define NRF_GPIO_BASE 0x50000000UL
Kojto 113:f141b2784e32 1260
Kojto 113:f141b2784e32 1261
Kojto 113:f141b2784e32 1262 /* ================================================================================ */
Kojto 113:f141b2784e32 1263 /* ================ Peripheral declaration ================ */
Kojto 113:f141b2784e32 1264 /* ================================================================================ */
Kojto 113:f141b2784e32 1265
Kojto 113:f141b2784e32 1266 #define NRF_POWER ((NRF_POWER_Type *) NRF_POWER_BASE)
Kojto 113:f141b2784e32 1267 #define NRF_CLOCK ((NRF_CLOCK_Type *) NRF_CLOCK_BASE)
Kojto 113:f141b2784e32 1268 #define NRF_MPU ((NRF_MPU_Type *) NRF_MPU_BASE)
Kojto 113:f141b2784e32 1269 #define NRF_PU ((NRF_PU_Type *) NRF_PU_BASE)
Kojto 113:f141b2784e32 1270 #define NRF_AMLI ((NRF_AMLI_Type *) NRF_AMLI_BASE)
Kojto 113:f141b2784e32 1271 #define NRF_RADIO ((NRF_RADIO_Type *) NRF_RADIO_BASE)
Kojto 113:f141b2784e32 1272 #define NRF_UART0 ((NRF_UART_Type *) NRF_UART0_BASE)
Kojto 113:f141b2784e32 1273 #define NRF_SPI0 ((NRF_SPI_Type *) NRF_SPI0_BASE)
Kojto 113:f141b2784e32 1274 #define NRF_TWI0 ((NRF_TWI_Type *) NRF_TWI0_BASE)
Kojto 113:f141b2784e32 1275 #define NRF_SPI1 ((NRF_SPI_Type *) NRF_SPI1_BASE)
Kojto 113:f141b2784e32 1276 #define NRF_TWI1 ((NRF_TWI_Type *) NRF_TWI1_BASE)
Kojto 113:f141b2784e32 1277 #define NRF_SPIS1 ((NRF_SPIS_Type *) NRF_SPIS1_BASE)
Kojto 113:f141b2784e32 1278 #define NRF_SPIM1 ((NRF_SPIM_Type *) NRF_SPIM1_BASE)
Kojto 113:f141b2784e32 1279 #define NRF_GPIOTE ((NRF_GPIOTE_Type *) NRF_GPIOTE_BASE)
Kojto 113:f141b2784e32 1280 #define NRF_ADC ((NRF_ADC_Type *) NRF_ADC_BASE)
Kojto 113:f141b2784e32 1281 #define NRF_TIMER0 ((NRF_TIMER_Type *) NRF_TIMER0_BASE)
Kojto 113:f141b2784e32 1282 #define NRF_TIMER1 ((NRF_TIMER_Type *) NRF_TIMER1_BASE)
Kojto 113:f141b2784e32 1283 #define NRF_TIMER2 ((NRF_TIMER_Type *) NRF_TIMER2_BASE)
Kojto 113:f141b2784e32 1284 #define NRF_RTC0 ((NRF_RTC_Type *) NRF_RTC0_BASE)
Kojto 113:f141b2784e32 1285 #define NRF_TEMP ((NRF_TEMP_Type *) NRF_TEMP_BASE)
Kojto 113:f141b2784e32 1286 #define NRF_RNG ((NRF_RNG_Type *) NRF_RNG_BASE)
Kojto 113:f141b2784e32 1287 #define NRF_ECB ((NRF_ECB_Type *) NRF_ECB_BASE)
Kojto 113:f141b2784e32 1288 #define NRF_AAR ((NRF_AAR_Type *) NRF_AAR_BASE)
Kojto 113:f141b2784e32 1289 #define NRF_CCM ((NRF_CCM_Type *) NRF_CCM_BASE)
Kojto 113:f141b2784e32 1290 #define NRF_WDT ((NRF_WDT_Type *) NRF_WDT_BASE)
Kojto 113:f141b2784e32 1291 #define NRF_RTC1 ((NRF_RTC_Type *) NRF_RTC1_BASE)
Kojto 113:f141b2784e32 1292 #define NRF_QDEC ((NRF_QDEC_Type *) NRF_QDEC_BASE)
Kojto 113:f141b2784e32 1293 #define NRF_LPCOMP ((NRF_LPCOMP_Type *) NRF_LPCOMP_BASE)
Kojto 113:f141b2784e32 1294 #define NRF_SWI ((NRF_SWI_Type *) NRF_SWI_BASE)
Kojto 113:f141b2784e32 1295 #define NRF_NVMC ((NRF_NVMC_Type *) NRF_NVMC_BASE)
Kojto 113:f141b2784e32 1296 #define NRF_PPI ((NRF_PPI_Type *) NRF_PPI_BASE)
Kojto 113:f141b2784e32 1297 #define NRF_FICR ((NRF_FICR_Type *) NRF_FICR_BASE)
Kojto 113:f141b2784e32 1298 #define NRF_UICR ((NRF_UICR_Type *) NRF_UICR_BASE)
Kojto 113:f141b2784e32 1299 #define NRF_GPIO ((NRF_GPIO_Type *) NRF_GPIO_BASE)
Kojto 113:f141b2784e32 1300
Kojto 113:f141b2784e32 1301
Kojto 113:f141b2784e32 1302 /** @} */ /* End of group Device_Peripheral_Registers */
Kojto 113:f141b2784e32 1303 /** @} */ /* End of group nRF51 */
Kojto 113:f141b2784e32 1304 /** @} */ /* End of group Nordic Semiconductor */
Kojto 113:f141b2784e32 1305
Kojto 113:f141b2784e32 1306 #ifdef __cplusplus
Kojto 113:f141b2784e32 1307 }
Kojto 113:f141b2784e32 1308 #endif
Kojto 113:f141b2784e32 1309
Kojto 113:f141b2784e32 1310
Kojto 113:f141b2784e32 1311 #endif /* nRF51_H */
Kojto 113:f141b2784e32 1312